KR970029554A - 씨디-롬 드라이버의 에러 검출장치 - Google Patents

씨디-롬 드라이버의 에러 검출장치 Download PDF

Info

Publication number
KR970029554A
KR970029554A KR1019950039597A KR19950039597A KR970029554A KR 970029554 A KR970029554 A KR 970029554A KR 1019950039597 A KR1019950039597 A KR 1019950039597A KR 19950039597 A KR19950039597 A KR 19950039597A KR 970029554 A KR970029554 A KR 970029554A
Authority
KR
South Korea
Prior art keywords
latch
unit
output
control signal
byte
Prior art date
Application number
KR1019950039597A
Other languages
English (en)
Other versions
KR0186166B1 (ko
Inventor
구본호
Original Assignee
구자홍
Lg 전자주식회사
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 구자홍, Lg 전자주식회사 filed Critical 구자홍
Priority to KR1019950039597A priority Critical patent/KR0186166B1/ko
Priority to US08/740,688 priority patent/US5883908A/en
Priority to EP96307984A priority patent/EP0772194B1/en
Priority to DE69618538T priority patent/DE69618538T2/de
Publication of KR970029554A publication Critical patent/KR970029554A/ko
Application granted granted Critical
Publication of KR0186166B1 publication Critical patent/KR0186166B1/ko

Links

Classifications

    • GPHYSICS
    • G11INFORMATION STORAGE
    • G11BINFORMATION STORAGE BASED ON RELATIVE MOVEMENT BETWEEN RECORD CARRIER AND TRANSDUCER
    • G11B20/00Signal processing not specific to the method of recording or reproducing; Circuits therefor
    • G11B20/02Analogue recording or reproducing
    • GPHYSICS
    • G11INFORMATION STORAGE
    • G11BINFORMATION STORAGE BASED ON RELATIVE MOVEMENT BETWEEN RECORD CARRIER AND TRANSDUCER
    • G11B20/00Signal processing not specific to the method of recording or reproducing; Circuits therefor
    • G11B20/10Digital recording or reproducing
    • G11B20/18Error detection or correction; Testing, e.g. of drop-outs
    • G11B20/1833Error detection or correction; Testing, e.g. of drop-outs by adding special lists or symbols to the coded information

Landscapes

  • Engineering & Computer Science (AREA)
  • Signal Processing (AREA)
  • Signal Processing For Digital Recording And Reproducing (AREA)
  • Error Detection And Correction (AREA)
  • Detection And Correction Of Errors (AREA)

Abstract

본 발명은 씨디-롬 드라이버의 디코더에 관한 것으로, 특히 데이타 디코딩시에 비트단위로 에러를 검출하지않고 바이트단위로 데이타를 입력받아 병렬처리하여 에러를 검출함으로써 에러 검출시간을 단축하게 되어 씨디-롬 드라이브의 고배속화를 이루는데 목적이 있는 것으로, 이러한 목적은 소정시간마다 래치제어신호 밋 제어클럭을 순차적으로 발생하여 출력하는 타이밍 제어부와, 바이트단위의 병렬데이타를 입력받아 상기 타이밍 제어부의 래치제어신호에 의해 이를 래치시켜 출력하는 래치부와, 상기 래치부의 출력 데이타 및 플립플롭의 출력을 인가받아 배타적 논리합을 행하여 출력하는 논리부와, 상기 논리부의 출력을 입력받아 상기 타이밍제어부의 제어클럭에 의해 이를 출력하는 상기 플립플롭부와, 상기 플립플롭부의 출력을 인가받아 노아연산함으로써 에러유무를 판단하는 신호를 출력하는 노아부로 구성하여 달성되는 것이다.

Description

씨디-롬 드라이버의 에러 검출장치
본 내용은 요부공개 건이므로 전문내용을 수록하지 않았음
제4도는 제2도의 에러 검출을 위한 데이타의 입력 순서를 나타낸 도.
제5도는 씨디-롬 디코더에 있어서의 시간에 따른 동작상태를 나타낸 도.
제6도는 본 발명 씨디-롬 드라이버의 에러 검출장치를 나타낸 도.

Claims (5)

  1. 소정시간마다 래치제어신호 및 제어클럭을 순차적으로 발생하여 출력하는 타이밍 제어부와, 바이트단위의 병렬데이타를 입력받아 상기 타이밍 제어부의 래치제어신호에 의해 이를 래치시켜 출력하는 래치부와, 상기 래치부의 출력 데이타 및 플립플롭부의 출력을 인가받아 배타적 논리합을 행하여 출력하는 논리부와, 상기 논리부의 출력을 입력받아 상기 타이밍 제어부의 제어클럭에 의해 이를 출력하는 상기 플립플롭부와, 상기 플립플롭부의 출력을 인가받아 노아연산함으로써 에러유무를 판단하는 신호를 출력하는 노아부로 구성하여 된 것을 특징으로 하는 씨디-롬 드라이버의 에러 검출장치.
  2. 제1항에 있어서, 래치부는 4바이트의 벙렬데이타의 첫번째 바이트를 제1래치 제어신호에 의해 래치시켜출력하는 제1래치와, 4바이트의 병렬데이타의 두번째 바이트를 제2래치제어신호에 의해 래치시켜 출력하는 제2래치와, 4바이트의 병렬데이타의 세번째 바이트를 제3래치제어신호에 의해 래치시켜 출력하는 제3래치와, 4바이트의 병렬데이타의 네번째 바이트를 제4래치제어신호에 의해 래치시켜 출력하는 제4래치로 구성하여 된 것을 특징으로 하는 씨디-롬 드라이버의 에러 검출장치.
  3. 제1항에 있어서, 타이밍 제어부는 래치부에 입력되는 바이트단위의 데이타의 1바이트마다 순차적으로 래치제어신호를 발생하는 젓을 특징으로 하는 씨디-롬 드라이버의 에러 검출장치.
  4. 제1항과 제2항에 있어서, 타이밍 제어부의 제어신호는 래치제어신호가 순차적으로 발생된 다음에 제1래치제어신호가 다시 액티브되기전에 상승에지를 갖는 신호인 것을 특징으로 하는 씨디-롬 드라이버의 에러 검출장치.
  5. 제1항에 있어서, 노아부의 출력신호는 래치부에 입력되는 1블럭의 최종바이트 이후부터 유효한값인 것을 특징으로 하는 씨디-롬 드라이버의 에러 검출장치.
    ※ 참고사항 : 최초출원 내용에 의하여 공개하는 것임.
KR1019950039597A 1995-11-03 1995-11-03 씨디-롬 드라이버의 에러 검출장치 KR0186166B1 (ko)

Priority Applications (4)

Application Number Priority Date Filing Date Title
KR1019950039597A KR0186166B1 (ko) 1995-11-03 1995-11-03 씨디-롬 드라이버의 에러 검출장치
US08/740,688 US5883908A (en) 1995-11-03 1996-11-01 Device for detecting error from digital data
EP96307984A EP0772194B1 (en) 1995-11-03 1996-11-04 Device for detecting error from digital data
DE69618538T DE69618538T2 (de) 1995-11-03 1996-11-04 Vorrichtung zur Fehlererkennung von digitalen Daten

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
KR1019950039597A KR0186166B1 (ko) 1995-11-03 1995-11-03 씨디-롬 드라이버의 에러 검출장치

Publications (2)

Publication Number Publication Date
KR970029554A true KR970029554A (ko) 1997-06-26
KR0186166B1 KR0186166B1 (ko) 1999-04-15

Family

ID=19432888

Family Applications (1)

Application Number Title Priority Date Filing Date
KR1019950039597A KR0186166B1 (ko) 1995-11-03 1995-11-03 씨디-롬 드라이버의 에러 검출장치

Country Status (4)

Country Link
US (1) US5883908A (ko)
EP (1) EP0772194B1 (ko)
KR (1) KR0186166B1 (ko)
DE (1) DE69618538T2 (ko)

Family Cites Families (8)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPS5763947A (en) * 1980-10-06 1982-04-17 Pioneer Electronic Corp Error correction device for digital information signal
JPS6025066A (ja) * 1983-07-20 1985-02-07 Hitachi Ltd Pcm再生装置
US4675553A (en) * 1984-03-12 1987-06-23 Amdahl Corporation Sequential logic circuits implemented with inverter function logic
US5218680A (en) * 1990-03-15 1993-06-08 International Business Machines Corporation Data link controller with autonomous in tandem pipeline circuit elements relative to network channels for transferring multitasking data in cyclically recurrent time slots
JPH05166302A (ja) * 1991-12-16 1993-07-02 Matsushita Electric Ind Co Ltd ディジタル記録装置
AU4798793A (en) * 1992-08-10 1994-03-03 Monolithic System Technology, Inc. Fault-tolerant, high-speed bus system and bus interface for wafer-scale integration
KR950015189B1 (ko) * 1993-10-28 1995-12-23 대우전자주식회사 광폭의 선입선출버퍼(fifo)의 에러검출장치
KR0129245B1 (ko) * 1994-07-14 1998-04-18 구자홍 씨디-롬 드라이브의 스핀들 모터 제어 회로 및 그 방법

Also Published As

Publication number Publication date
DE69618538T2 (de) 2002-08-14
EP0772194A3 (en) 1998-03-11
KR0186166B1 (ko) 1999-04-15
US5883908A (en) 1999-03-16
DE69618538D1 (de) 2002-02-21
EP0772194B1 (en) 2002-01-16
EP0772194A2 (en) 1997-05-07

Similar Documents

Publication Publication Date Title
KR100931024B1 (ko) 반도체 메모리 장치의 테스트 모드 신호 생성 장치 및 그의생성 방법
KR910005156A (ko) 파이프라인 처리 방법으로 동작하는 프리디코더 유니트 와 주 디코더 유니트를 갖는 마이크로프로세서
KR20040012677A (ko) 동적 버스 반전을 사용한 동시 스위칭 출력 노이즈 감소장치 및 방법
KR960020510A (ko) 줄길이복호화기
KR0171942B1 (ko) 버스트 길이 검출 회로
KR970029097A (ko) 인터럽트 발생회로
KR970002666A (ko) 노이즈를 차단하는 어드레스 버퍼
KR970029554A (ko) 씨디-롬 드라이버의 에러 검출장치
KR960006290A (ko) 비트순차식 병렬 비교기
KR960701537A (ko) 순회부호 검출방법 및 장치(method and device for detecting a cyclic code)
KR920001318A (ko) 마이크로프로세서
KR960039622A (ko) 비중첩 신호 발생 회로
KR930002124A (ko) 프린터 구동회로 및 방법
KR970050868A (ko) 병렬 crc 디코더
KR960018892A (ko) 마이크로 콘트롤러의 진단 롬 테스트 모드 인에이블 회로
KR960042390A (ko) 버스트 모드 종료 검출장치
KR100186337B1 (ko) 카운터 리드 장치
KR19980033912A (ko) 마스크롬의 데이타 출력회로
KR970012074A (ko) 레지스터 세트 방법 및 회로
KR970058212A (ko) 리모콘신호 복호화기 및 복호화된 리모콘신호의 코드 데이타 탐색 방법
KR960003195A (ko) 디지탈 코릴레이션 값을 얻기 위한 회로
KR970029035A (ko) 기억 테이블 룩업장치 및 방법
KR970049581A (ko) 블록코드 처리계의 메모리 제어방법
KR970022728A (ko) 시스템의 연산 시간 가변 장치
KR940012864A (ko) 블럭 경계의 구분이 가능한 순환 여유 검사 장치

Legal Events

Date Code Title Description
A201 Request for examination
E701 Decision to grant or registration of patent right
GRNT Written decision to grant
FPAY Annual fee payment

Payment date: 20060911

Year of fee payment: 9

LAPS Lapse due to unpaid annual fee