KR970023415A - 비트라인 구동회로 - Google Patents
비트라인 구동회로 Download PDFInfo
- Publication number
- KR970023415A KR970023415A KR1019950036400A KR19950036400A KR970023415A KR 970023415 A KR970023415 A KR 970023415A KR 1019950036400 A KR1019950036400 A KR 1019950036400A KR 19950036400 A KR19950036400 A KR 19950036400A KR 970023415 A KR970023415 A KR 970023415A
- Authority
- KR
- South Korea
- Prior art keywords
- memory cells
- bit line
- sense amplifier
- control switch
- switch means
- Prior art date
Links
Classifications
-
- G—PHYSICS
- G11—INFORMATION STORAGE
- G11C—STATIC STORES
- G11C11/00—Digital stores characterised by the use of particular electric or magnetic storage elements; Storage elements therefor
- G11C11/21—Digital stores characterised by the use of particular electric or magnetic storage elements; Storage elements therefor using electric elements
- G11C11/34—Digital stores characterised by the use of particular electric or magnetic storage elements; Storage elements therefor using electric elements using semiconductor devices
- G11C11/40—Digital stores characterised by the use of particular electric or magnetic storage elements; Storage elements therefor using electric elements using semiconductor devices using transistors
- G11C11/401—Digital stores characterised by the use of particular electric or magnetic storage elements; Storage elements therefor using electric elements using semiconductor devices using transistors forming cells needing refreshing or charge regeneration, i.e. dynamic cells
- G11C11/4063—Auxiliary circuits, e.g. for addressing, decoding, driving, writing, sensing or timing
- G11C11/407—Auxiliary circuits, e.g. for addressing, decoding, driving, writing, sensing or timing for memory cells of the field-effect type
- G11C11/409—Read-write [R-W] circuits
- G11C11/4094—Bit-line management or control circuits
-
- G—PHYSICS
- G11—INFORMATION STORAGE
- G11C—STATIC STORES
- G11C11/00—Digital stores characterised by the use of particular electric or magnetic storage elements; Storage elements therefor
- G11C11/21—Digital stores characterised by the use of particular electric or magnetic storage elements; Storage elements therefor using electric elements
- G11C11/34—Digital stores characterised by the use of particular electric or magnetic storage elements; Storage elements therefor using electric elements using semiconductor devices
- G11C11/40—Digital stores characterised by the use of particular electric or magnetic storage elements; Storage elements therefor using electric elements using semiconductor devices using transistors
- G11C11/401—Digital stores characterised by the use of particular electric or magnetic storage elements; Storage elements therefor using electric elements using semiconductor devices using transistors forming cells needing refreshing or charge regeneration, i.e. dynamic cells
- G11C11/4063—Auxiliary circuits, e.g. for addressing, decoding, driving, writing, sensing or timing
- G11C11/407—Auxiliary circuits, e.g. for addressing, decoding, driving, writing, sensing or timing for memory cells of the field-effect type
- G11C11/409—Read-write [R-W] circuits
- G11C11/4091—Sense or sense/refresh amplifiers, or associated sense circuitry, e.g. for coupled bit-line precharging, equalising or isolating
Landscapes
- Engineering & Computer Science (AREA)
- Microelectronics & Electronic Packaging (AREA)
- Computer Hardware Design (AREA)
- Dram (AREA)
Abstract
본 발명은 반도체 소자에 관한 것으로, 특히 비트라인의 커패시턴스의 소모를 줄일 수 있는 디램의 비트라인 구동회로에 관한 것이다.
본 발명의 비트라인 구동회로는 적어도 2개 이상의 워드라인에 각각 접속되어 제어받는 적어도 2개 이상의 메모리 셀들을 포함하는 반도체 메모리장치에 있어서, 상기 적어도 2개 이상의 메모리 셀들을 감지증폭기에 공통적으로 접속하기 위한 비트라인과, 상기 비트라인 사이에 접속되어 상기 적어도 2개 이상의 메모리 셀들을 각각 인접한 메모리 셀들과의 접속을 제어하기 위한 적어도 하나 이상의 제어용 스위치수단과, 로오 어드레스신호의 논리값에 해당하는 메모리셀이 상기 감지증폭기에 접속되도록 선택하고 상기 선택된 메모리셀을 기준으로 상기 감지증폭기와 반대방향에 있는 모든 메모리셀들이 감지증폭기와 접속되지 않도록 상기 적어도 하나이상의 제어용 스위치수단을 제어하는 제어수단을 구비한다.
Description
본 내용은 요부공개 건이므로 전문내용을 수록하지 않았음
제2도는 본 발명의 일실시예에 따른 비트라인 구동 회로도,
제3도는 제2도에 도시된 비트라인의 구동 상태도.
Claims (3)
- 적어도 2개 이상의 워드라인에 각각 접속되어 제어받는 적어도 2개 이상의 메모리 셀들을 포함하는 반도체 메모리장치에 있어서, 상기 적어도 2개 이상의 메모리 셀들을 감지증폭기에 공통적으로 접속하기 위한 비트라인과, 상기 비트라인 사이에 접속되어 상기 적어도 2개 이상의 메모리 셀들을 각각 인접한 메모리 셀들과의 접속을 제어하기 위한 적어도 하나 이상의 제어용 스위치수단과, 로오 어드레스신호의 논리값에 해당하는 메모리셀이 상기 감지증폭기에 접속되도록 선택하고 상기 선택된 메모리셀을 기준으로 상기 감지증폭기와 반대방향에 있는 모든 메모리셀들이 감지증폭기와 접속되지 않도록 상기 적어도 하나 이상의 제어용 스위치수단을 제어하는 제어수단을 구비 것을 특징으로 하는 비트라인 구동회로.
- 제1항에 있어서, 상기 제어용 스위치수단은 피모스형 트랜지스터를 포함하는 것을 특징으로 하는 비트라인 구동회로.
- 제1항에 있어서, 상기 제어수단은 두개의 로오 어드레스신호를 논리 조합하는 낸드 게이트와, 상기 낸드 게이트의 출력을 반전하는 제1인버터와, 두개의 로오 어드레스신호를 논리 조합하는 노어게이트와, 상기 노어게이트의 출력신호를 반전하는 제2인버터를 포함하는 것을 특징으로 하는 비트라인 구동회로.※ 참고사항 : 최초출원 내용에 의하여 공개하는 것임.
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
KR1019950036400A KR0166045B1 (ko) | 1995-10-20 | 1995-10-20 | 비트라인 구동회로 |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
KR1019950036400A KR0166045B1 (ko) | 1995-10-20 | 1995-10-20 | 비트라인 구동회로 |
Publications (2)
Publication Number | Publication Date |
---|---|
KR970023415A true KR970023415A (ko) | 1997-05-30 |
KR0166045B1 KR0166045B1 (ko) | 1999-02-01 |
Family
ID=19430836
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
KR1019950036400A KR0166045B1 (ko) | 1995-10-20 | 1995-10-20 | 비트라인 구동회로 |
Country Status (1)
Country | Link |
---|---|
KR (1) | KR0166045B1 (ko) |
Families Citing this family (1)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
KR102646411B1 (ko) | 2020-03-27 | 2024-03-13 | 엘지전자 주식회사 | 냉장고 |
-
1995
- 1995-10-20 KR KR1019950036400A patent/KR0166045B1/ko not_active IP Right Cessation
Also Published As
Publication number | Publication date |
---|---|
KR0166045B1 (ko) | 1999-02-01 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
US6362656B2 (en) | Integrated circuit memory devices having programmable output driver circuits therein | |
KR970051178A (ko) | 멀티뱅크구조를 갖는 반도체 메모리 장치의 데이타 입출력 경로 제어회로 | |
US5025422A (en) | Semiconductor memory device | |
KR960042743A (ko) | 양지향성 계층적 비트라인 | |
KR940022570A (ko) | 반도체불휘발성 기억장치 | |
KR960015598A (ko) | 용장 메모리 회로를 갖고 있는 반도체 메모리 | |
US5666074A (en) | Sense amplifier power supply circuit | |
KR920022301A (ko) | 반도체 기억장치 | |
KR910014938A (ko) | 향상된 di/dt 제어가 가능한 집적회로 메모리 | |
KR970003270A (ko) | 반도체메모리소자의 테스트를 위한 고속 기록회로 | |
US5257226A (en) | Integrated circuit with self-biased differential data lines | |
KR860006875A (ko) | 반도체 장치 | |
KR950020734A (ko) | 반도체 기억장치 | |
KR970051221A (ko) | 시분할 워드라인 구동 회로를 구비한 반도체 메모리 장치 | |
KR970023415A (ko) | 비트라인 구동회로 | |
KR960008856A (ko) | 용장회로를 갖는 반도체 기억장치 | |
KR100267132B1 (ko) | 반도체 기억장치 | |
US6414897B1 (en) | Local write driver circuit for an integrated circuit device incorporating embedded dynamic random access memory (DRAM) | |
US6188625B1 (en) | Semiconductor memory | |
KR970017637A (ko) | 반도체 메모리장치의 센스앰프 제어회로 | |
KR940006266A (ko) | 반도체 기억장치 | |
KR19980037951A (ko) | 입출력 라인 프리차지 회로 | |
KR930010992A (ko) | 반도체 메모리 장치 | |
JPH0412556B2 (ko) | ||
KR980011485A (ko) | 비트라인을 공유하는 반도체 메모리 |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
A201 | Request for examination | ||
E701 | Decision to grant or registration of patent right | ||
GRNT | Written decision to grant | ||
FPAY | Annual fee payment |
Payment date: 20090828 Year of fee payment: 12 |
|
LAPS | Lapse due to unpaid annual fee |