KR970022937A - 액정표시장치의 제어신호 발생회로 - Google Patents

액정표시장치의 제어신호 발생회로 Download PDF

Info

Publication number
KR970022937A
KR970022937A KR1019950038238A KR19950038238A KR970022937A KR 970022937 A KR970022937 A KR 970022937A KR 1019950038238 A KR1019950038238 A KR 1019950038238A KR 19950038238 A KR19950038238 A KR 19950038238A KR 970022937 A KR970022937 A KR 970022937A
Authority
KR
South Korea
Prior art keywords
signal
pulse
generating
pulse signal
flip
Prior art date
Application number
KR1019950038238A
Other languages
English (en)
Other versions
KR0155915B1 (ko
Inventor
오정섭
Original Assignee
김광호
삼성전자 주식회사
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 김광호, 삼성전자 주식회사 filed Critical 김광호
Priority to KR1019950038238A priority Critical patent/KR0155915B1/ko
Publication of KR970022937A publication Critical patent/KR970022937A/ko
Application granted granted Critical
Publication of KR0155915B1 publication Critical patent/KR0155915B1/ko

Links

Classifications

    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/34Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source
    • G09G3/36Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source using liquid crystals
    • G09G3/3611Control of matrices with row and column drivers
    • G09G3/3648Control of matrices with row and column drivers using an active matrix
    • G09G3/3659Control of matrices with row and column drivers using an active matrix the addressing of the pixel involving the control of two or more scan electrodes or two or more data electrodes, e.g. pixel voltage dependant on signal of two data electrodes
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2230/00Details of flat display driving waveforms
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2310/00Command of the display device
    • G09G2310/02Addressing, scanning or driving the display screen or processing steps related thereto
    • G09G2310/0264Details of driving circuits
    • G09G2310/0297Special arrangements with multiplexing or demultiplexing of display data in the drivers for data electrodes, in a pre-processing circuitry delivering display data to said drivers or in the matrix panel, e.g. multiplexing plural data signals to one D/A converter or demultiplexing the D/A converter output to multiple columns

Landscapes

  • Engineering & Computer Science (AREA)
  • Chemical & Material Sciences (AREA)
  • Crystallography & Structural Chemistry (AREA)
  • Physics & Mathematics (AREA)
  • Computer Hardware Design (AREA)
  • General Physics & Mathematics (AREA)
  • Theoretical Computer Science (AREA)
  • Liquid Crystal Display Device Control (AREA)
  • Control Of Indicators Other Than Cathode Ray Tubes (AREA)

Abstract

액정표시장치의 제어신호 발생회로를 공개한다. 액정표시장치의 두게이트 드라이버를 구동하기 위한 제1 및 제2구동 시작신호를 발생시키기 위한 그 회로에 있어서, 제1펄스신호를 발생하는 카운팅수단과, 수평동기 클럭 신호에 동기시켜 상기 제1펄스신호를 1수평주사기간 지연시킨 상기 제2펄스신호와, 2수평주사기간 지연시킨 제3펄스신호를 각각 발생하는 신호지연수단과, 상기 제1 및 제2펄스신호의 상승 에지 사이에 수평동기 클럭신호의 상승 에지가 존재하는지의 여부를 검출하여 그 검출신호를 발생하는 위상검출수단과, 상기 위상검출수단으로부터의 검출신호에 따라 상기 제2펄스신호를 상기 제1구동시작신호로 공급하고 상기 제2 및 제3펄스신호 중 어느 한 신호를 제2구동시작신호로 공급하는 신호선택수단을 구비한 것을 특징으로 한다. 본 발명에 의하면 필드에 대한 구별이 없이도 비월주사 및 순차주사방식의 영상신호를 액정표시장치에 표시하도록 게이트 드라이버의 구동 시작신호를 발생시킬 수 있다는 잇점이 있다.

Description

액정표시장치의 제어신호 발생회로
본 내용은 요부공개 건이므로 전문내용을 수록하지 않았음
제4도는 본 발명에 따른 액정표시장치의 제어신호 발생회로의 구성을 설명하기 위한 블록도.

Claims (3)

  1. 액정표시장치의 두 게이트 드라이버를 구동하기 위한 제1 및 제2구동 시작신호를 발생시키기 위한 회로에 있어서, 제1펄스신호를 발생하는 카운팅수단; 수평동기 클럭신호에 동기시켜 상기 제1펄스신호를 1수평주사기간 지연시킨 상기 제2펄스신호와, 2수평주사기간 지연시킨 제3펄스신호를 각각 발생하는 신호지연수단; 상기 제1 및 제2펄스신호의 상승 에지 사이에 수평동기 클릭신호의 상승 에지가 존재하는지의 여부를 검출하여 그 검출신호를 발생하는 위상검출수단; 및 상기 위상검출수단으로부터의 검출신호에 따라 상기 제2펄스신호를 상기 제1구동시작신호로 공급하고 상기 제2 및 제3펄스신호 중 어느 한 신호를 제2구동시작신호로 공급하는 신호 선택수단을 구비한 것을 특징으로 하는 액정표시장치의 제어신호 발생회로.
  2. 제1항에 있어서, 상기 신호지연수단은 상기 제1펄스신호를 인버팅된 상기 수평동기 클럭신호에 동기시켜 상기 제2펄스신호를 출력하는 제1플립플롭; 및 상기 제2펄스신호를 인버팅된 상기 수평동기 클럭신호에 동기시켜 상기 제3펄스신호를 출력하는 제2플립플롭을 구비한 것을 특징으로 하는 액정표시장치의 제어신호 발생회로.
  3. 제1항에 있어서, 상기 위상검출수단은 상기 제1펄스신호와 인버팅된 상기 제2펄스신호를 논리곱 연산하는 논리곱 연산수단; 상기 논리곱 연산수단을 통해 입력되는 논리곱 연산된 신호를 상기 수평동기 클릭신호에 동기시켜 출력하는 제3플립플롭; 디지탈적 하이레벨 신호를 상기 제3플립플롭의 출력신호에 동기시켜 출력하고 수직 동기신호에 따라 클리어되는 제4플립플롭; 및 상기 제4플릴플롭의 출력신호를 상기 수평동기 클럭신호보다 4배의 주파수를 갖는 신호에 따라 동기시켜 상기 검출신호로 출력하고 상기 제1펄스신호에 따라 상기 검출신호의 인에이블시키는 제5플립플롭을 구비한 것을 특징으로 하는 액정표시장치의 제어신호 발생회로.
    ※ 참고사항; 최초출원 내용에 의하여 공개하는 것임.
KR1019950038238A 1995-10-30 1995-10-30 액정표시장치의 제어신호 발생회로 KR0155915B1 (ko)

Priority Applications (1)

Application Number Priority Date Filing Date Title
KR1019950038238A KR0155915B1 (ko) 1995-10-30 1995-10-30 액정표시장치의 제어신호 발생회로

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
KR1019950038238A KR0155915B1 (ko) 1995-10-30 1995-10-30 액정표시장치의 제어신호 발생회로

Publications (2)

Publication Number Publication Date
KR970022937A true KR970022937A (ko) 1997-05-30
KR0155915B1 KR0155915B1 (ko) 1998-12-15

Family

ID=19432010

Family Applications (1)

Application Number Title Priority Date Filing Date
KR1019950038238A KR0155915B1 (ko) 1995-10-30 1995-10-30 액정표시장치의 제어신호 발생회로

Country Status (1)

Country Link
KR (1) KR0155915B1 (ko)

Cited By (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR100483533B1 (ko) * 1997-12-31 2006-03-28 삼성전자주식회사 액정표시장치의동기신호의발생방법및발생회로
KR100832209B1 (ko) * 2002-06-27 2008-05-23 샤프 가부시키가이샤 액정 표시 장치의 구동 방법 및 구동 제어 회로와 그것을구비한 액정 표시 장치

Families Citing this family (5)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR100962504B1 (ko) * 2003-12-16 2010-06-14 엘지디스플레이 주식회사 액정표시장치의 구동방법 및 구동장치
KR101160832B1 (ko) 2005-07-14 2012-06-28 삼성전자주식회사 표시 장치 및 영상 신호 보정 방법
JP4204630B1 (ja) 2007-05-30 2009-01-07 シャープ株式会社 走査信号線駆動回路、表示装置、およびその駆動方法
KR101903566B1 (ko) 2011-10-26 2018-10-04 삼성디스플레이 주식회사 표시 패널
WO2015059830A1 (ja) 2013-10-25 2015-04-30 株式会社クラレ 複層フィルム及びそれからなる合わせガラス用中間膜

Cited By (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR100483533B1 (ko) * 1997-12-31 2006-03-28 삼성전자주식회사 액정표시장치의동기신호의발생방법및발생회로
KR100832209B1 (ko) * 2002-06-27 2008-05-23 샤프 가부시키가이샤 액정 표시 장치의 구동 방법 및 구동 제어 회로와 그것을구비한 액정 표시 장치

Also Published As

Publication number Publication date
KR0155915B1 (ko) 1998-12-15

Similar Documents

Publication Publication Date Title
KR890017972A (ko) 플라즈마 디스플레이 컨트롤러 시스템
KR960024516A (ko) 절전기능을 구비한 액정표시장치 구동회로
KR970067077A (ko) 화소수변환장치
KR970067081A (ko) 액정 디스플레이 장치
KR960042316A (ko) 모드 검출 및 자동 센터링 디스플레이 구동 장치
KR970050043A (ko) 해상도가 향상되도록 설계된 엘씨디 구동 회로
KR970022937A (ko) 액정표시장치의 제어신호 발생회로
US5012339A (en) Field discrimination circuit
KR960020469A (ko) 비월주사된 비디오에 대한 수직 패닝
KR970075975A (ko) 액정표시장치
US6618032B1 (en) Display apparatus having functions of displaying video signals as enlarged/thinned pictures
KR950009264A (ko) 상이한 타임스케일의 신호파형 표시장치 및 방법
KR970029300A (ko) 액정표시장치 구동을 위한 수평라인클럭 및 수평시작신호 발생회로
KR100226814B1 (ko) 액정 표시장치의 구동방법
KR940017870A (ko) 윈도우 신호 발생장치
JPH11149067A (ja) 液晶表示素子の同期信号検出回路及び方法
JPH0638149A (ja) Lcdパネルの駆動回路
KR0169625B1 (ko) 멀티미디어용 엘씨디 구동제어를 위한 동기신호 정형회로 및 방법
KR960006577A (ko) 디지탈비디오데이터의 정지화면제어장치
KR960008663A (ko) 와이드 텔레비젼 수상기용 액정패널장치 구동방법
JPH1011027A (ja) 液晶表示装置
KR20000044742A (ko) 영상 신호 포맷 판별 장치
JPH04257891A (ja) アクティブマトリクスlcd装置のビデオ信号駆動方式
KR970024897A (ko) 동기 신호 발생 장치
JP3252940B2 (ja) 同期信号検出回路

Legal Events

Date Code Title Description
A201 Request for examination
E902 Notification of reason for refusal
E701 Decision to grant or registration of patent right
GRNT Written decision to grant
FPAY Annual fee payment

Payment date: 20050629

Year of fee payment: 8

LAPS Lapse due to unpaid annual fee