KR970024897A - 동기 신호 발생 장치 - Google Patents
동기 신호 발생 장치 Download PDFInfo
- Publication number
- KR970024897A KR970024897A KR1019950037438A KR19950037438A KR970024897A KR 970024897 A KR970024897 A KR 970024897A KR 1019950037438 A KR1019950037438 A KR 1019950037438A KR 19950037438 A KR19950037438 A KR 19950037438A KR 970024897 A KR970024897 A KR 970024897A
- Authority
- KR
- South Korea
- Prior art keywords
- synchronization signal
- output
- signal
- flop
- flip
- Prior art date
Links
Classifications
-
- H—ELECTRICITY
- H04—ELECTRIC COMMUNICATION TECHNIQUE
- H04N—PICTORIAL COMMUNICATION, e.g. TELEVISION
- H04N5/00—Details of television systems
- H04N5/04—Synchronising
- H04N5/06—Generation of synchronising signals
-
- H—ELECTRICITY
- H03—ELECTRONIC CIRCUITRY
- H03K—PULSE TECHNIQUE
- H03K19/00—Logic circuits, i.e. having at least two inputs acting on one output; Inverting circuits
- H03K19/02—Logic circuits, i.e. having at least two inputs acting on one output; Inverting circuits using specified components
- H03K19/173—Logic circuits, i.e. having at least two inputs acting on one output; Inverting circuits using specified components using elementary logic circuits as components
- H03K19/1733—Controllable logic circuits
- H03K19/1737—Controllable logic circuits using multiplexers
-
- H—ELECTRICITY
- H03—ELECTRONIC CIRCUITRY
- H03K—PULSE TECHNIQUE
- H03K19/00—Logic circuits, i.e. having at least two inputs acting on one output; Inverting circuits
- H03K19/20—Logic circuits, i.e. having at least two inputs acting on one output; Inverting circuits characterised by logic function, e.g. AND, OR, NOR, NOT circuits
-
- Y—GENERAL TAGGING OF NEW TECHNOLOGICAL DEVELOPMENTS; GENERAL TAGGING OF CROSS-SECTIONAL TECHNOLOGIES SPANNING OVER SEVERAL SECTIONS OF THE IPC; TECHNICAL SUBJECTS COVERED BY FORMER USPC CROSS-REFERENCE ART COLLECTIONS [XRACs] AND DIGESTS
- Y10—TECHNICAL SUBJECTS COVERED BY FORMER USPC
- Y10S—TECHNICAL SUBJECTS COVERED BY FORMER USPC CROSS-REFERENCE ART COLLECTIONS [XRACs] AND DIGESTS
- Y10S348/00—Television
- Y10S348/91—Flicker reduction
Landscapes
- Engineering & Computer Science (AREA)
- Physics & Mathematics (AREA)
- Computer Hardware Design (AREA)
- Computing Systems (AREA)
- General Engineering & Computer Science (AREA)
- Mathematical Physics (AREA)
- Multimedia (AREA)
- Signal Processing (AREA)
- Synchronizing For Television (AREA)
Abstract
카메라의 모니터가 연동되어 작동하는 시스템의 동기 신호 발생 장치에 관한 것으로서 카메라가 리세트되더라도 모니터 상에 표시되는 화면상에서 깜박거림이 발생되지 않게 하는 동기 신호 발생 장치가 개시된다.
본 발명에 따른 동기 신호 발생 장치는 카메라용 동기 신호와 모니터용 동기 신호의 위상차를 모니터용 동기 신호의 수직 귀선 구간을 위상차만큼 연장시킴으로서 화면의 깜박거림을 제거하는 효과를 갖는다.
Description
본 내용은 요부공개 건이므로 전문내용을 수록하지 않았음
제4도는 본 발명에 따른 동기 신호 발생 장치의 구성을 보이는 블록도.
제5도는 제4도에 도시된 장치의 동작을 보이는 타이밍도.
제6A도 내지 제6C도는 제4도에 도시된 장치에서 발생된 동기 신호에 의해 구동되는 모니터에서 리세트 시 화면 표시 내용을 보이는 도면이다.
Claims (1)
- 카메라와 그로부터 발생된 화면을 디스플레이하는 모니터에 동기 신호를 제공하는 동기 신호 발생 장치에 있어서, 그의 클락 입력 단자에 카메라에 제공되는 제1 수직 동기 신호를 유입하는 제1 D플립플롭 ; 상기 제1 D플립플롭의 비반전 출력 단자에서 출력되는 신호에 의해 초기화되어 상기 카메라에 제공되는 제1수직 및 제1수평 동기신호를 발생하는 제1동기 신호 발생부 ; 상기 제1 D플립플롭의 반전 출력 단자에서 출력되는 신호와 상기 제1동기 신호 발생부에서 출력되는 제1 수직 동기 신호를 논리합 연산하는 오아게이트 ; 상기 오아게이트의 출력에 의해 초기화되어 상기 모니터에 제공되는 제2수직 및 제2수평 동기 신호를 발생하는 제2동기 신호 발생부 ; 상기 제2 동기 신호 발생부에서 출력되는 제2 수직 동기 신호를 인버팅 시키는 인버터 ; 상기 인버터의 출력을 그의 클락 입력 단자로 유입하고, 그의 D입력 단자에 상기 제1 D플립플롭의 비반전 출력 단자에서 인가되는 신호를 유입하는 제2 D플립플롭 ; 상기 제2 D플립플롭의 비반전 출력 단자에서 출력되는 신호와 상기 제2 동기 신호 발생부에서 출력되는 제2 수직 동기 신호를 논리적 연산하는 앤드게이트 ; 상기 제1 수직 동기 신호 및 제1 수평 동기 신호로 이루어지는 제1 입력 신호군과 상기 앤드게이트의 출력과 상기 제2 수평 동기 신호로 이루어지는 제2 입력 신호군을 상기 제1 D플립플롭의 비반전 출력단자에서 출력되는 신호에 의해 선택하여 출력하는 멀티플렉서를 구비하며, 상기 제1 D플립플롭의 D입력 단자에 수직 동기 신호의 주기보다 수직 동기 신호의 싱크팁 기간만큼 긴 펄스 폭을 갖는 리세트 신호를 인가함을 특징으로 하는 동기 신호 발생 장치.※ 참고사항 : 최초출원 내용에 의하여 공개하는 것임.
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
KR1019950037438A KR0176543B1 (ko) | 1995-10-26 | 1995-10-26 | 동기 신호 발생 장치 |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
KR1019950037438A KR0176543B1 (ko) | 1995-10-26 | 1995-10-26 | 동기 신호 발생 장치 |
Publications (2)
Publication Number | Publication Date |
---|---|
KR970024897A true KR970024897A (ko) | 1997-05-30 |
KR0176543B1 KR0176543B1 (ko) | 1999-05-01 |
Family
ID=19431511
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
KR1019950037438A KR0176543B1 (ko) | 1995-10-26 | 1995-10-26 | 동기 신호 발생 장치 |
Country Status (1)
Country | Link |
---|---|
KR (1) | KR0176543B1 (ko) |
-
1995
- 1995-10-26 KR KR1019950037438A patent/KR0176543B1/ko not_active IP Right Cessation
Also Published As
Publication number | Publication date |
---|---|
KR0176543B1 (ko) | 1999-05-01 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
KR970057340A (ko) | 텔레비젼의 2화면 구성장치 | |
KR970067081A (ko) | 액정 디스플레이 장치 | |
KR960042316A (ko) | 모드 검출 및 자동 센터링 디스플레이 구동 장치 | |
KR960020469A (ko) | 비월주사된 비디오에 대한 수직 패닝 | |
KR970075975A (ko) | 액정표시장치 | |
KR890004560A (ko) | 텔레비젼 신호처리 시스템 | |
KR970024897A (ko) | 동기 신호 발생 장치 | |
KR970004741A (ko) | 부화면영상신호 수직압축회로 | |
KR970022937A (ko) | 액정표시장치의 제어신호 발생회로 | |
KR960030069A (ko) | 액정 표시장치의 실효화면 중앙표시 구동 장치 및 방법 | |
KR950009264A (ko) | 상이한 타임스케일의 신호파형 표시장치 및 방법 | |
KR940017870A (ko) | 윈도우 신호 발생장치 | |
KR890011439A (ko) | 화상 표시 장치 | |
KR970072961A (ko) | 주사선 변환장치 | |
KR950009263A (ko) | 클램프점 표시장치 및 방법 | |
KR940023269A (ko) | 디지탈 영상신호 처리회로 | |
KR970031912A (ko) | 온스크린 디스플레이용 동기신호 생성장치 | |
SU1587573A1 (ru) | Устройство дл отображени графической информации на экране телевизионного индикатора | |
RU1827683C (ru) | Устройство дл формировани изображени знаков на экране телевизионного индикатора | |
SU1242927A1 (ru) | Устройство дл отображени информации на экране телевизионного индикатора | |
KR970056903A (ko) | 비디오 동기 발생장치의 외부동기회로 | |
KR970025198A (ko) | 영상확대가 가능한 액정 컨트롤라 | |
KR0123651Y1 (ko) | 문자 표시용 발진기의 동작 제어회로 | |
KR930003763A (ko) | 칼라 영상처리 시스템의 동기 클럭 발생 회로 | |
KR980007609A (ko) | 액정 프로젝터의 문자신호 표시장치 |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
A201 | Request for examination | ||
E902 | Notification of reason for refusal | ||
E701 | Decision to grant or registration of patent right | ||
GRNT | Written decision to grant | ||
FPAY | Annual fee payment |
Payment date: 20051028 Year of fee payment: 8 |
|
LAPS | Lapse due to unpaid annual fee |