KR970013918A - 디지탈 전송장치와 데이타 전송속도 변환 회로 및 방법 - Google Patents

디지탈 전송장치와 데이타 전송속도 변환 회로 및 방법 Download PDF

Info

Publication number
KR970013918A
KR970013918A KR1019950025469A KR19950025469A KR970013918A KR 970013918 A KR970013918 A KR 970013918A KR 1019950025469 A KR1019950025469 A KR 1019950025469A KR 19950025469 A KR19950025469 A KR 19950025469A KR 970013918 A KR970013918 A KR 970013918A
Authority
KR
South Korea
Prior art keywords
data
load signal
load
clock frequency
transmission rate
Prior art date
Application number
KR1019950025469A
Other languages
English (en)
Inventor
김경태
Original Assignee
김광호
삼성전자 주식회사
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 김광호, 삼성전자 주식회사 filed Critical 김광호
Priority to KR1019950025469A priority Critical patent/KR970013918A/ko
Publication of KR970013918A publication Critical patent/KR970013918A/ko

Links

Landscapes

  • Synchronisation In Digital Transmission Systems (AREA)

Abstract

1. 청구범위에 기재된 발명이 속한 기술분야
디지탈 전송장치의 데이타 전송속도 변환 회로 및 방법.
2. 발명이 해결하려고 하는 기술적 과제
제1전송속도 데이타를 제2전송속도 데이타로 변환하는 회로에 있어서, 제1로드신호 및 제2로드신호가 겹칠 경우를 감지하여 변경된 제2로드신호를 발생하여 에러를 줄이고자 하는 디지탈 전송장치의 데이타 전송속도 변환회로 및 방법을 제공한다.
3. 발명의 해결 방법의 요지
제1클럭주파수의 N비트 데이타를 제2클럭주파수의 M비트 데이타로 변환하는 회로는 상기 N비트 데이타를 제1로드신호에 의해 병렬로드하여 래치하는 래치부와, 상기 제1로드신호 및 제2로드신호 및 제2클럭주파수를 입력하고, 상기 제2클럭주파수에 동기되는 지연부 및 비교부를 구비하며, 상기 두 로드신호의 논리를 비교하여 상기 두 로드신호가 활성화 상태일시 지연부를 구동하여 상기 제2로드신호를 설정주기동안 지연 출력하는 제2로두신호 발생부와, 상기 제2로드신호에 의해 상기 래치중인 데이타를 병렬로드하며, 상기 제2클럭주파수에 의해 직렬변환하여 M비트의 데이타를 출력하는 직렬변환부로 구성하며, 또한 제1클럭주파수의 N비트 데이타를 제2클럭주파수의 M비트 데이타로 변환하는 방법은 제1로드신호 수신시 상기 N비트 데이타를 로드하여 저장하는 과정과, 상기 제1로드신호와 제2로드신호를 비교하는 과정과, 상기 비교과정에서 상기 두 로드신호가 활성화 상태일 시 상기 제2로드신호를 지연 출력하고, 활성화 상태가 아닐시 상기 제2로드신호를 지연없이 출력하는 과정과, 상기 제2로드신호에 의해 상기 N비트 데이타를 로드하여 상기 M비트 데이타로 변환하며, 상기 제2클럭주파수에 의해 상기 M비트 데이타를 출력하는 과정으로 이루어진다.
4. 발명의 중요한 용도
디지탈 전송장치의 데이타 전송속도를 변환하는 회로에 있어 제1전송속도의 데이타를 래치하게 하는 제1로드 신호와 제2전송속도의 데이타로 출력하게 하는 제2로드신호의 액티브 신호가 겹쳐서 발생될 시 이를 감지하여 상기 제2로드신호의 위치를 변경하고자 하는 회로 및 방법을 제공한다.

Description

디지탈 전송장치와 데이타 전송속도 변환 회로 및 방법
본 내용은 요부공개 건이므로 전문내용을 수록하지 않았음
제4도는 본 발명에 따른 디지탈 전송장치의 데이타 전송속도 변환회로의 시스템 블럭도를 보여주는 도면,
제5도는 본 발명에서 디지탈 전송장치의 데이타 전송속도 변환회로에서 바람직한 실시예에 따라 제2로드신호 발생부를 보여주는 도면,
제6도는 본 발명의 제2로드신호 발생부에 따른 타이밍도.

Claims (7)

  1. 제1클럭주파수의 N비트 데이타를 제2클럭주파수의 M비트 데이타로 변환하는 회로에 있어서, 상기 N비트 데이타를 제1로드신호에 의해 병렬로드하여 래치하는 수단과, 상기 제1로드신호 및 제2로드신호 및 제2클럭주파수를 입력하고, 상기 제2클럭주파수에 동기되는 지연수단 및 비교 수단를 구비하며, 상기 두 로드신호의 논리를 비교하여 상기 두 로드신호가 활성화 상태 일시 지연수단을 구동하여 상기 제2로드신호를 설정주기동안 지연 출력하는 제2로드신호발생 수단과, 상기 제2로드신호에 의해 상기 래치중인 데이타를 병렬로드하며, 상기 제2클럭주파수에 의해 직렬변환하여 M비트의 데이타를 출력하는 수단으로 구성됨을 특징으로 하는 디지탈 전송장치의 데이타 전송속도 변환회로.
  2. 제1항에 있어서, 상기 제2로드신호발생수단이, 상기 두 로드신호가 동시에 활성화된 상태가 아닐 시 상기 제2로드신호를 지연없이 출력함을 특징으로 하는 디지탈 전송장치의 데이타 전송속도 변환회로.
  3. 제1항에 있어서, 상기 N비트데이타는 9비트, 상기 M비트데이타는 8비트, 상기 제1클럭주파수는 72KHz, 상기 제2클럭주파수는 64KHz, 상기 제1로드신호 및 상기 제2로드신호는 8KHz로 구현됨을 특징으로 하는 디지탈 전송장치의 데이타 전송속도 변환회로.
  4. 제1클럭주파수의 N비트 데이타를 제2클럭주파수의 M비트 데이타로 변환하는 방법에 있어서, 제1로드신호 수신시 상기 N비트 데이타를 로드하여 저장하는 과정과, 상기 제1로드신호와 제2로드신호를 비교하는 과정과, 상기 비교과정에서 상기 두 로드신호가 활성화 상태일 시 상기 제2 로드신호를 지연 출력하고, 활성화 상태가 아닐 시 상기 제2로드신호를 지연없이 출력하는 과정과, 상기 제2로드신호에 의해 상기 N비트 데이타를 로드하여 상기 M비트 데이타로 변환하며, 상기 제2클럭주파수에 의해 상기 M비트 데이타를 출력하는 과정으로 이루어짐을 특징으로 하는 디지탈 전송장치의 데이타 전송속도 변환 방법.
  5. 제2클럭주파수에 의해 제2전송속도의 데이타를 처리하는 데이타단말장치와, 제1클럭주파수에 의해 상기 제2전송속도의 데이타를 제1전송속도의 데이타로 변환하여 처리하는 디지탈서비스장치에 출력된 신호를 수신하여 제1전송속도의 데이타를 제2전송속도의 데이타로 변환하며, 상기 제2전송속도의 데이타를 제3전송속도의 데이타로 변환하여 처리한 후 출력하는 전송장치에서 상기 제1전송속도의 데이타를 상기 제2전송속도의 데이타로 변환하는 회로에 있어서, 상기 제1전송속도의 데이타를 제1로드신호에 의해 병렬로드하여 래치하는 수단과, 상기 제1로드신호 및 제2로드신호를 입력하며, 상기 두 로드신호의 논리를 비교하여 상기 두 로드신호가 활성화 상태일 시 상기 제2로드신호를 설정 주기 동안 지연출력하는 제2로드신호발생 수단과, 상기 제2로드신호에 의해 상기 제1전송속도의 데이타를 병렬로드하며, 상기 제2클럭주파수에 의해 직렬변환하여 제2전송속도의 데이타로 출력하는 수단으로 구성됨을 특징으로 하는 디지탈 전송장치의 데이타 전송속도 변환회로.
  6. 제5항에 있어서, 상기 제2로드신호 발생수단이, 상기 제1로드신호 및 상기 제2로드신호를 입력하여 상기 두로드신호의 논리를 비교하는 비교수단과, 상기 비교수단의 출력신호를 입력하여 활성화 상태인지를 감지하는 수단과, 상기 제2로드신호를 상기 설정 주기 동안 지연하여 출력하는 제1지연수단과, 상기 감지수단의 출력을 입력하여 활성화 상태가 아닐 시 상기 제2로드신호를 상기 제2로드신호의 주기만큼 지연하여 출력하는 제2지연수단과, 상기 감지수단의 출력에 의거하여 활성화 상태가 아닐 시 상기 제2지연수단의 출력을 선택출력하며, 활성화 상태일 시 상기 제1지연수단의 출력을 선택출력하는 선택수단으로 구성됨을 특징으로 하는 디지탈 전송장치의 데이타 전송속도 변환회로.
  7. 제5항 또는 제6항에 있어서, 상기 제1클럭주파수는 72KHz, 상기 제1로드신호는 8KHz, 상기 제1전송속도의 데이타는 9비트이고, 72KKb/s 속도의 데이타이며, 상기 제2클럭주파수는 64KHz, 상기 제2로드신호는 8KHz, 상기 제2전송속도의 데이타는 8비트이고, 64Kb/s 속도의 데이타로 구현됨을 특징으로 하는 디지탈 전송장치의 데이타 전송속도 변환 회로.
    ※ 참고사항 : 최초출원 내용에 의하여 공개하는 것임.
KR1019950025469A 1995-08-18 1995-08-18 디지탈 전송장치와 데이타 전송속도 변환 회로 및 방법 KR970013918A (ko)

Priority Applications (1)

Application Number Priority Date Filing Date Title
KR1019950025469A KR970013918A (ko) 1995-08-18 1995-08-18 디지탈 전송장치와 데이타 전송속도 변환 회로 및 방법

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
KR1019950025469A KR970013918A (ko) 1995-08-18 1995-08-18 디지탈 전송장치와 데이타 전송속도 변환 회로 및 방법

Publications (1)

Publication Number Publication Date
KR970013918A true KR970013918A (ko) 1997-03-29

Family

ID=66595667

Family Applications (1)

Application Number Title Priority Date Filing Date
KR1019950025469A KR970013918A (ko) 1995-08-18 1995-08-18 디지탈 전송장치와 데이타 전송속도 변환 회로 및 방법

Country Status (1)

Country Link
KR (1) KR970013918A (ko)

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR100250012B1 (ko) * 1997-12-11 2000-03-15 이문재 걸래받이 제조방법

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR100250012B1 (ko) * 1997-12-11 2000-03-15 이문재 걸래받이 제조방법

Similar Documents

Publication Publication Date Title
US6260152B1 (en) Method and apparatus for synchronizing data transfers in a logic circuit having plural clock domains
US6252441B1 (en) Synchronous data sampling circuit
JPH03237832A (ja) データ・クロックのタイミング合わせ回路
US6016283A (en) Multiple data rate synchronous DRAM for enhancing data transfer speed
KR960042733A (ko) 반도체 기억장치의 데이터 입력회로
US6232796B1 (en) Apparatus and method for detecting two data bits per clock edge
KR970013918A (ko) 디지탈 전송장치와 데이타 전송속도 변환 회로 및 방법
JP2678115B2 (ja) タイマ回路
KR100617999B1 (ko) 메모리 장치 내의 데이터 캡처를 위한 방법 및 장치
JP2811671B2 (ja) 同期信号検出装置
JP2002116225A (ja) シリアルパターントリガ回路
JPH04233014A (ja) コンピュータ・システム
KR100366793B1 (ko) 쉬프트 레지스터를 이용한 펄스열 생성장치
KR200222679Y1 (ko) 입력신호의 상승에지 및 하강에지의 선택적 검출장치
KR20010006850A (ko) 스큐 포인터 발생 회로 및 방법
SU1631509A1 (ru) Многотактный рециркул ционный преобразователь врем - код
KR970012702A (ko) 동기형 반도체 메모리 장치를 이용한 비동기형 반도체 메모리 장치
KR100563073B1 (ko) 샘플링 클럭신호 발생기
KR960024998A (ko) 64Kb/s 신호 프레임 통신장치
KR970056528A (ko) 아날로그 버스/i^2c 버스 프로토콜 변환기
KR960036348A (ko) 노이즈 제거 회로
JPH1065661A (ja) フレーム同期保護回路
JPH04318716A (ja) デスタッフ制御回路
JPS59216052A (ja) 探傷装置
JPH0470013A (ja) 並列処理型フレーム同期方式

Legal Events

Date Code Title Description
WITN Withdrawal due to no request for examination