KR970004904B1 - 멀티슬롯호의 호순서 보전기능을 갖는 대용량 시분할 스위치 - Google Patents

멀티슬롯호의 호순서 보전기능을 갖는 대용량 시분할 스위치 Download PDF

Info

Publication number
KR970004904B1
KR970004904B1 KR1019940010338A KR19940010338A KR970004904B1 KR 970004904 B1 KR970004904 B1 KR 970004904B1 KR 1019940010338 A KR1019940010338 A KR 1019940010338A KR 19940010338 A KR19940010338 A KR 19940010338A KR 970004904 B1 KR970004904 B1 KR 970004904B1
Authority
KR
South Korea
Prior art keywords
buffer
memory
timeslot
subscriber telephone
channel data
Prior art date
Application number
KR1019940010338A
Other languages
English (en)
Other versions
KR950035503A (ko
Inventor
김재평
Original Assignee
대우통신 주식회사
박성규
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 대우통신 주식회사, 박성규 filed Critical 대우통신 주식회사
Priority to KR1019940010338A priority Critical patent/KR970004904B1/ko
Publication of KR950035503A publication Critical patent/KR950035503A/ko
Application granted granted Critical
Publication of KR970004904B1 publication Critical patent/KR970004904B1/ko

Links

Classifications

    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04QSELECTING
    • H04Q11/00Selecting arrangements for multiplex systems
    • H04Q11/04Selecting arrangements for multiplex systems for time-division multiplexing

Landscapes

  • Engineering & Computer Science (AREA)
  • Computer Networks & Wireless Communication (AREA)
  • Use Of Switch Circuits For Exchanges And Methods Of Control Of Multiplex Exchanges (AREA)
  • Time-Division Multiplex Systems (AREA)

Abstract

내용없음.

Description

멀티슬롯호의 호순서 보전기능을 갖는 대용량 시분할 스위치
제1도는 시분할 스위치의 개략적인 구성도.
제2도는 본 발명에 따른 각 타임슬롯 인터체인지 장치의 세부 구성 블럭도.
제3도는 공통 메모리 및 유지보수장치의 세부 블럭 구성도.
* 도면의 주요 부분에 대한 부호의 설명
101내지104 : 타임슬롯 인터체인지 장치 105 : 공통 메모리 및 유지보수장치
211,212,309 : 버퍼 223,224,225 : 음성처리 메모리.
본 발명은 전전자 교환기에 적용되는 시분할 스위치 장치에 관한 것으로서, 특히 멀티슬롯호의 호순서 보전기능을 갖는 대용량 시분할 스위치 장치에 관한 것이다.
일반적으로 전전자교환기(TDX-10)의 스위치네트워크는 T-S-T(T=시분할 스위치, S=공간분할스위치)로 구성되며, 가입자 전화 채널 데이터는 동일프레임과 동일 하이웨이내에서 타임슬롯 교환이 이루어지므로 시분할 스위치에서는 프레임(1프레임=123*****s)지연이 발생하고, 동일프레임과 서로 다른 하이웨이간 타임슬롯 교환이 이루어지는 공간분할 스위치에서는 타임슬롯 지연이 발생한다.
기존의 전전자 교환기(TDX-10)의 시분할 스위치는 동일프레임으로 입력되는 가입자 전화 채널데이터들이 타임슬롯 교환후 출력될 때 각 타임슬롯(채널)들이 동일한 프레임지연이 발생하지 않는 채널들이 존재하였다.
더욱 구체적으로 살펴보면, 기존 전전자 교환기(TDX-10)의 시분할 스위치는 동일프레임내 특정 타임슬롯들은 동일프레임지연이 발생하나, 프레임지연이 다른 타임슬롯이 존재한다. 따라서 중대역서비스(386Kbps~1920Kbps)를 수용하기 위해 시분할 스위치의 채널사용에 제한을 두어야 하는 문제점이 있는 것이다.
따라서, 상기 종래기술의 문제점을 해결하기 위하여 안출된 본 발명은, 대용량 시분할 스위치를 구성함에 있어서 동일 프레임내의 가입자 전화 채널 데이터들이 타임슬롯 교환될 때 동일한 프레임 지연이 되도록 타임슬롯 순서 재배열 기능을 갖도록 한 시분할 스위치 장치를 제공하는데 그 목적이 있다.
상기 목적을 달성하기 위하여 본 발명은, 다수의 타임슬롯 인터 체인지 수단과, 공통 메모리 및 유지보수수단을 구비하는 전전자 교환기의 시분할 스위치 장치에 있어서, 직렬 2048Kbps 속도의 가입자 전화 채널 데이터를 수신하여, 다중화시키는 가입자 전화 채널 입력단 및 다중화부의 출력신호를 제어클럭에 따라 출력타이밍에 맞춰 순차적으로 일시 저장하였다가 동기 신호를 기준으로 타임슬롯 0부터 공통 메모리 및 유지보수수단 및 데이타 링크측으로 순차적으로 추출되도록 하는 제1버퍼와, 데이터 링크장치로부터 가입자 전화 채널 데이터를 입력단을 통해 입력받아 제어클럭에 따라 타임슬롯의 순서를 재배열하여 일시 저장하여 음성 메모리측으로 순차적으로 출력하는 제2버퍼를 상기 타임슬롯 인터체인지수단 각각에 더 설치하고 ; 시험장치 및 신호장치로부터의 가입자 전화 채널 데이터를 병렬변환한 신호를 입력받아 다중화된 타이밍에 맞춰 순차적으로 저장하고, 동기신호를 기준으로 타임슬롯 0부터 추출하여 상기 다수의 타임슬롯 인터체인지 수단으로 송출하는 제3버퍼를 상기 공통 메모리 및 유지보수수단에 더 설치하도록 하였다.
이하, 첨부된 도면을 참조하여 본 발명의 일실시예를 상세히 설명한다.
제1도는 시분할 스위치의 개략적인 구성도로서, 도면에서 101 내지 104는 타임슬롯 인터체인지장치, 105는 공통 메모리 및 유지보수장치를 각각 나타낸다.
도면에 도시한 바와 같이 시분할 스위치는 가입자 채널을 수용하며 데이타 링크에 연결되는 다수의 타임슬롯 인터체인지 장치(101 내지 104)의, 상기 다수의 타임슬롯 인터페이스 장치(101 내지 104)에 연결되는 공통 메모리 및 유지보수 장치(105)를 구비한다.
타임슬롯 인터체인지 장치(101 내지 104)는 하나당 1024채널(1채널=64Kbps)를 수용하며, 타임슬롯 교환된 가입자 전화 채널 데이터는 데이터 링크장치로 1024 타임슬롯, 그리고 공통 메모리 및 유지보수장치(105)로 1024타임슬롯이 전송된다. 반대로 데이터 링크 장치로부터 1024타임슬롯, 그리고 공통 메모리 및 유지보수장치(105)로부터 1024타임슬롯을 수신하고, 타임슬롯 교환을 하여 가입자로 전송한다.
공통 메모리 및 유지보수장치(105)는 타임슬롯 인터체인지 장치와 1024타임슬롯의 가입자 전화 채널 데이터를 송수신하고, 시험장치와 신호장치가 정합된다. 프로세서와 시분할 스위치 제어데이터를 송수신하고, 프로세소와 타임슬롯 인터체인지 장치간의 통신경로를 제공한다.
제2도는 본 발명에 따른 각 타임슬롯 인터체인지장치(101 내지 104)의 세부 구성블럭도이다.
도면에 도시한 구성은 본 발명에 따른 타임슬롯 인터체인지장치의 세부 구성도인데, 기존의 시분할 장치의 타임슬롯 인터체인지 장치는 버퍼1(211)과, 버퍼2(212)가 없어 타임슬롯 순서 재배열을 수행하는 않으므로 시분할 스위치의 모든 타임슬롯에서 타임슬롯 순서보장이 되지 않는다.
한편, 음성처리 메모리3(223)은 공통 메모리 및 유지보수장치(105)에서 입력되는 가입자 전화 채널 데이터를 타임슬롯 교환후 공통 메모리 및 유지보수 장치(105)로 전송하기 위한 음성메모리이다. 음성처리 메모리4(224)는 공통 메모리 및 유지보수장치(105)에서 입력되는 가입자 전화 채널 데이터를 타임슬롯 교환후 데이터 링크 장치로 전송하기 위한 음성메모리이다. 음성처리 메모리5(225)는 데이터 링크 장치에서 입력되는 가입자 전화 채널 데이터를 타임슬롯 교환후 공통 메모리 및 유지보수 장치(105)로 전송하기 위한 음성메모리이다.
그런데, 기존 시분할 스위치는 음성처리 메모리3(223), 음성처리 메모리4(224), 음성처리 메모리5(225)도 실장하지 않았으므로, 음성처리 메모리3,4,5의 가입자 전화 채널 데이터 경로를 위해서 가입자와 정합되는 입출력단을 연결하여 채널 데이터 경로로 사용하였으며, 이로 인해서 시분할 스위치당 32채널이 가입자를 수용할 수가 없었다.
이제, 도면을 참조하여 본 발명의 세부적인 동작을 살펴보면 다음과 같다.
가입자 전화 채널 입력단 및 다중화부(201)는 직렬 2048Kbps 속도의 가입자 전화 채널 데이터를 수신하여, 8192Kbps로 다중화시킨다. 다중화된 가입자 전화 채널 데이터는 후단에 연결된 버퍼1(211)에 다중화풀력 타이밍에 맞춰 순차적으로 일시저장하고, 시분할 스위치의 동기신호를 기준으로 0타임슬롯부터 순차적으로 추출되므로 가입자 전화 채널 데이터는 타임슬롯 순서 재배열이 된다.
상기 버퍼1(211)에서 타임슬롯 순서 재배열이 되어 추출된 가입자 전화 채널 데이터는 음성처리 메모리1(221)과 음성처리 메모리2(222)에 순차적으로 저장된다.
데이터 링크장치에서 입력되는 가입자 전화 채널 데이터는 입력단1(206)으로 입력되어, 버퍼2(212)에서 타임슬롯 순서 재배열이 되어 음성처리 메모리5(225)와 음성처리 메모리6(226)에 순차적으로 저장된다. 공통 메모리 및 유지보수 장치(105)에서 타임슬롯 순서 재배열이 되어 입력단2(208)로 입력되는 가입자 전화 채널데이터는 음성처리 메모리3(223), 음성처리 메모리4(224)와 음성처리 메모리7(227)에 순차적으로 저장된다.
송신단 제어 메모리 수신단(204)은 공통 메모리 및 유지보수장치(105)로부터 타임슬롯 교환정보를 받아들인다. 그리고 음성처리 메모리1(221), 음성처리 메모리3(223), 음성처리 메모리5(225)에 순차적으로 저장된 가입자 전화 채널데이터는 송신용 제어 메모리 수신단(204)으로부터 타임슬롯 교환정보를 받아들이고 타임슬롯단 3개의 음성처리 메모리중 하나만 인에이블되어 출력단1(202)로 보내져 공통제어 메모리 및 유지보수장치(105)로 전송된다.
음성처리 메모리2(222)와 음성처리 메모리4(224)는 송신용 제어메모리 수신단(204)으로부터 타임슬롯 교환정보를 받아들이고 타임슬롯당 2개의 음성처리 메모리중 하나만 인에이블되어 출력단2(203)로 보내져 데이터 링크장치로 전송된다.
프로세서 정합 및 제어메모리(207)는 공통제어 메모리 및 유지보수장치(105)를 통해 프로세서와 제어데이터를 송수신하며, 수신용 제어메모리에 타임슬롯 교환 정보데이터가 쓰여진다. 음성처리 메모리6(226)와 음성처리 메모리7(227)에 순차적으로 저장된 가입자 전화 채널 데이터는 프로세서 정합 및 제어메모리(207)로부터 타임슬롯 교환정보를 받아들이고 타임슬롯당 2개의 음성처리 메모리중 하나만 인에이블되어 역 다중화 및 가입자 전화 채널 출력단(205)으로 보내진다.
역다중화 및 가입자 전화 채널 출력단(205)은 8192Kbps 병렬 가입자 전화 채널 데이터를 직렬 2048Kbps 가입자 전화 채널 데이터로 역다중화하여 가입자로 전송된다.
클럭 선택 및 계수기(209)는 데이터링크 장치로부터 동기신호(FP3=8KHz)와 클럭(CP3=8192KHz)를 받아 버퍼 및 메모리 등에 쓰일 어드레스를 생성하고, 타임슬롯 인터체인지 장치에 쓰일 클럭들을 생성한다.
제3도는 공통 메모리 및 유지보수장치(105)의 세부 클럭 구성도로서, 도면에서 다중화부(310)와 출력단2(308) 사이에 설치된 버퍼(309)는 종래의 구성에 없던 구성요소로서, 타임슬롯 순서 재배열을 수행하도록 부가된 것이다.
도면을 참조하여 각 구성요소들의 세부적인 동작을 살펴보기로 한다.
입력단1(301)은 타임슬롯 인터체인지 장치(101 내지 104)로부터 가입자 전화 채널 데이터를 수신하고, 역다중화(302)는 8192Kbps 병렬 가입자 전화 채널 데이터를 2048Kbps 직렬 가입자 전화 채널 데이터로 변환하여, 출력단1(303)으로 전송한다. 출력단1(303)은 신호장치와 시험장치로 가입자 전화 채널 데이터를 송신한다.
입력단2(311)는 시험장치 및 신호장치로부터 가입자 전화 채널 데이터를 수신하고, 다중화부(310)는 2048Kbps 직렬 가입자 전화 채널 데이터를 8193Kbps 병렬 가입자 전화 채널 데이터로 변환하여, 버퍼3(309)로 전송한다. 버퍼3(309)는 타임슬롯 순서 재배열을 위한 메모리로 다중화된 타이밍에 맞춰 순차적으로 저장하고, 동기신호를 기준으로 0타임슬롯부터 추출되어 출력단2(308)으로 전송한다. 출력단2(308)는 버퍼3(309)에서 순차적으로 추출된 가입자 전화 채널 데이터를 수힌하여 타임슬롯 인터체인지장치(101 내지 104)로 송신한다.
클럭선택 및 계수기(304)는 데이터 링크장치로부터 동기신호(FP3=8KHz)와 클럭(CP3=819KHz)를 받아 버퍼 및 메모리 등에 쓰일 어드레스를 생성하고, 공통 메모리 및 유지 보수장치(105)에 쓰일 클럭들을 생성한다.
프로세스 정합부(305)는 시분할 스위치 프로세서 및 시분할 스위치 제어 신호들을 송수신하며, 타임슬롯 인터체인지 장치(101 내지 104)와 시분할 스위치 프로세서간의 통신 경로를 제공하는 기능을 한다. 유지보수부(306)는 프로세서 정합부(305)로부터 시분할 스위치 제어정보를 받아 시분할 스위치 내의 시험등 유지 보수 기능을 한다.
송신용 제어메모리(307)는 공통 메모리 가입자를 기준으로 데이터 링크 장치로 보내는 가입자 전화 채널 데이터들의 타임슬롯 교환용과 공통 메모리 및 유지보수 장치(105)로 보내는 가입자 전화 채널 데이터들의 타임슬롯 교환용과 공통 메모리 및 유지보수 장치(105)로 보내는 가입자 전화 채널 데이터들의 타임슬롯 교환용으로 구성되어 프로세서 정합부(305)로부터 타임슬롯 교환 정보를 받아들여 저장하고, 클럭 선택 및 계수기(304)로부터 어드레스를 수신하여 저장된 타임슬롯 교환정보는 순차적으로 추출되어 타임슬롯 인터체인지 장치(101 내지 104)로 송신한다. 또한 프로세서정합(305)에서 송신용 제어 메모리(307)에 쓰인 타임슬롯 교환정보를 읽어갈 수도 있다.
따라서, 상기와 같이 구성되어 동작하는 본 발명은, 전전자 교환기에 중대역 서비스를 수용하기 위해 단말에서 타임슬롯 순서 재배열을 실시할 수 있다. 그러나 전전자 교환기에서 타임슬롯 순서 재배열 기능을 추가함으로 단말의 기능을 단순화하고 가격절감의 효과를 가진다.

Claims (2)

  1. 단수의 타임슬롯 인터체인지 장치(101 내지 104)과, 공통 메모리 및 유지보수 장치(105)을 구비하는 전전자 교환기의 시분할 스위치 장치에 있어서, 2048Kbps 속도의 가입자 전화 채널 데이터를 수신하여, 다중화시키는 가입자 전화 채널 입력단 및 다중화부(201)의 출력 신호를 제어클럭에 따라 출력 타이밍에 맞춰 순차적으로 일시 저장하였다가 동기 신호를 기준으로 타임슬롯 0부터 공통 메모리 및 유지보수수단(105) 및 데이타 링크측으로 순차적으로 추출되도록 하는 제1버퍼(211)와, 데이터 링크장치로부터 가입자 전화 채널 데이터를 입력단(206)을 통해 입력받아 제어클럭에 따라 타임슬롯의 순서를 재배열하여 일시 저장하여 음성 메모리축으로 순차적으로 출력하는 제2버퍼(212)를 상기 타임슬롯 인터체인지수단(101 내지 104) 각각에 더 설치하고 ; 시험장치 및 신호장치로부터의 가입자 전화 채널 데이터를 병렬변환한 신호를 입력받아 다중화된 타이밍에 맞춰 순차적으로 저장하고, 동기신호를 기준으로 타임슬롯 0부터 추출하여 상기 다수의 타임슬롯 인터체인지 수단(101 내지 104)으로 송출하는 제3버퍼(309)를 상기 공통 메모리 및 유지보수수단(105)에 더 설치하도록 한 것을 특징으로 하는 시분할 스위치 장치.
  2. 제1항에 있어서, 상기 공통 메모리 및 유지보수수단(105)에서 타임슬롯 순서 재배열이 되어 입력되는 가입자 전화 채널 데이터를 순차적으로 저장하고, 공통 메모리 및 유지보수수단(105)으로부터의 타임슬롯 교환정보를 저장받는 제1 및 제2음성처리 메모리(223,224)와, 상기 제2버퍼(212)로부터의 순서가 재배열된 데이터 링크장치로부터의 가입자 전화 채널 데이터를 저장하고 공통 메모리 및 유지보수수단(105)으로부터의 타임슬롯 교환정보를 저장받는 제3음성처리 메모리(225)를 상기 각각의 타임슬롯 인터체인지수단(101 내지 104)에 더 설치하도록 하여 32채널 가입자를 수용하도록 한 것을 특징으로 하는 시분할 스위치 장치.
KR1019940010338A 1994-05-12 1994-05-12 멀티슬롯호의 호순서 보전기능을 갖는 대용량 시분할 스위치 KR970004904B1 (ko)

Priority Applications (1)

Application Number Priority Date Filing Date Title
KR1019940010338A KR970004904B1 (ko) 1994-05-12 1994-05-12 멀티슬롯호의 호순서 보전기능을 갖는 대용량 시분할 스위치

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
KR1019940010338A KR970004904B1 (ko) 1994-05-12 1994-05-12 멀티슬롯호의 호순서 보전기능을 갖는 대용량 시분할 스위치

Publications (2)

Publication Number Publication Date
KR950035503A KR950035503A (ko) 1995-12-30
KR970004904B1 true KR970004904B1 (ko) 1997-04-08

Family

ID=19382902

Family Applications (1)

Application Number Title Priority Date Filing Date
KR1019940010338A KR970004904B1 (ko) 1994-05-12 1994-05-12 멀티슬롯호의 호순서 보전기능을 갖는 대용량 시분할 스위치

Country Status (1)

Country Link
KR (1) KR970004904B1 (ko)

Families Citing this family (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR100234041B1 (ko) * 1996-10-30 1999-12-15 서평원 대기 우선순위에 의한 시분할장치

Also Published As

Publication number Publication date
KR950035503A (ko) 1995-12-30

Similar Documents

Publication Publication Date Title
US4704716A (en) Method and apparatus for establishing a wideband communication facility through a communication network having narrow bandwidth channels
CA1235828A (en) Time division exchange for carrying out a loop-back test
FI73111B (fi) Kopplingsanordning foer utjaemnande av fasskillnader mellan linjetakten pao en till en pcm-telefoncentral anslutande pcm-tidsmultiplexledning och centraltakten hos denna telefoncentral.
US4466095A (en) Speech path control system
US4685104A (en) Distributed switching system
JPH01162454A (ja) サブレート交換方式
EP0532914B1 (en) Delay correcting system in a multi-channel PCM switching system
KR970004904B1 (ko) 멀티슬롯호의 호순서 보전기능을 갖는 대용량 시분할 스위치
US5446731A (en) Signaling channel data transmitting/receiving circuit of a primary multiplexer
US4799216A (en) Distributed switching system
JP3009745B2 (ja) 信号情報のチャンネル同期交換の方法
KR920005064B1 (ko) 타임 스위치 장치
KR100246998B1 (ko) 교환시스템에서시분할스위치장치
KR0141291B1 (ko) 소용량 전전자 교환기의 가입자 집선장치
JP2822815B2 (ja) 基地局間信号伝送方式
KR100366789B1 (ko) 교환시스템의 피씨엠 데이터 다중화 장치
KR950014624B1 (ko) 피씨엠 음성신호 교환장치
JP2590684B2 (ja) 加入者線多重化装置および方式
KR960010893B1 (ko) 멀티슬롯 호의 호순서 보전을 위한 시분할 스위치 장치
KR100334821B1 (ko) 전전자 교환기의 원격 시스템에서 대용량 내부 호 처리 장치 및 방법
KR840002347B1 (ko) 디지탈 전자 교환장치
KR0171760B1 (ko) 디지털 전전자교환기의 cdl과 ssw의 통합구조
KR100233092B1 (ko) 동기전송모드 표준 전 채널을 스위칭하기 위한 전전자교환기의 공간분할 스위치 장치
KR950005982B1 (ko) 시분할 스위치에서의 전용메모리를 이용한 호출음서비스 구현방법 및 그 장치
KR100233099B1 (ko) 양방향 stm-1 정합을 갖는 시분할 스위치 장치

Legal Events

Date Code Title Description
A201 Request for examination
G160 Decision to publish patent application
E701 Decision to grant or registration of patent right
GRNT Written decision to grant
FPAY Annual fee payment

Payment date: 20000407

Year of fee payment: 6

LAPS Lapse due to unpaid annual fee