KR970001092Y1 - 페이지 프린터 출력회로 - Google Patents

페이지 프린터 출력회로

Info

Publication number
KR970001092Y1
KR970001092Y1 KR2019930009114U KR930009114U KR970001092Y1 KR 970001092 Y1 KR970001092 Y1 KR 970001092Y1 KR 2019930009114 U KR2019930009114 U KR 2019930009114U KR 930009114 U KR930009114 U KR 930009114U KR 970001092 Y1 KR970001092 Y1 KR 970001092Y1
Authority
KR
South Korea
Prior art keywords
video data
data
buffer memory
page
page buffer
Prior art date
Application number
KR2019930009114U
Other languages
English (en)
Other versions
KR940026454U (ko
Inventor
심흥보
Original Assignee
엘지전자 주식회사
구자홍
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 엘지전자 주식회사, 구자홍 filed Critical 엘지전자 주식회사
Priority to KR2019930009114U priority Critical patent/KR970001092Y1/ko
Publication of KR940026454U publication Critical patent/KR940026454U/ko
Application granted granted Critical
Publication of KR970001092Y1 publication Critical patent/KR970001092Y1/ko

Links

Classifications

    • BPERFORMING OPERATIONS; TRANSPORTING
    • B41PRINTING; LINING MACHINES; TYPEWRITERS; STAMPS
    • B41JTYPEWRITERS; SELECTIVE PRINTING MECHANISMS, i.e. MECHANISMS PRINTING OTHERWISE THAN FROM A FORME; CORRECTION OF TYPOGRAPHICAL ERRORS
    • B41J29/00Details of, or accessories for, typewriters or selective printing mechanisms not otherwise provided for
    • B41J29/38Drives, motors, controls or automatic cut-off devices for the entire printing mechanism
    • B41J29/393Devices for controlling or analysing the entire machine ; Controlling or analysing mechanical parameters involving printing of test patterns
    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03KPULSE TECHNIQUE
    • H03K19/00Logic circuits, i.e. having at least two inputs acting on one output; Inverting circuits
    • H03K19/0175Coupling arrangements; Interface arrangements
    • H03K19/01759Coupling arrangements; Interface arrangements with a bidirectional operation

Landscapes

  • Storing Facsimile Image Data (AREA)

Abstract

내용 없음.

Description

페이지 프린터 출력회로
제1도는 종래 비디오 데이터 출력회로의 개략적인 블록도.
제2도는 본 고안 페이지 프린터 출력회로의 블록도.
제3도는 본 고안 페이지 프린터 출력회로중 데이터 콘트롤 회로의 상세 회로도.
제4도는 본 고안 페이지 프린터 출력회로중 페이지 버퍼 메모리의 구성 개념도.
*도면의 주요부분에 대한 부호의 설명
30 : 페이지 버퍼 메모리 40 : 페이지 메모리 콘트롤러
41 : 어드레스 콘트롤러 42 : 데이터 콘트롤회로
50 : 비디오 데이터 쉬프터
본 고안은 페이지 프린터에서 페이지 메모리의 코드화 및 그 코딩된 데이터의 출력회로에 관한 것으로 코딩에 의한 페이지 버퍼 메모리 크기를 줄여 줄 수 있는 페이지 프린터 출력회로에 관한 것이다.
페이지 프린터란 인쇄작업을 하기 전에 기계 내부에서 페이지 단위로 인쇄 방법이나 문자 배열 방법을 결정해 줄 수 있는 프린터로서, 일반적으로 레이저 빔 프린터를 지칭한다.
종래의 비디오 데이터 출력회로는 예를 들어 제1도에 도시되는 바와같이, 출력될 비디오 데이터가 잠상의 형태로 저장된 페이지 버퍼 메모리(10)와; 상기 페이지 버퍼 메모리(10)에 제어신호를 출력하여 저장된 비디오 데이터의 출력을 제어하는 페이지 메모리 콘트롤러(21)와, 페이지 버퍼 메모리(10)로부터 입력받은 비디오 데이터를 시리얼(serial) 또는 비트 바이 비트(bit-by-bit) 형태로 변환시켜 출력시키며 상기 페이지 메모리 콘트롤러(21)에 다음 비디오 데이터를 받기 위한 신호를 인가하는 비디오 데이터 쉬프터(22)로 이루어진 비디오 인터페이스 회로(20)로 구성된다.
이와 같은 종래 비디오 데이터 출력회로는 비디오 데이터가 저장된 페이지 버퍼 메모리(10)로부터 페이지 메모리 콘트롤러(21)의 제어신호를 통해 필요한 비디오 데이터를 비디오 데이터 쉬프터(22)로 불러와서 데이터를 시리얼 또는 비트 바이 비트 형태로 변환시켜 프린터의 엔진(Engine)으로 출력하는데, 비디오 데이터가 시리얼 형태로 출력하기 위해서 비디오 데이터 쉬프터(22)는 바이트 형태로 입력된 비디오 데이터를 비디오 클럭에 동기하고, 비디오 데이터 쉬프터(22)는 페이지 메모리 콘트롤러(21)에 다음 비디오 데이터를 받기 위해 비디오 데이터 리퀘스트(request) 신호를 입력하였다.
비디오 데이터 리퀘스트 신호를 인가 받은 페이지 메모리 콘트롤러(21)는 페이지 버퍼 메모리(10)에 제어신호를 출력하여 비디오 데이터를 비디오 데이터 쉬프터(22)쪽으로 출력하도록 하며, 페이지 버퍼 메모리(10)에 저장된 비디오 데이터는 다르게 코드화되어 있지 않은 원래의 비디오 데이터이기 때문에 그대로 비디오 데이터 쉬프터(22)로 연결되어 프린터의 엔진으로 출력되었다.
그러나, 위와 같은 종래 비디오 데이터 출력회로는, 코드화 되지 않은 비디오 데이터를 저장하고 있는 페이지 버퍼 메모리의 내용을 출력하는 방식이므로 A4 용지를 기준으로 하는 경우 약 1M 바이트의 페이지 버퍼 메모리를 필요로 하는데 이러한 메모리는 가격이 높을 뿐만 아니라, 페이지 버퍼 메모리에 저장되는 비디오 데이터를 코드화하는 경우, 이를 다시 비디오 데이터로 출력하고자 할 경우 소프트웨어적으로 이를 처리하는 것은 비디오 클럭이 아주 높은 주파수를 가지기 때문에 처리에 어려움이 따르게 되는 문제점이 있었다.
본 고안의 목적은 상기와 같은 종래의 문제점을 해결하기 위한 것으로, 비디오 데이터로 출력하고자 할 경우 매우 높은 비디오 클럭 주파수를 가지기 때문에 따르는 처리의 어려움을 해소시키고, 코딩에 의한 페이지 버퍼 메모리 크기를 줄여주기 위한 페이지 프린터 출력회로를 제공하는 데 있다.
이하 본 고안의 기술적 구성을 상세히 설명하면 다음과 같다.
본 고안 페이지 프린터 출력회로는 제2도에 도시되는 바와같이, 비디오 데이터가 상, 하 4비트의 실행 코드화되어 저장된 페이지 버퍼 메모리(30)와; 상기 페이지 버퍼 메모리(30)의 비디오 데이터 어드레스를 제어하는 어드레스 콘트롤러(41)와, 코드화된 비디오 데이터를 입력받아 수정하는 데이터 콘트롤회로(42)로 이루어져 페이지 버퍼 메모리를 제어하는 페이지 메모리 콘트롤러(40)와; 데이터 콘트롤회로(42)로부터 수정된 비디오 데이터를 출력 받으며 상기 데이터 콘트롤회로(42)에 다음 비디오 데이터를 받기 위한 신호를 입력하는 비디오 데이터 쉬프터(50)로 구성함을 그 기술적 구성상의 특징으로 한다.
상기 데이터 콘트롤회로(42)는 페이지 버퍼 메모리(30)의 상위 버퍼(30a)로부터 데이터를 입력받으며 어드레스 콘트롤러(41)로 다음 비디오 데이터를 받기 위한 신호를 입력하는 16진 다운 카운터(42a)와 다음 비디오 데이터를 받기 위한 신호를 입력받는 2 펄스 발생기(42b)와 디 플립플롭(42c)의 제어에 의해 페이지 버퍼 메모리(30)의 하위 버퍼(30b)로부터 데이터를 입력받는 제1,2 래치(42d,e)로 형성하도록 한다.
이러한 본 고안 페이지 프린터 출력회로는 페이지 버퍼 메모리(30)에 저장된 비디오 데이터는 코드화되어 있으며, 바이트 단위의 데이터의 경우 상위 버퍼(30a)의 4비트는 연결되는 비디오 데이터 개수를 가리키고, 하위 버퍼(30b)의 4비트는 비디오 데이터를 나타낸다. 즉, 실행 코드화 되어 있으며, 비디오 데이터 저장시 소프트웨어가 이러한 형태로 비디오 데이터를 코딩하여 놓았다고 가정한다.
제2도와 제3도에서 데티어 콘트롤회로(42)의 리퀘스트 신호에 의해 페이지 버퍼 메모리(30)로부터 코드화된 비디오 데이터를 불러오면, 이 비디오 데이터는 비디오 데이터 쉬프터(50)로 곧 보내지지 않고 데이터 콘트롤회로(42)에서 수정을 거쳐 비디오 데이터 쉬프터(50)로 보내어지며, 하나의 데이터 행에는 스캔 라인 단위로 크게 구성되고, 새로운 스캔 라인에 들어갈 때마다 제3도의 클리어 펄스가 들어간다.
비디오 데이터 리퀘스트 신호를 받은 데이터 콘트롤회로(42)는 내부 사정에 따라, 새로운 비디오 데이터가 필요한 경우에는 어드레스 콘트롤러(41)에 리퀘스트 신호를 인가하여 페이지 버퍼 메모리(30)로부터 비디오 데이터를 받으며, 새로 입력받은 비디오 데이터는 우선 4비트씩 분리되어 하나는 카운터 로드(counter load)시에 사용되고, 다른 하나는 비디오 데이터로 활용된다. 하위 버퍼(30b)에 저장된 비디오 데이터는 16진 다운 카운터(down counter)로 로드된 상위 버퍼(30a) 값이 2펄스 발생기(42b)의 출력시마다 감소하여 16진 다운 카운터(42a)에서 바로우(borrow)가 발생할 때까지 유지된다.
2펄스 발생기(42b)에 의해 발생되는 각 펄스에 의해 하위 버퍼(30b)의 내용은 제1래치(42d) 또는 제2래치(42e)에 래치되고, 어떤 래치에 하위 버퍼(30b)의 내용을 래치시킬지는 디 플립플롭(42c)에 의해 결정되고, 한 번의 비디오 데이터 리퀘스트 신호에 대해 2펄스 발생기(42b)는 항상 2개의 펄스를 발생시키므로 하위버퍼(30b)의 내용은 항상 제1래치(42d)와 제2래치(42e)에 한 쌍으로 출력된다.
이때, 제1 래치(42d)에 하위 버퍼(30b)의 내용이 래치된 후, 16진 다운 카운터(42a)가 바로우를 발생시키면 새로운 내용의 코드화된 데이터가 상, 하위 버퍼(30a,b)로 로드되고 난후, 제2래치(42e)로 새로 입력된 하위 버퍼(30b)의 내용이 래치되고, 제2래치(42e)의 경우에도 마찬가지이다.
이렇게 두 번씩 한 쌍으로 래치하는 것은 비디오 데이터 쉬프터(50)가 8비트 데이터를 필요로 하기 때문이며, 어드레스 콘트롤러(41)는 데이터 콘트롤회로(42)의 리퀘스트 신호가 올 때마다 내부 어드레스를 하나씩 순차적으로 증가시키면서 페이지 버퍼 메모리(30)의 내용이 데이터 콘트롤회로(42)로 출력되도록 하고, 이러한 방식으로 하나의 스캔 라인에 대한 비디오 데이터 전송이 끝난후 내부 어드레스는 다음 스캔 라인의 선두 어드레스로 넘어간다. 제4도는 페이지 버퍼 메모리(30)에 코드화되어 비디오 데이터가 지정된 예를 보여준다.
보통 페이지 버퍼 메로리를 출력한 것을 보면 백색 부분이 아주 큰 영역을 차지하는데 이것은 특히 문자 출력시 두드러진다. 이 경우 실제 비디오 데이터 저장을 위해 필요한 페이지 메모리에 의한 가격 부담이 크기 때문에 코딩하면 압축 효과를 크게 하여줄 수 있다.
이와같은 본 고안 페이지 프린터 출력회로는, 비디오 데이터로 출력하고자 할 경우 비디오 클럭이 아주 높은 주파수를 가지기 때문에 따르는 처리의 어려움을 해소시키며, 코딩에 의한 페이지 버퍼 메모리 크기를 줄여줄 수 있는 유용한 것이다.

Claims (2)

  1. 비디오 데이터가 코드화되어 저장된 페이지 버퍼 메모리와; 상기 페이지 버퍼 메모리의 비디오 데이터 어드레스를 제어하는 어드레스 콘트롤러와, 코드화된 비디오 데이터를 입력받아 수정하는 데이터 콘트롤회로로 이루어져 페이지 버퍼 메모리를 제어하는 페이지 메모리 콘트롤러와; 데이터 콘트롤회로로부터 수정된 비디오 데이터를 출력 받으며 상기 데이터 콘트롤회로에 다음 비디오 데이터를 받기 위한 신호를 입력하는 비디오 데이터 쉬프터로 구성함을 특징으로 하는 페이지 프린터 출력회로.
  2. 제1항에 있어서, 상기 데이터 콘트롤회로는 페이지 버퍼 메모리의 버퍼로부터 데이터를 입력받으며 어드레스 콘트롤러로 다음 비디오 데이터를 받기 위한 신호를 입력하는 카운터와 다음 비디오 데이터를 받기 위한 신호를 입력받는 펄스 발생기와 플립플롭의 제어에 의해 페이지 버퍼 메모리의 하위 버퍼로부터 데이터를 입력받는 제1,2 래치로 형성됨을 특징으로 하는 페이지 프린터 출력회로.
KR2019930009114U 1993-05-27 1993-05-27 페이지 프린터 출력회로 KR970001092Y1 (ko)

Priority Applications (1)

Application Number Priority Date Filing Date Title
KR2019930009114U KR970001092Y1 (ko) 1993-05-27 1993-05-27 페이지 프린터 출력회로

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
KR2019930009114U KR970001092Y1 (ko) 1993-05-27 1993-05-27 페이지 프린터 출력회로

Publications (2)

Publication Number Publication Date
KR940026454U KR940026454U (ko) 1994-12-08
KR970001092Y1 true KR970001092Y1 (ko) 1997-02-18

Family

ID=19356034

Family Applications (1)

Application Number Title Priority Date Filing Date
KR2019930009114U KR970001092Y1 (ko) 1993-05-27 1993-05-27 페이지 프린터 출력회로

Country Status (1)

Country Link
KR (1) KR970001092Y1 (ko)

Also Published As

Publication number Publication date
KR940026454U (ko) 1994-12-08

Similar Documents

Publication Publication Date Title
US5327258A (en) Image processing apparatus
KR970001092Y1 (ko) 페이지 프린터 출력회로
EP0091124B1 (en) Video signal generating circuit
JPH0535442A (ja) 画像データ変換回路
JPS59167772A (ja) 画像デ−タ回転装置
US5917993A (en) Color image processing apparatus
EP0376271A2 (en) Print data generator
US4784501A (en) Method of enhancing fine line of printer and related circuit
JPS6049958A (ja) 漢字プリンタ
JP2862194B2 (ja) ビデオインタフェース検査方法
JP2914400B2 (ja) 管理情報出力装置
JPS63168684A (ja) 表示装置
JP2898000B2 (ja) 文字データ展開処理装置
KR0174557B1 (ko) 중간조 레벨기록 제어장치 및 방법
KR100186226B1 (ko) 화상형성장치의 흰선 표현력 개선회로
JPH01234249A (ja) 演算処理回路
JPH05273961A (ja) ビットマップメモリ制御装置
JPH0465582B2 (ko)
JPH05204367A (ja) 文字信号等出力制御方式
JPS58107591A (ja) 重ね文字パタ−ン発生方式
KR20010002850A (ko) 레이저 프린터의 직접 메모리 접근 다중 버퍼링 장치
JPS6038970A (ja) レ−ザビ−ムプリンタの横書き印字制御装置
JPH047173A (ja) 記録装置
JPH0365360A (ja) データ出力回路
JPS58107582A (ja) ボ−ルド文字パタ−ン発生方式

Legal Events

Date Code Title Description
A201 Request for examination
E701 Decision to grant or registration of patent right
REGI Registration of establishment
FPAY Annual fee payment

Payment date: 20021227

Year of fee payment: 7

LAPS Lapse due to unpaid annual fee