KR960042402A - 내부클럭 발생기 - Google Patents

내부클럭 발생기 Download PDF

Info

Publication number
KR960042402A
KR960042402A KR1019950013710A KR19950013710A KR960042402A KR 960042402 A KR960042402 A KR 960042402A KR 1019950013710 A KR1019950013710 A KR 1019950013710A KR 19950013710 A KR19950013710 A KR 19950013710A KR 960042402 A KR960042402 A KR 960042402A
Authority
KR
South Korea
Prior art keywords
clock
frequency
receiving
signal
selection signal
Prior art date
Application number
KR1019950013710A
Other languages
English (en)
Other versions
KR0172289B1 (ko
Inventor
김민환
Original Assignee
김주용
현대전자산업 주식회사
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 김주용, 현대전자산업 주식회사 filed Critical 김주용
Priority to KR1019950013710A priority Critical patent/KR0172289B1/ko
Publication of KR960042402A publication Critical patent/KR960042402A/ko
Application granted granted Critical
Publication of KR0172289B1 publication Critical patent/KR0172289B1/ko

Links

Classifications

    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F1/00Details not covered by groups G06F3/00 - G06F13/00 and G06F21/00
    • G06F1/04Generating or distributing clock signals or signals derived directly therefrom

Landscapes

  • Engineering & Computer Science (AREA)
  • Theoretical Computer Science (AREA)
  • Physics & Mathematics (AREA)
  • General Engineering & Computer Science (AREA)
  • General Physics & Mathematics (AREA)
  • Synchronisation In Digital Transmission Systems (AREA)
  • Information Transfer Systems (AREA)

Abstract

본 발명은 SCSI(Small Computers System Interface) 장치에서 주파수 분할(frequency divide)과 더블링(doubling)을 이용하여 ISA(Industry-Standard Architecture) 버스뿐만 아니라 베사 로컬 버스(VESA local bus)의 다양한 클럭에 대항하는 내부클럭 발생기에 관한 것으로, ISA 버스와 베사 로컬 버스를 지원하면서 외부클럭의 변화에 적절한 내부클럭을 발생하여 시스템의 전체속도를 유지할 수 있는 효과가 있다.

Description

내부클럭 발생기
본 내용은 요부공개 건이므로 전문내용을 수록하지 않았음
제1도는 본 발명이 적용되는 SCSI 장치의 구성 블럭도, 제2도는 본 발명에 따른 내부클럭 발생기의 구성 블럭도.

Claims (7)

  1. SCSI 장치에 적용되는 내부클럭 발생기에 있어서, 클럭 선택신호에 의해 고정되는 크리스탈 발진 또는 외부클럭을 입력받아 주파수가 분배된 제1분배신호와 제2분배신호를 출력하는 클럭발생수단; 상기 클럭발생수단으로부터 제2분배신호를 입력받아 주파수를 선택하는 주파수 선택수단; 상기 클럭발생수단의 제1분배신호와 주파수 선택수단의 출력을 버퍼링하여 제1 내지 제3내부클럭을 출력하는 클럭트리(CLOCK TREE) 버퍼링수단을 구비하는 것을 특징으로 하는 내부클럭 발생기.
  2. 제1항에 있어서, 상기 클럭 선택신호는, 상기 클럭발생수단의 클럭입력을 선택하여 고정하는 제1선택신호(CLKSEL), 상기 클럭발생수단의 동작모드를 선택하는 제2선택신호(MODESEL), 제3신호(ISEL2#)로 나누어지는 것을 특징으로 하는 내부클럭 발생기.
  3. 제2항에 있어서, 상기 제1선택신호(CLKSEL)는, 제1특정비트이면 크리스탈 발진으로 고정시키고, 제2특정비트이면 외부클럭으로 고정시키는 것을 특징으로 하는 내부클럭 발생기.
  4. 제2항에 있어서, 상기 제2선택신호(MODESEL)는, 제1특정비트일 때는 제1모드로, 제2특정비트일 때는 제2모드로 동작시키는 것을 특징으로 하는 내부클럭 발생기.
  5. 제1항에 있어서, 상기 클릭발생수단은, 클럭신호를 발생하는 발진수단; 상기 발진수단에서 출력되는 클럭신호의 주파수를 더블링(doubling)하는 제1배율수단; 상기 외부클럭을 입력받고 주파수를 분할하는 분할수단; 상기 외부클럭을 입력받아 주파수를 더블링하는 제2배율수단; 상기 외부클럭와 발진수단 및 분할수단의 출력을 입력받는 제1다중화수단; 상기 외부클럭과 제1 및 제2배율수단의 출력을 입력받는 제2다중화수단을 구비하는 것을 특징으로 하는 내부클럭 발생기.
  6. 제3항에 있어서, 상기 발진수단은, 크리스탈의 일측과 타측에 연결되어 20M㎐ 또는 40M㎐를 쓰는 크리스탈 발진기로 이루어지는 것을 특징으로 하는 내부클럭 발생기.
  7. 제1항에 있어서, 상기 주파수 선택수단은, 상기 제2다중화수단의 출력을 입력받아 주파수를 더블링하는 제3배율수단; 상기 제2다중화수단과 제3배율수단의 출력을 입력받는 제3다중화수단을 구비하는 것을 특징으로 하는 내부클럭 발생기.
    ※ 참고사항 : 최초출원 내용에 의하여 공개하는 것임.
KR1019950013710A 1995-05-29 1995-05-29 내부클럭 발생기 KR0172289B1 (ko)

Priority Applications (1)

Application Number Priority Date Filing Date Title
KR1019950013710A KR0172289B1 (ko) 1995-05-29 1995-05-29 내부클럭 발생기

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
KR1019950013710A KR0172289B1 (ko) 1995-05-29 1995-05-29 내부클럭 발생기

Publications (2)

Publication Number Publication Date
KR960042402A true KR960042402A (ko) 1996-12-21
KR0172289B1 KR0172289B1 (ko) 1999-03-30

Family

ID=19415773

Family Applications (1)

Application Number Title Priority Date Filing Date
KR1019950013710A KR0172289B1 (ko) 1995-05-29 1995-05-29 내부클럭 발생기

Country Status (1)

Country Link
KR (1) KR0172289B1 (ko)

Also Published As

Publication number Publication date
KR0172289B1 (ko) 1999-03-30

Similar Documents

Publication Publication Date Title
KR970003207A (ko) 반도체 메모리 장치의 클럭 발생 장치
KR960030008A (ko) 소자 프로세서와 복수개의 소자 프로세서를 사용하는 전력 분배 멀티프로세서
KR930016938A (ko) 악음신호발생장치
TW359823B (en) Clocking scheme
KR960042402A (ko) 내부클럭 발생기
KR950029904A (ko) 클럭 신호 발생 방법 및 장치
KR920702095A (ko) 2진 정보를 부호화하는 디지탈 회로
KR960036681A (ko) 블럭킹 현상을 제거하기 위한 움직임 보상장치
KR970055245A (ko) 에프.엠 복조 회로
TW371344B (en) Circuit for generating internal column address suitable for burst mode
KR960030073A (ko) 악음신호 합성장치
KR920009220A (ko) 화면문자 표시장치
KR970013691A (ko) 주파수 변환 샘플링 시스템을 위한 클럭 생성기
KR970008883A (ko) 인버터에서의 데드(Dead) 타임 발생회로
KR960042337A (ko) 차수 변경이 가능한 선형 궤환 시프트 레지스터를 이용한 난수 생성장치
KR960009398A (ko) 동기식 클럭 발생회로
KR970049351A (ko) 터치판넬을 이용한 입력장치에서의 데이타 입력속도 제어장치
KR970049270A (ko) 동기클럭원의 절체를 위한 인터페이스 장치
JP2000183729A (ja) クロック発生回路
KR970029301A (ko) 데이타 인에이블신호 우선처리의 액정표시장치 신호처리회로
KR970059892A (ko) 데이타 인터페이스 장치
KR970051268A (ko) 반도체 메모리 장치의 내부 클럭 발생 회로
KR930014260A (ko) 음성 합성 시스템
KR930014509A (ko) 저주파수 발진기를 이용한 고해상도 비디오 신호 처리장치
KR970049356A (ko) 디지타이저 시스템의 패널 구동 회로

Legal Events

Date Code Title Description
A201 Request for examination
E902 Notification of reason for refusal
E701 Decision to grant or registration of patent right
GRNT Written decision to grant
FPAY Annual fee payment

Payment date: 20050923

Year of fee payment: 8

LAPS Lapse due to unpaid annual fee