KR960028940A - 통신 시스템 및 통신용 중계기 - Google Patents
통신 시스템 및 통신용 중계기 Download PDFInfo
- Publication number
- KR960028940A KR960028940A KR1019960002029A KR19960002029A KR960028940A KR 960028940 A KR960028940 A KR 960028940A KR 1019960002029 A KR1019960002029 A KR 1019960002029A KR 19960002029 A KR19960002029 A KR 19960002029A KR 960028940 A KR960028940 A KR 960028940A
- Authority
- KR
- South Korea
- Prior art keywords
- communication
- data
- repeater
- main body
- game machine
- Prior art date
Links
Classifications
-
- A—HUMAN NECESSITIES
- A63—SPORTS; GAMES; AMUSEMENTS
- A63F—CARD, BOARD, OR ROULETTE GAMES; INDOOR GAMES USING SMALL MOVING PLAYING BODIES; VIDEO GAMES; GAMES NOT OTHERWISE PROVIDED FOR
- A63F9/00—Games not otherwise provided for
-
- G—PHYSICS
- G06—COMPUTING; CALCULATING OR COUNTING
- G06F—ELECTRIC DIGITAL DATA PROCESSING
- G06F13/00—Interconnection of, or transfer of information or other signals between, memories, input/output devices or central processing units
- G06F13/38—Information transfer, e.g. on bus
- G06F13/40—Bus structure
- G06F13/4004—Coupling between buses
- G06F13/4022—Coupling between buses using switching circuits, e.g. switching matrix, connection or expansion network
Landscapes
- Engineering & Computer Science (AREA)
- Physics & Mathematics (AREA)
- General Engineering & Computer Science (AREA)
- Theoretical Computer Science (AREA)
- Mathematical Physics (AREA)
- Computer Hardware Design (AREA)
- General Physics & Mathematics (AREA)
- Multimedia (AREA)
- Synchronisation In Digital Transmission Systems (AREA)
- Small-Scale Networks (AREA)
- Communication Control (AREA)
- Dc Digital Transmission (AREA)
Abstract
호스트 장치가 통신에 구속되는 시간을 짧게 할 수 있음과 동시에, 중계기의 구성을 간략화·저비용화할 수 있도록 한다.
제1의 위상에서는, 선택비(32)를 단말기(71) 측으로 전환하여 게임기 본체(20)로부터의 저속 클럭에 의해 단말기(71)로부터 금회분의 데이터를 직접 게임기 본체(20)로 송신한다. 동시에, 전회의 통신에서 FIFO 버퍼(51,52,53)에 축적한 데이터를 각각 단말기(71,72,73)로 송신함과 동시에, 단말기(72,73)로부터의 금회분의 데이터를 각각 FIFO 버퍼(52,53)에 축적한다. 제2,제3의 위상에서 선택기(32)를 FIFO 버퍼(52,53)측으로 전환하여 게임기 본체(20)로부터의 고속 클럭에 의해 제1의 위상으로 FIFO버퍼(52,53)에 축적한 단말기(72,73)로부터의 데이터를 게임기 본체(20)로 송신함과 동시에, 게임기 본체(20)로부터의 차회분의 데이터를 FIFO 버퍼(52,53)에 축적한다.
Description
본 내용은 요부공개 건이므로 전문내용을 수록하지 않았음
제1도는 본 발명의 통신 시스템 및 그 중계기의 일례를 도시하는 기능 블럭도, 제2도는 그 동작의 설명에 이바지하는 타임 차트, 제3도는 그 동작의 설명에 이바지하는 도면, 제4도는 그 동작의 설명에 이바지하는 도면, 제5도는 그 동작의 설명에 이바지하는 도면, 제6도는 그 동작의 설명에 이바지하는 도면, 제7도는 그 동작의 설명에 이바지하는 도면, 제8도는 그 동작의 설명에 이바지하는 도면, 제9도는 그 동작의 설명에 이바지하는 도면, 제10도는 종래의 제1도의 통신 방법을 도시하는 도면, 제11도는 종래의 제2의 통신 방법을 도시하는 도면.
Claims (4)
- 중계기를 통해, 호스트 장치와 이 호스트 장치의 통신 속도보다 느린 통신 속도의 복수개의 단말기 사이에서 통신을 행하는 통신 시스템에 있어서, 동일한 기간에 일부 단말기로부터의 데이터를 상기 호스트 장치로 저속 실시간으로 송신함과 동시에, 다른 단말기로부터의 데이터를 상기 중계기에 축적해 두고, 그 기간 후에, 상기 중계기에 축적된 데이터를 상기 호스트 장치로 고속으로 송신하는 통신 시스템.
- 해당 중계기에 접속되는 각각의 단말기에 대응하는 복수개의 버퍼 메모리를 구비하며, 동일한 기간에 일부 단말기로부터의 데이터를 해당 중계기에 접속되는 호스트 장치로 저속 실시간으로 송신함과 동시에, 다른단말기로부터의 데이터를 다른 단말기에 대응하는 상기 버퍼 메모리에 축적해 두고, 그 기간 후에, 상기 버퍼메모리에 축적한 데이터를 상기 호스트 장치로 고속으로 송신하는 통신용 중계기.
- 제2항에 있어서, 상기 저속 실시간 통신과 상기 고속 통신은 1개의 통신 패킷 속에서 이루어지는 것을 특징으로 하는 통신용 중계기.
- 제2항에 있어서, 해당 중계기와 상기 호스트 장치 사이의 통신을 위해, 상기 호스트 장치로부터 해당 중계기로 공급되는 전송 클럭은 모든 단말기로의 전송 클럭으로서 이용되는 것을 특징으로 하는 통신용 중계기.※ 참고사항 : 최초출원 내용에 의하여 공개하는 것임.
Applications Claiming Priority (2)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP95-036117 | 1995-01-31 | ||
JP03611795A JP3299853B2 (ja) | 1995-01-31 | 1995-01-31 | 通信システムおよび通信用中継器 |
Publications (2)
Publication Number | Publication Date |
---|---|
KR960028940A true KR960028940A (ko) | 1996-08-17 |
KR100398854B1 KR100398854B1 (ko) | 2003-12-01 |
Family
ID=12460843
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
KR1019960002029A KR100398854B1 (ko) | 1995-01-31 | 1996-01-30 | 통신시스템및통신용중계기 |
Country Status (8)
Country | Link |
---|---|
US (1) | US5791993A (ko) |
EP (1) | EP0725352B1 (ko) |
JP (1) | JP3299853B2 (ko) |
KR (1) | KR100398854B1 (ko) |
CN (1) | CN1076837C (ko) |
DE (1) | DE69631849T2 (ko) |
ES (1) | ES2216037T3 (ko) |
MY (1) | MY133642A (ko) |
Families Citing this family (5)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US5984786A (en) * | 1997-01-03 | 1999-11-16 | 2 Am Inc. | Run-time environment for simulations and games |
JP3044117U (ja) * | 1997-06-06 | 1997-12-16 | 株式会社バンダイ | 通信端子を有するゲーム機 |
US7098777B2 (en) | 2000-03-01 | 2006-08-29 | Sony Computer Entertainment Inc. | Electronic equipment communications system and repeater |
US8821285B2 (en) | 2003-11-03 | 2014-09-02 | Intel Corporation | Gaming interface techniques for media centers |
JP5522888B2 (ja) * | 2007-04-09 | 2014-06-18 | 株式会社タイトー | 自動切替機能付きコントローラ切替装置 |
Family Cites Families (5)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US4588187A (en) * | 1984-06-27 | 1986-05-13 | Wico Corporation | Port expansion adapter for video game port |
US4864496A (en) * | 1987-09-04 | 1989-09-05 | Digital Equipment Corporation | Bus adapter module for interconnecting busses in a multibus computer system |
US5347637A (en) * | 1989-08-08 | 1994-09-13 | Cray Research, Inc. | Modular input/output system for supercomputers |
US5301275A (en) * | 1991-10-03 | 1994-04-05 | Compaq Computer Corporation | Data transfer system with variable data buffer size and programmable interrupt frequency |
CA2091962A1 (en) * | 1992-03-31 | 1993-10-01 | Mark L. Witsaman | Clock synchronization system |
-
1995
- 1995-01-31 JP JP03611795A patent/JP3299853B2/ja not_active Expired - Lifetime
-
1996
- 1996-01-24 US US08/590,886 patent/US5791993A/en not_active Expired - Lifetime
- 1996-01-30 KR KR1019960002029A patent/KR100398854B1/ko active IP Right Grant
- 1996-01-30 MY MYPI96000339A patent/MY133642A/en unknown
- 1996-01-31 EP EP96300678A patent/EP0725352B1/en not_active Expired - Lifetime
- 1996-01-31 CN CN96103514A patent/CN1076837C/zh not_active Expired - Lifetime
- 1996-01-31 DE DE69631849T patent/DE69631849T2/de not_active Expired - Lifetime
- 1996-01-31 ES ES96300678T patent/ES2216037T3/es not_active Expired - Lifetime
Also Published As
Publication number | Publication date |
---|---|
DE69631849T2 (de) | 2005-01-05 |
US5791993A (en) | 1998-08-11 |
ES2216037T3 (es) | 2004-10-16 |
JP3299853B2 (ja) | 2002-07-08 |
DE69631849D1 (de) | 2004-04-22 |
CN1135931A (zh) | 1996-11-20 |
EP0725352B1 (en) | 2004-03-17 |
KR100398854B1 (ko) | 2003-12-01 |
MY133642A (en) | 2007-11-30 |
CN1076837C (zh) | 2001-12-26 |
EP0725352A1 (en) | 1996-08-07 |
JPH08214031A (ja) | 1996-08-20 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
KR100285967B1 (ko) | 플래쉬 메모리를 이용한 데이터 저장장치 및 방법 | |
WO1999025099A3 (en) | Method and apparatus for switching data between bitstreams of a time division multiplexed network | |
KR960028940A (ko) | 통신 시스템 및 통신용 중계기 | |
KR970068365A (ko) | 통신제어장치 및 그것을 사용한 통신시스템 | |
JP3571195B2 (ja) | 画像形成装置のホストインタフェース回路 | |
KR830008576A (ko) | 모듀울 전송통신을 위한 인터페이스 장치 | |
KR19990057223A (ko) | 입력 버퍼들을 구비한 반도체 장치 | |
KR910003475A (ko) | 시퀀스 제어장치 | |
KR970024725A (ko) | 이더넷(Ethrnet)시스템에서의 고속 데이터 교환 장치 | |
KR200170149Y1 (ko) | 데이터 송수신 장치 | |
KR0181485B1 (ko) | 데이터 통신용 데이터 버퍼링 장치 | |
KR100217939B1 (ko) | 트렁크 지정기능으로 군지연 특성을 개선한 가입자 보드 | |
JPH02280439A (ja) | 先き入れ先だしメモリを用いた時分割方式よりパケット方式へのデータ変換回路 | |
JPS63121962A (ja) | 非同期デ−タ転送方式 | |
KR960008563Y1 (ko) | 병렬버스의 제어장치 | |
KR970071294A (ko) | 직렬통신제어기(scc)를 이용한 직접메모리접근(dma) 장치 | |
KR0143156B1 (ko) | 전전자 교환기의 타임 스위치 | |
JPS5939191A (ja) | 制御信号分配方式 | |
KR970056388A (ko) | 고속 패킷 스위치 장치 | |
KR970078312A (ko) | 전전자 교환기의 64 서브 하이웨이 다중화 방법 | |
KR970060790A (ko) | 데이터의 비트블록전송 방법 | |
KR950002517A (ko) | 패킷 데이타의 시분할 전송방법 | |
KR970071297A (ko) | 데이타 통신장치 | |
JPH07131436A (ja) | 同期多重変換装置 | |
KR940013024A (ko) | 시리얼 통신장치의 통신회선 확장장치 |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
A201 | Request for examination | ||
N231 | Notification of change of applicant | ||
E701 | Decision to grant or registration of patent right | ||
GRNT | Written decision to grant | ||
FPAY | Annual fee payment |
Payment date: 20130822 Year of fee payment: 11 |
|
FPAY | Annual fee payment |
Payment date: 20140825 Year of fee payment: 12 |