KR960019310A - 집적 회로용 디지탈 구동 회로 - Google Patents

집적 회로용 디지탈 구동 회로 Download PDF

Info

Publication number
KR960019310A
KR960019310A KR1019950042820A KR19950042820A KR960019310A KR 960019310 A KR960019310 A KR 960019310A KR 1019950042820 A KR1019950042820 A KR 1019950042820A KR 19950042820 A KR19950042820 A KR 19950042820A KR 960019310 A KR960019310 A KR 960019310A
Authority
KR
South Korea
Prior art keywords
drive circuit
digital drive
output
circuit according
determining
Prior art date
Application number
KR1019950042820A
Other languages
English (en)
Inventor
캐자르 크누트
그라이트슈스 노르베르트
Original Assignee
볼프강 자우어
도이취 아이티티 인더스트리스 게젤샤프트 미트 베쉬랭크터 하프퉁
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 볼프강 자우어, 도이취 아이티티 인더스트리스 게젤샤프트 미트 베쉬랭크터 하프퉁 filed Critical 볼프강 자우어
Publication of KR960019310A publication Critical patent/KR960019310A/ko

Links

Classifications

    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03KPULSE TECHNIQUE
    • H03K19/00Logic circuits, i.e. having at least two inputs acting on one output; Inverting circuits
    • H03K19/003Modifications for increasing the reliability for protection
    • H03K19/00369Modifications for compensating variations of temperature, supply voltage or other physical parameters
    • H03K19/00384Modifications for compensating variations of temperature, supply voltage or other physical parameters in field effect transistor circuits
    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03KPULSE TECHNIQUE
    • H03K19/00Logic circuits, i.e. having at least two inputs acting on one output; Inverting circuits
    • H03K19/0175Coupling arrangements; Interface arrangements
    • H03K19/0185Coupling arrangements; Interface arrangements using field effect transistors only
    • H03K19/018585Coupling arrangements; Interface arrangements using field effect transistors only programmable
    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03KPULSE TECHNIQUE
    • H03K5/00Manipulating of pulses not covered by one of the other main groups of this subclass
    • H03K5/01Shaping pulses
    • H03K5/02Shaping pulses by amplifying

Landscapes

  • Engineering & Computer Science (AREA)
  • Computer Hardware Design (AREA)
  • Physics & Mathematics (AREA)
  • Computing Systems (AREA)
  • General Engineering & Computer Science (AREA)
  • Mathematical Physics (AREA)
  • Nonlinear Science (AREA)
  • Electronic Switches (AREA)
  • Analogue/Digital Conversion (AREA)
  • Logic Circuits (AREA)

Abstract

부하 캐퍼시터(2)에 적합한 집적 회로용 디지탈 구동 회로가 개시된다. 디지탈 구동 회로는 출력 트랜지스터를 구비하는 최소한 2개의 평행-접속된 출력 지로(3)를 가지는 출력단(10), 상기 출력 지로(3)를 활성화시키기 위한 제어 수단(4), 수치 측정값 M을 입력하기 위한 입력 장치(7), 상기 수치 측정값 M에 의해 특정 입력지로(3)에 할당된 설정량 S를 결정하기 위한 설정 수단(6), 특정 출력 지로(3)를 작동시키기 위한 스위칭 수단(5)을 포함한다.

Description

집적 회로용 디지탈 구동 회로
본 내용은 요부공개 건이므로 전문내용을 수록하지 않았음
제1도는 본 발명에 따른 구동 회로의 실시예를 나타내는 개략도.

Claims (12)

  1. 출력 트랜지스터를 구비하는 최소한 2개의 평행-접속된 출력 지로(3)를 가지는 출력단(10)과, 상기 출력단(10)을 제어하기 위한 제어 수단(4)과, 수치 측정값 M을 입력하기 위한 입력 장치(7)와, 상기 수치 측정값 M에 의해 상기 특정 출력 지로(3)에 할당된 설정량 S를 결정하기 위한 설정 수단(6)과, 상기 특정 출력 지로(3)를 작동시키기 위한 스위칭 수단(5)을 포함하는 것을 특징으로 하는 집적 회로용 디지탈 구동 회로.
  2. 제1항에 있어서, 상기 출력 지로(3)는 가중치가 다르게 설정된 것을 특징으로 하는 디지탈 구동 회로.
  3. 제1항 또는 제2항에 있어서, 상기 출력 지로(3)는 푸시-풀단으로 설계된 것을 특징으로 하는 디지탈 구동 회로.
  4. 제1항 또는 제2항에 있어서, 감지기는 상기 설정량 S를 보정하는 보정량 K를 결정하기 위한 전기량을 측정하기 위해 제공되는 것을 특징으로 하는 디지탈 구동 회로.
  5. 제4항에 있어서, 상기 전기량은 소정의 측정 속도로 측정되는 것을 특징으로 하는 디지탈 구동 회로.
  6. 제5항에 있어서, 측정 속도는 데이타가 전송될 때, 출력 데이타 전송률에 비해 느린 것을 특징으로 하는 디지탈 구동 회로.
  7. 제4항에 있어서, 구동 회로의 출력 신호의 상승 또는 하강 시간과 동일한 전기량과 측정되는 것을 특징으로 하는 디지탈 구동 회로.
  8. 제4항에 있어서, 상기 보정량 K를 결정하기 위해, 하나 또는 하나 이상의 측정 트랜지스터(9)의 포화 전류가 측정되는 것을 특징으로 하는 디지탈 구동 회로.
  9. 제8항에 있어서, A/D 변환기는 상기 포화 전류를 결정하는데 사용되는 것을 특징으로 하는 디지탈 구동 회로.
  10. 제9항에 있어서, 상기 A/D 변환기는 상기 수치 측정값 M과 상기 보성량 K로부터 상기 설정량 S를 결정하기 위한 카운터를 포함하는 것을 특징으로 하는 디지탈 구동 회로.
  11. 제4항에 있어서, 처리기는 상기 수치 측정값 M과 상기 보정량 K로부터 상기 설정량 S를 결정하기 위해 제공된 것을 특징으로 하는 디지탈 구동 회로.
  12. 제1항 또는 제2항에 있어서, 별개의 전원 공급 장치는 상기 출력 지로(3)에 제공된 것을 특징으로 하는 디지탈 구동 회로.
    ※ 참고사항 : 최초출원 내용에 의하여 공개하는 것임.
KR1019950042820A 1994-11-22 1995-11-22 집적 회로용 디지탈 구동 회로 KR960019310A (ko)

Applications Claiming Priority (2)

Application Number Priority Date Filing Date Title
DE4441523A DE4441523C1 (de) 1994-11-22 1994-11-22 Digitale Treiberschaltung für eine integrierte Schaltung
DEP4441523.0 1994-11-22

Publications (1)

Publication Number Publication Date
KR960019310A true KR960019310A (ko) 1996-06-17

Family

ID=6533849

Family Applications (1)

Application Number Title Priority Date Filing Date
KR1019950042820A KR960019310A (ko) 1994-11-22 1995-11-22 집적 회로용 디지탈 구동 회로

Country Status (5)

Country Link
US (1) US6133767A (ko)
EP (1) EP0714167B1 (ko)
JP (1) JP3805817B2 (ko)
KR (1) KR960019310A (ko)
DE (2) DE4441523C1 (ko)

Families Citing this family (8)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
DE19545904C2 (de) * 1995-12-08 1998-01-15 Siemens Ag Integrierte Schaltung mit programmierbarem Pad-Treiber
JP3374820B2 (ja) * 1999-01-08 2003-02-10 セイコーエプソン株式会社 出力バッファ回路
DE19910352C1 (de) * 1999-03-09 2000-06-15 Siemens Ag Kompensationsschaltung für Treiberschaltungen
US6300798B1 (en) * 1999-10-15 2001-10-09 Intel Corporation Method and apparatus for controlling compensated buffers
DE10034713A1 (de) * 2000-07-17 2002-02-07 Infineon Technologies Ag Verfahren und Vorrichtung zur Beurteilung der Stärke eines Treibers
US6437610B1 (en) * 2001-02-15 2002-08-20 Infineon Technologies Ag High-speed output driver
EP1607887A3 (en) * 2004-06-18 2012-01-25 Imec Power-aware configurable driver circuits for lines terminated by a load
KR101444543B1 (ko) 2012-11-26 2014-09-24 삼성전기주식회사 구동 회로, 구동 모듈 및 모터 구동 장치

Family Cites Families (11)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPS59181829A (ja) * 1983-03-31 1984-10-16 Toshiba Corp 半導体素子の出力バツフア回路
US4612457A (en) * 1983-06-27 1986-09-16 Texas Instruments Incorporated Current limiting output buffer for integrated circuit
US4595844A (en) * 1984-01-16 1986-06-17 Itt Corporation CMOS high current output driver
JPS63234622A (ja) * 1987-03-23 1988-09-29 Toshiba Corp デ−タ出力回路
US5231311A (en) * 1989-02-28 1993-07-27 Vlsi Technology, Inc. Digital output buffer and method with slew rate control and reduced crowbar current
US5021684A (en) * 1989-11-09 1991-06-04 Intel Corporation Process, supply, temperature compensating CMOS output buffer
US5134311A (en) * 1990-06-07 1992-07-28 International Business Machines Corporation Self-adjusting impedance matching driver
US5216289A (en) * 1991-10-24 1993-06-01 Intel Corporation Asynchronous reset scheme for ultra-low noise port tri-state output driver circuit
US5337254A (en) * 1991-12-16 1994-08-09 Hewlett-Packard Company Programmable integrated circuit output pad
DE4233850C1 (de) 1992-10-08 1994-06-23 Itt Ind Gmbh Deutsche Schaltungsanordnung zur Stromeinstellung eines monolithisch integrierten Padtreibers
US5287527A (en) * 1992-12-28 1994-02-15 International Business Machines Corporation Logical signal output drivers for integrated circuit interconnection

Also Published As

Publication number Publication date
JP3805817B2 (ja) 2006-08-09
US6133767A (en) 2000-10-17
EP0714167A1 (de) 1996-05-29
EP0714167B1 (de) 2002-02-20
JPH08228137A (ja) 1996-09-03
DE59510061D1 (de) 2002-03-28
DE4441523C1 (de) 1996-05-15

Similar Documents

Publication Publication Date Title
KR920017329A (ko) 적응전압 조정기
ATE169401T1 (de) Zweipoliger temperatursensor mit schaltung zur überwachung der linearen proportionalität des ganzen betriebsstroms
JPS63115213A (ja) 定電圧電源回路
DE69804298T2 (de) Signalformgeber für drehmomentsensor
DE59608228D1 (de) Kurzschlussanzeiger
KR920017770A (ko) 토크 작동 장치 및 오버슛(overshoot)보상 회로
KR960019310A (ko) 집적 회로용 디지탈 구동 회로
KR950015226A (ko) 제2고조파발생방법 및 장치
KR940008262A (ko) 시모스(cmos)입력단
KR910002093A (ko) 인버터 출력전압오차의 보정장치
ATE156948T1 (de) Halbleiterrelais
KR910017734A (ko) 전자기기장치
ATE115787T1 (de) Schaltungsanordnung zum speisen einer last.
KR920015628A (ko) 집적 회로 디바이스용 칩상 변화 검출회로 및 방법
DE3766032D1 (de) Schaltungsanordnung zur strombegrenzung.
KR920009033A (ko) 제어 전압이 증가함에 따라 출력이 감소하는 구분(區分)적 전류원
KR840009019A (ko) 보정경보기
KR900003376Y1 (ko) 온도 보상 소자를 이용한 온도감지회로
SU577627A1 (ru) Транзисторный инвертор
JPS5651609A (en) Input circuit
KR840008977A (ko) 저항온도 측정기의 트립장치
EP0333197A1 (en) Supply circuit for a Hall sensor multiplication circuit
SU1245867A1 (ru) Тензопреобразователь
KR950009825Y1 (ko) 출력트랜지스터의 베이스 전류 제어회로
SU625302A1 (ru) Двухтактный усилитель посто нного тока

Legal Events

Date Code Title Description
WITN Application deemed withdrawn, e.g. because no request for examination was filed or no examination fee was paid