KR960016298A - 펄스진폭변조된 신호를 위한 디지탈 통신 수신기 - Google Patents

펄스진폭변조된 신호를 위한 디지탈 통신 수신기 Download PDF

Info

Publication number
KR960016298A
KR960016298A KR1019940026140A KR19940026140A KR960016298A KR 960016298 A KR960016298 A KR 960016298A KR 1019940026140 A KR1019940026140 A KR 1019940026140A KR 19940026140 A KR19940026140 A KR 19940026140A KR 960016298 A KR960016298 A KR 960016298A
Authority
KR
South Korea
Prior art keywords
signal
filter
output
outputting
component signal
Prior art date
Application number
KR1019940026140A
Other languages
English (en)
Other versions
KR0134280B1 (ko
Inventor
한동석
최양석
신현수
Original Assignee
김광호
삼성전자 주식회사
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 김광호, 삼성전자 주식회사 filed Critical 김광호
Priority to KR1019940026140A priority Critical patent/KR0134280B1/ko
Publication of KR960016298A publication Critical patent/KR960016298A/ko
Application granted granted Critical
Publication of KR0134280B1 publication Critical patent/KR0134280B1/ko

Links

Classifications

    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04LTRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
    • H04L27/00Modulated-carrier systems
    • H04L27/02Amplitude-modulated carrier systems, e.g. using on-off keying; Single sideband or vestigial sideband modulation
    • H04L27/06Demodulator circuits; Receiver circuits
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04LTRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
    • H04L27/00Modulated-carrier systems
    • H04L27/01Equalisers

Landscapes

  • Engineering & Computer Science (AREA)
  • Computer Networks & Wireless Communication (AREA)
  • Signal Processing (AREA)
  • Digital Transmission Methods That Use Modulated Carrier Waves (AREA)

Abstract

디지탈 통신 수신기는 다중 펄스 진폭 변조되어 전송되는 아날로그신호를 디지탈 데이타로 복원한다. 디지탈 복조기는 중간 주파 대역을 갖는 아날로그 복조 신호를 인가받아, 심볼주파수와 동일한 중심주파수를 가지며 성분신호들간의 표본화 시점이 맞추어진 기저대역의 제1실수성분신호 및 제1허수성분신호를 발생하고, 맞춤필터들은 디지탈 복조기의 출력신호들을 맞춤필터링하고, 채널등화기는 맞춤필터부로부터의 출력신호들을 채널등화하고, 반송파 복구기는 채널등화된 실수성분신호와 허수성분신호를 인가받아, 심볼타이밍 복원된 심볼주파수에 응답하여 반송파를 복원한다. 심볼 타이밍 복구기는 디지탈 복조기의 출력신호들을 인가받아, 심볼 타이밍 복원된 심볼주파수를 발생하여 상기 수단들로 공급한다.

Description

펄스진폭변조된 신호를 위한 디지탈 통신 수신기
본 내용은 요부공개 건이므로 전문내용을 수록하지 않았음
제1도는 일반적인 디지탈 통신 수신기의 모뎀을 나타낸 블록도,
제2도 및 제3도는 직각복조를 수행하는 종래의 복조회로를 나타낸 블록도,
제4(가)도 및 제4(나)도는 본 발명의 바람직한 실시예에 따른 디지탈 직각 복조기를 나타낸 회로도,
제5도는 본 발명에 따라 심볼 타이밍 복구를 기저대역에서 수행하는 성을 타이밍 복구기를 나타낸 블록도,
제6도는 본 발명의 바람직한 실시예에 따라 구현된 채널등화기의 상세 블록도.
제7도는 본 발명의 바람직한 일 실시예에 따른 반송파복구회로를 나타낸 블록도.

Claims (16)

  1. 다중 펄스 진폭 변조되어 전송되는 아날로그신호를 디지탈 데이타로 복원하기 위한 디지탈 통신 수신기에 있어서, 중간 주파 대역을 갖는 아날로그 복소 신호를 인가받아, 심볼주파수와 동일한 중심주파수를 가지며 성분신호들간의 표본화 시점이 맞추어진 기저대역의 제1실수성분신호 및 제1허수성분신호를 발생하는 디지탈 복조수단; 상기 디지탈 복조수단의 출력신호들을 인가받아, 맞춤필터링하여 출력하는 맞춤필터수단; 상기 맞춤필터부로부터의 출력신호들을 채널등화하여 출력하는 채널등화수단; 상기 채널등화된 실수성분신호와 허수성분신호를 인가받아, 심볼타이밍 복원된 심볼주파수에 응답하여 반송파를 복원하여 출력하는 반송파 복구 수단; 및 상기 디지탈 복조수단의 출력신호들을 인가받아, 심볼 타이밍 복원된 심볼주파수를 발생하여 상기 수단들로 공급하도록 연결된 심볼 타이밍 복구 수단을 포함하는 디지탈 통신 수신기.
  2. 제1항에 있어서, 상기 디지탈 복조수단은 상기 중간 주파 대역을 갖는 아날로그 복소 신호의 중심 주파수를 심볼 주파수와 동일한 주파수를 갖는 기저대역의 아날로그 복소 신호로 변환하는 중심주파수 변환부; 상기 중심주파수 변환부로부터 출력되는 아날로그 복소 신호를 그 신호가 갖는 중심주파수의 기설정된 배수의 표본화 주파수로 표본화하여 출력하는 A/D변환기; 상기 A/D변환기의 출력신호를 인가받아 서로간의 표본화시점이 맞추어진 제1실수성분신호와 제1허수성분신호를 발생하여 출력하는 채널분리부를 포함하는 것을 특징으로 하는 디지탈 통신 수신기.
  3. 제2항에 있어서, 상기 표본화주파수를 상기 중심주파수 변환부로부터 출력되는 상기 아날로그 복소 신호가 갖는 중심주파수의 4배인 것을 특징으로 하는 디지탈 통신 수신기.
  4. 제3항에 있어서, 상기 채널분리부는 상기 A/D변환기의 출력신호를 인가받아, 실수성분신호를 분리하여 출력하는 제1곱셈기; 상기 제1곱셈기의 출력신호를 2배의 심볼 주파수로 샘플링하여 출력하는 제1샘플링기기; 상기 A/D변환기의 출력신호로부터 허수성분신호를 분리하여 출력하는 제2곱셈기; 상기 제2곱셈기의 출력신호를 4배의 역수에 해당하는 시간만큼 지연하여 출력하는 제1지연기; 상기 지연기의 출력신호를 2배의 심볼 주파수로 샘플링하여 출력하는 제2샘플링기기를 포함하는 것을 특징으로 하는 디지탈 통신 수신기.
  5. 제3항에 있어서, 상기 채널분리부는 상기 A/D변환기의 출력신호를 2배의 심볼주파수로 샘플링하여 출력하는 제3샘플링기기; 상기 제3샘플링기기의 출력신호로부터 실수성분신호를 분리하여 출력하는 제3곱셈기; 상기 AD변환기의 출력신호를 4배의 심볼주파수의 역수에 해당하는 시간만큼 지연하여 출력하는 제2지연기; 상기 제2지연기의 출력신호를 2배의 심볼 주파수로 샘플링하여 출력하는 제4샘플링기기; 및 상기 제4샘플링기기의 출력신호로부터 허수성분신호를 분리하여 출력하는 제4곱셈기를 포함하는 것을 특징으로 하는 디지탈 통신 수신기.
  6. 제4항 또는 제5항에 있어서, 상기 맞춤필터수단은 상기 채널분리부로부터 출력되는 제1실수성분신호를 맞춤필터링하여 제2실수성분신호를 출력하는 제1필터부; 및 상기 채널분리부로부터 출력되는 제1허수성분신호를 맞춤필터링하여 제2허수성분신호를 출력하는 제2필터부를 포함하는 것을 특징으로 하는 디지탈 통신 수신기.
  7. 제6항에 있어서, 상기 채널등화수단은 상기 제2실수성분신호와 제2허수성분신호를 인가받아 등화시켜 출력하는 복소 FIR필터; 상기 제2실수성분신호와 제2허수성분신호를 및 갱신된 필터계수들을 저장하기 위한 메모리; 상기 복소 FIR필터의 출력신호를 인가받아 래칭하는 래치; 상기 래치의 출력신호를 번지로하여 대응 에러신호를 출력하는 에러저장부; 및 상기 구성요소들을 제어하여 필터계수를 갱신하여 상기 메모리에 저장하며 상기 복소 FIR필터로 공급하기 위한 제어수단을 포함하는 것을 특징으로 하는 디지탈 통신 수신기.
  8. 제7항에 있어서, 상기 제어수단은 상기 메모리의 신호저장 및 출력을 제어하기 위한 메모리제어부; 상기 에러저장부로부터 에러신호를 읽어내어 상기 메모리에 저장되어 있는 필터계수와 상기 에러신호를 이용하여 필터계수를 갱신하며, 상기 메모리제어부를 제어하는 계수제어부를 포함하는 것을 특징으로 하는 디지탈 통신 수신기.
  9. 제8항에 있어서, 상기 에러저장부는 상기 복소 FIR필터로부터 출력되는 신호만을 이용하여 등화된 신호를 얻기 위한 제1에러신호와, 상기 반송파복구수단에 의해 반송파복원되어 상기 복소 FIR필터로 입력되는 신호로부터 등화된 신호를 얻기 위한 제2에러신호들을 저장하며, 상기 계수제어부는 반송파복구이전에는 상기 제1에러신호와 메모리에 저장된 필터계수를 갱신하고, 반송파복구가 완료되면 상기 제2에러신호들과 메모리에 저장된 필터계수를 갱신하는 것을 특징으로 하는 디지탈 통신 수신기.
  10. 제9항에 있어서, 상기 채널등화수단의 출력신호를 인가받아 입력되는 신호의 레벨이 갑자기 변하는 경우 상기 채널등화수단을 리세트시키기 위한 리세트제어기를 더 포함하는 것을 특징으로 하는 디지탈 통신 수신기.
  11. 제9항에 있어서, 상기 반송파 복구수단은 상기 채널등화수단으로부터 출력되는 복소신호 입력만으로 인가받는 복소곱셈기; 입력에 대응하는 다수의 위상에러들을 저장하고, 상기 복소곱셈기의 출력신호에 대응하는 위상에러를 출력하는 수단; 상기 위상에러출력수단의 출럭신호를 인가받아 다음의 식으로 표현되는 전달함수 Hp(z)를 사용하여 필터링하여 출력하는 특성보상기;
    입력에 대응하는 다수의 사인함수값 및 코사인함수값을 저장하며, 상기 특성보상기의 출력신호에 대응하여 사인함수값 또는 코사인함수값을 상기 곱셈기의 따른 입력단으로 공급하는 발진 롬 테이블을 포함하는 것을 특징으로 하는 디지탈 통신 수신기.
  12. 제9항에 있어서, 상기 심볼타이밍 복구수단은 제1실수성분신호와 제1허수성분신호를 인가받아 타이밍오차정보를 생성하는 타이밍오차정보생성부; 상기 타이밍오차정보생성부의 출력신호로부터 표본화위상신호를 발생하는 루프필터; 및 상기 표본화위상신호에 응답하여 구동되는 전압제어발진기를 포함하는 것을 특징으로 하는 디지탈 통신 수신기.
  13. 제12항에 있어서, 상기 타이밍오차정보생성부는 제1실수성분신호를 필터링하여 출력하는 제1필터; 제1허수성분신호를 필터링하여 출력하는 제2필터; 제1실수성분신호를 필터링하여 출력하는 제3필터; 제1허수성분신호를 필터링하여 출력하는 제4필터; 상기 제1필터의 출력신호와 상기 제3필터의 출력신호를 곱하여 출력하는 제5곱셈기; 상기 제2필터의 출력신호와 상기 제4필터의 출력신호를 곱하여 출력하는 제6곱셈기; 및 상기 제5곱셈기의 출력신호로부터 제6곱셈기의 출력신호를 뺄셈하여 출력하는 감산기를 포함하며, 상기 제1필터 및 제3필터의 전달함수는 다음의 식으로 표현되며,
    상기 제2필터의 전달함수는 다음의 식으로 표현되고,
    상기 제4필터의 전달함수는 다음의 식으로 표현되고,
    여기서 υ는 필터의 대역폭을 결정하는 상수이며, z는 제1실수성분신호와 제1허수성분신호를 성분으로 하는 복소신호인 것을 특징으로 하는 디지탈 통신 수신기.
  14. 제13항에 있어서, 상기 루프필터는 다음의 식에 따라 표본화위상 신호를 발생하는 것을 특징으로 하는 디지탈 통신 수신기.
  15. 제14항에 있어서, 상기 전압제어발진기는 4배의 심볼주파수를 갖는 클럭신호를 발생하는 것을 특징으로 하는 디지탈 통신 수신기.
  16. 제15항에 있어서, 상기 전압제어발진기의 출력신호를 인가받아 심볼주사수 Fs에 대하여 4Fs, 2Fs, Fs, 및 Fs/2의 주파수를 갖는 클럭신호를 발생하는 것을 특징으로 하는 디지탈 통신 수신기.
    ※ 참고사항 : 최초출원 내용에 의하여 공개하는 것임.
KR1019940026140A 1994-10-12 1994-10-12 펄스진폭변조된 신호를 위한 디지탈 통신 수신기 KR0134280B1 (ko)

Priority Applications (1)

Application Number Priority Date Filing Date Title
KR1019940026140A KR0134280B1 (ko) 1994-10-12 1994-10-12 펄스진폭변조된 신호를 위한 디지탈 통신 수신기

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
KR1019940026140A KR0134280B1 (ko) 1994-10-12 1994-10-12 펄스진폭변조된 신호를 위한 디지탈 통신 수신기

Publications (2)

Publication Number Publication Date
KR960016298A true KR960016298A (ko) 1996-05-22
KR0134280B1 KR0134280B1 (ko) 1998-04-27

Family

ID=19394997

Family Applications (1)

Application Number Title Priority Date Filing Date
KR1019940026140A KR0134280B1 (ko) 1994-10-12 1994-10-12 펄스진폭변조된 신호를 위한 디지탈 통신 수신기

Country Status (1)

Country Link
KR (1) KR0134280B1 (ko)

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR100309591B1 (ko) * 1998-07-01 2001-12-17 홍철원 코드분할다중접속통신시스템의코히런트데이터복조장치및방법

Families Citing this family (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR100585489B1 (ko) * 1997-12-17 2006-08-23 엘지노텔 주식회사 타이밍검출장치
JP3190318B2 (ja) * 1999-07-07 2001-07-23 三菱電機株式会社 周波数誤差推定装置および周波数誤差推定方法

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR100309591B1 (ko) * 1998-07-01 2001-12-17 홍철원 코드분할다중접속통신시스템의코히런트데이터복조장치및방법

Also Published As

Publication number Publication date
KR0134280B1 (ko) 1998-04-27

Similar Documents

Publication Publication Date Title
EP0610683B1 (en) Digital timing recovery circuit
US5237292A (en) Quadrature amplitude modulation system with compensation for transmission system characteristics
CA1177893A (en) Digital modem transmitter
Agazzi et al. Timing recovery in digital subscriber loops
EP0599311B1 (en) Clock recovery circuit
JPS61112449A (ja) デ−タ伝送システム
US5933452A (en) Timing interpolator in digital demodulator
JP2847298B2 (ja) 走査クロツクパルスの周波数および/または位相のデイジタル制御方法および回路装置
US5404379A (en) Timing recovery method and system
KR100542091B1 (ko) 무반송파 진폭 위상(cap) 신호용 부호 타이밍 복구 네트워크
US4891598A (en) Variable bit rate clock recovery circuit
US4477913A (en) Automatic equalizer apparatus
KR960016298A (ko) 펄스진폭변조된 신호를 위한 디지탈 통신 수신기
JP3323124B2 (ja) 変調方法及び装置
CA1265202A (en) Simplified recovery of data signals from quadrature- related carrier signals
JPH06164666A (ja) 小容量リンクにおけるqam信号通信用の全デジタル復調システム
JP3306736B2 (ja) 周波数オフセット補償回路
EP0244057A2 (en) Communication system, receiver and transmitter and method of data retrieval
US5729575A (en) Transmitter and receiver system and method utilizing a pilot carrier notch data encoded signal
KR950026141A (ko) 심볼 타이밍 보상 장치
JP2753485B2 (ja) バーストモード復調装置
JPH06104943A (ja) 四相位相変調装置
KR0139173B1 (ko) 양자화손실 감소를 위한 블라인드등화장치 및 등화계수계산방법
JPS6367776B2 (ko)
US7286621B1 (en) Reception method and receiver array for a duplex transmission system

Legal Events

Date Code Title Description
A201 Request for examination
E701 Decision to grant or registration of patent right
GRNT Written decision to grant
FPAY Annual fee payment

Payment date: 20071129

Year of fee payment: 11

LAPS Lapse due to unpaid annual fee