KR950025550A - 컴퓨터 시스템의 에스램(sram) 공유장치 - Google Patents

컴퓨터 시스템의 에스램(sram) 공유장치 Download PDF

Info

Publication number
KR950025550A
KR950025550A KR1019940003454A KR19940003454A KR950025550A KR 950025550 A KR950025550 A KR 950025550A KR 1019940003454 A KR1019940003454 A KR 1019940003454A KR 19940003454 A KR19940003454 A KR 19940003454A KR 950025550 A KR950025550 A KR 950025550A
Authority
KR
South Korea
Prior art keywords
sram
memory bus
unit
control unit
dram
Prior art date
Application number
KR1019940003454A
Other languages
English (en)
Other versions
KR960014828B1 (ko
Inventor
강용구
Original Assignee
이정식
주식회사 삼보컴퓨터
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 이정식, 주식회사 삼보컴퓨터 filed Critical 이정식
Priority to KR1019940003454A priority Critical patent/KR960014828B1/ko
Publication of KR950025550A publication Critical patent/KR950025550A/ko
Application granted granted Critical
Publication of KR960014828B1 publication Critical patent/KR960014828B1/ko

Links

Landscapes

  • Multi Processors (AREA)
  • Advance Control (AREA)

Abstract

본 발명은 컴퓨터 시스템의 SRAM 공유장치에 관한 것이다. 본 발명은 주프로세서와 부프로세서를 구비하고 있는 컴퓨터 시스템에서 주프로세서와 부프로세서 측에 SRAM을 공유시킴으로써 주프로세서가 SRAM을 신속하게 억세스 가능하게 하므로 주프로세서의 데이타 처리 속도를 증가시킬 수 있다.

Description

컴퓨터 시스템의 에스램(SRAM) 공유장치
본 내용은 요부공개 건이므로 전문내용을 수록하지 않았음
제2도는 본 발명에 따른 컴퓨터 시스템의 블럭도.

Claims (2)

  1. DRAM 제어기(31)를 통해 제1메모리 버스(DMB2)를 거쳐 DRAM(32)을 억세스 하면서 데이타 처리 동작을 수행하는 주프로세서(30)와, 상기 주프로세서(30)로 부터 시스템 버스(SB2)를 통해 공급되는 제어정보에 따라 SRAM제어기(51)를 통해 제2메모리 버스(SMB2)를 거쳐 SRAM(52)을 억세스하면서 보조 연산 처리동작을 수행하는 부프로세서(50)를 구비하는 컴퓨터 시스템에 있어서, 상기 주프로세서(30)와 부프로세서(50)로 부터 시스템 버스(SB2)를 통해 공급되는 SRAM 억세스 요청/해제 정보를 수신하는 레지스터(41), 상기 레지스터(41)로 부터 공급된 SRAM억세스 요청/해제 정보에 따라 다수의 제어신호를 출력하는 제어부(43), 상기 제어부(43)로 부터 공급된 제어신호에 따라 제 1 인터럽트 요구신호(IRQ2)를 상기 주프로세서(50) 측에 출력하거나 제2인터럽트 요구신호(IRQ2)를 상기 부프로세서(50) 측에 출력하는 인터럽트 발생부(44), 상기 제어부(43)로 부터 공급된 제어신호에 따라 사익 제1 메모리 버스(DMB2)를 통해 DRAM(32)의 리프레쉬 동작을 감지하여 리프레쉬 감지정보를 상기 제어부(43)측으로 출력하는 리프레쉬 검색부(42), 상기 제어부(43)로 부터 공급된 제어신호에 따라 동작하여 상기 DRAM 제어기(31)로 부터 제1메모리 버스(DMB2)를 통해 공급되는 DRAM어드레스를 SRAM어드레스로 변환하여 상기 제2메모리 버스(SMB2)를 통해 SRAM(52) 측으로 출력하는 어드레스 변환부(45), 상기 제어부(43)로 부터 공급된 제어 신호에 따라 제1 메모리 버스(DMB2)와 제2메모리 버스(SMB2) 간의 데이타를 전달/차단하는 버퍼부(46)를 구비하는 것을 특징으로 하는 컴퓨터 시스템의 SRAM 공유장치.
  2. 제1항에 있어서, 상기 제어부(43)는 어드레스 변환부(45)와 버퍼부(46)가 동작하는 중에 상기 리프레쉬 검색부(42)로 부터 리프레쉬 감지정보가 공급되면 상기 어드레스 변환부(45)와 버퍼부(46)의 동작을 중지시키는 것을 특징으로 하는 컴퓨터 시스템의 SRAM 공유장치.
    ※ 참고사항 : 최초출원 내용에 의하여 공개하는 것임.
KR1019940003454A 1994-02-25 1994-02-25 컴퓨터 시스템의 에스램(sram) 공유장치 KR960014828B1 (ko)

Priority Applications (1)

Application Number Priority Date Filing Date Title
KR1019940003454A KR960014828B1 (ko) 1994-02-25 1994-02-25 컴퓨터 시스템의 에스램(sram) 공유장치

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
KR1019940003454A KR960014828B1 (ko) 1994-02-25 1994-02-25 컴퓨터 시스템의 에스램(sram) 공유장치

Publications (2)

Publication Number Publication Date
KR950025550A true KR950025550A (ko) 1995-09-18
KR960014828B1 KR960014828B1 (ko) 1996-10-21

Family

ID=19377776

Family Applications (1)

Application Number Title Priority Date Filing Date
KR1019940003454A KR960014828B1 (ko) 1994-02-25 1994-02-25 컴퓨터 시스템의 에스램(sram) 공유장치

Country Status (1)

Country Link
KR (1) KR960014828B1 (ko)

Families Citing this family (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR100909025B1 (ko) * 2007-02-16 2009-07-22 엠텍비젼 주식회사 복수의 프로세서에 의한 메모리 공유 방법 및 메모리 공유구조를 가지는 휴대형 단말기

Also Published As

Publication number Publication date
KR960014828B1 (ko) 1996-10-21

Similar Documents

Publication Publication Date Title
KR860006743A (ko) 데이타 처리 시스템
KR850003008A (ko) 데이타처리 시스템 아키텍처
DE69901251D1 (de) Prozessorbrücke mit nachschreibspüffer
KR910003498A (ko) 마이크로 프로세서
DE69903630D1 (de) Mehrprozessorsystembrücke
KR900005287A (ko) 데이타 제어 장치 및 그것을 사용하는 시스템
KR930010742A (ko) 메모리 억세스 장치
KR950029886A (ko) 제어 시스템
KR950025550A (ko) 컴퓨터 시스템의 에스램(sram) 공유장치
KR920010446A (ko) 고속 페이지 모드 선택을 위한 방법 및 장치
KR950009451A (ko) 데이타처리 시스템
KR860001379A (ko) 마이크로 콤퓨터
KR890005607A (ko) 데이타 처리 시스템
KR960018958A (ko) 다중 프로세서 시스템에서 아토믹 명령어 수행시 데이타 버퍼를 사용한 메인 메모리 액세스 장치
JPS6059621B2 (ja) バッファ無効化制御方式
KR920008614A (ko) 다중 프로세서 시스템의 이중버스 구조
KR920014030A (ko) 이중화된 프로세서에서의 데이타 전송장치
KR950020230A (ko) 멀티 프로세서 시스템의 메모리 공유 액세스 제어 장치
KR950015097A (ko) 공유메모리를 이용한 이중 프로세서시스템
KR970049517A (ko) 고속 중형컴퓨터에 있어서 isdn보드의 데이타 전달방법
KR950020144A (ko) 컴퓨터 시스템의 성능향상을 위한 입출력 프로세서
KR950020205A (ko) 이중포트 지원 및 vme 인터페이스를 위한 버퍼램 제어기
KR970071242A (ko) 다중처리 시스템의 데이타 경로 제어장치
KR930014000A (ko) 다중 프로세서 시스템의 메모리 액세스 제어장치와 방법
KR960042391A (ko) 고속중형 컴퓨터시스템에 있어서 디엠에이제어기

Legal Events

Date Code Title Description
A201 Request for examination
E902 Notification of reason for refusal
G160 Decision to publish patent application
E701 Decision to grant or registration of patent right
GRNT Written decision to grant
FPAY Annual fee payment

Payment date: 20070928

Year of fee payment: 12

LAPS Lapse due to unpaid annual fee