KR950025509A - 레지스터 백업기능을 갖는 마이크로컴퓨터 - Google Patents
레지스터 백업기능을 갖는 마이크로컴퓨터 Download PDFInfo
- Publication number
- KR950025509A KR950025509A KR1019940002015A KR19940002015A KR950025509A KR 950025509 A KR950025509 A KR 950025509A KR 1019940002015 A KR1019940002015 A KR 1019940002015A KR 19940002015 A KR19940002015 A KR 19940002015A KR 950025509 A KR950025509 A KR 950025509A
- Authority
- KR
- South Korea
- Prior art keywords
- emulator
- register
- program
- backup
- cpi
- Prior art date
Links
Classifications
-
- G—PHYSICS
- G06—COMPUTING; CALCULATING OR COUNTING
- G06F—ELECTRIC DIGITAL DATA PROCESSING
- G06F3/00—Input arrangements for transferring data to be processed into a form capable of being handled by the computer; Output arrangements for transferring data from processing unit to output unit, e.g. interface arrangements
-
- G—PHYSICS
- G06—COMPUTING; CALCULATING OR COUNTING
- G06F—ELECTRIC DIGITAL DATA PROCESSING
- G06F11/00—Error detection; Error correction; Monitoring
- G06F11/07—Responding to the occurrence of a fault, e.g. fault tolerance
- G06F11/14—Error detection or correction of the data by redundancy in operation
- G06F11/1402—Saving, restoring, recovering or retrying
- G06F11/1446—Point-in-time backing up or restoration of persistent data
- G06F11/1458—Management of the backup or restore process
- G06F11/1461—Backup scheduling policy
-
- G—PHYSICS
- G06—COMPUTING; CALCULATING OR COUNTING
- G06F—ELECTRIC DIGITAL DATA PROCESSING
- G06F11/00—Error detection; Error correction; Monitoring
- G06F11/22—Detection or location of defective computer hardware by testing during standby operation or during idle time, e.g. start-up testing
- G06F11/26—Functional testing
- G06F11/261—Functional testing by simulating additional hardware, e.g. fault simulation
Landscapes
- Engineering & Computer Science (AREA)
- Theoretical Computer Science (AREA)
- General Engineering & Computer Science (AREA)
- Physics & Mathematics (AREA)
- General Physics & Mathematics (AREA)
- Quality & Reliability (AREA)
- Computer Hardware Design (AREA)
- Human Computer Interaction (AREA)
- Test And Diagnosis Of Digital Computers (AREA)
- Debugging And Monitoring (AREA)
Abstract
본 발명은 레지스터 백업기능을 갖는 마이크로컴퓨터에 관한 것으로, 종래에는 유저프로그램에서 모니터 프로그램 전환시 씨피유 내부상태를 에뮬레이터상의 저장장치로 백업하는 일을 하여야 하며 모니터 프로그램을 수행한 후 유저프로그램으로 복귀시 씨피유내부를 원상 회복하는 일을 하여야 하므로 모니터 프로그램을 수행할 때마다 에뮬레이터상의 프로세서는 복잡한 제어를 하여야 하며 미를 위한 디버거 작성이 어렵고 에뮬레이터상에 백업데이타를 저장하는 장치가 부가되어야 하는 문제점이 있다. 따라서 본 발명은 모니터 프로그램 요구시 자동적으로 시피유 내부정보를 백업하여 저장하고 유저프로그램 복귀시 부가적인 프로그램없이 자동적으로 원상회복하므로 디버거 제작이 용이하고, 에뮬레이터보드상에 백업데이타를 저장하는 장치가 없어도 되도록 한다.
Description
본 내용은 요부공개 건이므로 전문내용을 수록하지 않았음
제3도는 본 발명의 레지스터 백업기능을 갖는 마이크로컴퓨터의 회로구성도,
제4도는 제3도에 있어서, 백업레지스터의 상세회로도,
제5도는 제4도에 있어서, 백업레지스터의 상세회로도.
Claims (2)
- 에뮬레이터(Emulator)로 부터 명령 및 데이타를 받아들임과 아울러 에뮬레이터에 내부웨 필요한 정보를 내보내주는 에뮬레이터용 입출력부와, 유저시스템으로 부터 명령 및 데이타를 받아들임과 아울러 유저시스템에 내부의 필요한 정보를 내보내주는 타겟 마이크로 컴퓨터용 입출력부와, 데이타/어드레스버스(D/A-bus)를 통해 입력되는 명령에 따라 유저프로그램 및 모니터프로그램을 수행하는 씨피유와, 모니터 프로그램의 절환시 에뮬레이터로 부터 요구신호를 받아들여 상기 씨피유의 내부정보를 자동으로 백업함과 아울러모니터 프로그램에서 유저 프로그램으로 복귀시 자동적으로 상기 씨피유의 내부정보를 원상복귀 시킬 수 있도록 한 백업레지스터와, 상기 백업용레지스터(14)에 에뮬레이터의 요구신호를 전달하여 주는 백업레지스터용 입출력부를 포함하여 구성됨을 특징으로 하는 레지스터 백업기능을 갖는 마이크로컴퓨터.
- 제1항에 있어서, 백업레지스터는 에뮬레이터로 부터 모니터 프로그램 절환요구신호를 받아 상기 씨피유의 내부버스를 통하여 씨피유내의 정보를 순차적으로받아 저장하는 복수개의 카피레지스터와, 모니터 프로그램 절환요구신호를 받아 상기 씨피유와 상기 카피레지스터간의 데이타를 주고받도록 함과 아울러 에뮬레이터로 부터 상기 카피레지스터의 주소와 리드/라이트신호를 받아 백업상태를 제어하는 제어부와, 상기 카피레지스터와 제어부가 데이타를 주고받을 수 있도록 한 씨피유내 버스로 구성됨을 특징으로 하는 레지스터 백업기능을 갖는 마이크로컴퓨터.※ 참고사항 : 최초출원 내용에 의하여 공개하는 것임.
Priority Applications (3)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
KR94002015A KR960009824B1 (en) | 1994-02-03 | 1994-02-03 | Micro-computer |
JP7015606A JP2840926B2 (ja) | 1994-02-03 | 1995-02-02 | マイクロコンピュータおよびマイクロコンピュータのデータ自動バックアップ装置 |
US08/899,597 US5878247A (en) | 1994-02-03 | 1997-07-24 | Automatic data backup apparatus for microcomputer |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
KR94002015A KR960009824B1 (en) | 1994-02-03 | 1994-02-03 | Micro-computer |
Publications (2)
Publication Number | Publication Date |
---|---|
KR950025509A true KR950025509A (ko) | 1995-09-18 |
KR960009824B1 KR960009824B1 (en) | 1996-07-24 |
Family
ID=19376743
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
KR94002015A KR960009824B1 (en) | 1994-02-03 | 1994-02-03 | Micro-computer |
Country Status (3)
Country | Link |
---|---|
US (1) | US5878247A (ko) |
JP (1) | JP2840926B2 (ko) |
KR (1) | KR960009824B1 (ko) |
Families Citing this family (1)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US7058855B2 (en) * | 2002-07-24 | 2006-06-06 | Infineon Technologies Ag | Emulation interface system |
Family Cites Families (4)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
AU569857B2 (en) * | 1982-12-09 | 1988-02-25 | Sequoia Systems, Inc. | Memory backup system |
JPH04125740A (ja) * | 1990-09-17 | 1992-04-27 | Hitachi Ltd | マイクロコンピュータ及びエミュレータ |
JPH04190431A (ja) * | 1990-11-26 | 1992-07-08 | Mitsubishi Electric Corp | ワンチップマイコン |
JPH04199336A (ja) * | 1990-11-29 | 1992-07-20 | Hitachi Ltd | マイクロコンピュータ |
-
1994
- 1994-02-03 KR KR94002015A patent/KR960009824B1/ko not_active IP Right Cessation
-
1995
- 1995-02-02 JP JP7015606A patent/JP2840926B2/ja not_active Expired - Fee Related
-
1997
- 1997-07-24 US US08/899,597 patent/US5878247A/en not_active Expired - Fee Related
Also Published As
Publication number | Publication date |
---|---|
JP2840926B2 (ja) | 1998-12-24 |
KR960009824B1 (en) | 1996-07-24 |
JPH07295851A (ja) | 1995-11-10 |
US5878247A (en) | 1999-03-02 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
US4037214A (en) | Key register controlled accessing system | |
US5187792A (en) | Method and apparatus for selectively reclaiming a portion of RAM in a personal computer system | |
US4042911A (en) | Outer and asynchronous storage extension system | |
KR900016866A (ko) | 데이타 처리 시스템 | |
KR970012145A (ko) | 데이타 프로세서와 그 작동 방법, 그 디버깅 작동 실행 방법 및 그 중단점 값 수정 방법 | |
US5577230A (en) | Apparatus and method for computer processing using an enhanced Harvard architecture utilizing dual memory buses and the arbitration for data/instruction fetch | |
KR930001086A (ko) | 집적된 승산/누산 유니트를 갖는 cpu | |
US4847805A (en) | Microcomputer development system | |
CN110457261A (zh) | 数据访问方法、装置及服务器 | |
US4035779A (en) | Supervisor address key control system | |
US5544307A (en) | Microcomputer development support system operable with only background monitor and without cache replacement | |
US4042913A (en) | Address key register load/store instruction system | |
KR950025509A (ko) | 레지스터 백업기능을 갖는 마이크로컴퓨터 | |
US4037207A (en) | System for controlling address keys under interrupt conditions | |
KR950033860A (ko) | 데이타 프로세서 및 이것을 사용한 트레이스회로 | |
KR900015014A (ko) | 데이타 프로세서 | |
KR900018791A (ko) | 최소 리셋 타임 유지 회로 | |
JPH0552535B2 (ko) | ||
JPH1153249A (ja) | メモリ管理方法 | |
KR890008681A (ko) | 프로세서 제어 장치 | |
JP2564290B2 (ja) | 命令再開処理方法および装置 | |
JP2654105B2 (ja) | マイクロプロセッサ | |
JP2665173B2 (ja) | プロセッサトラップ回路 | |
KR970059915A (ko) | 마이크로프로세서의 인터럽트 처리장치 | |
KR970029037A (ko) | 트레이스기능을 구비한 에뮬레이터시스템과 그 트레이스방법 |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
A201 | Request for examination | ||
G160 | Decision to publish patent application | ||
E701 | Decision to grant or registration of patent right | ||
GRNT | Written decision to grant | ||
FPAY | Annual fee payment |
Payment date: 20050620 Year of fee payment: 10 |
|
LAPS | Lapse due to unpaid annual fee |