KR900015014A - 데이타 프로세서 - Google Patents
데이타 프로세서 Download PDFInfo
- Publication number
- KR900015014A KR900015014A KR1019900002804A KR900002804A KR900015014A KR 900015014 A KR900015014 A KR 900015014A KR 1019900002804 A KR1019900002804 A KR 1019900002804A KR 900002804 A KR900002804 A KR 900002804A KR 900015014 A KR900015014 A KR 900015014A
- Authority
- KR
- South Korea
- Prior art keywords
- instructions
- data processor
- responding
- providing
- information
- Prior art date
Links
Classifications
-
- G—PHYSICS
- G06—COMPUTING; CALCULATING OR COUNTING
- G06F—ELECTRIC DIGITAL DATA PROCESSING
- G06F9/00—Arrangements for program control, e.g. control units
- G06F9/06—Arrangements for program control, e.g. control units using stored programs, i.e. using an internal store of processing equipment to receive or retain programs
- G06F9/30—Arrangements for executing machine instructions, e.g. instruction decode
- G06F9/30003—Arrangements for executing specific machine instructions
- G06F9/3004—Arrangements for executing specific machine instructions to perform operations on memory
-
- G—PHYSICS
- G06—COMPUTING; CALCULATING OR COUNTING
- G06F—ELECTRIC DIGITAL DATA PROCESSING
- G06F9/00—Arrangements for program control, e.g. control units
- G06F9/06—Arrangements for program control, e.g. control units using stored programs, i.e. using an internal store of processing equipment to receive or retain programs
- G06F9/30—Arrangements for executing machine instructions, e.g. instruction decode
-
- G—PHYSICS
- G06—COMPUTING; CALCULATING OR COUNTING
- G06F—ELECTRIC DIGITAL DATA PROCESSING
- G06F17/00—Digital computing or data processing equipment or methods, specially adapted for specific functions
- G06F17/10—Complex mathematical operations
- G06F17/17—Function evaluation by approximation methods, e.g. inter- or extrapolation, smoothing, least mean square method
-
- G—PHYSICS
- G06—COMPUTING; CALCULATING OR COUNTING
- G06F—ELECTRIC DIGITAL DATA PROCESSING
- G06F9/00—Arrangements for program control, e.g. control units
- G06F9/06—Arrangements for program control, e.g. control units using stored programs, i.e. using an internal store of processing equipment to receive or retain programs
- G06F9/30—Arrangements for executing machine instructions, e.g. instruction decode
- G06F9/30003—Arrangements for executing specific machine instructions
- G06F9/30007—Arrangements for executing specific machine instructions to perform operations on data operands
- G06F9/3001—Arithmetic instructions
- G06F9/30014—Arithmetic instructions with variable precision
-
- G—PHYSICS
- G06—COMPUTING; CALCULATING OR COUNTING
- G06F—ELECTRIC DIGITAL DATA PROCESSING
- G06F9/00—Arrangements for program control, e.g. control units
- G06F9/06—Arrangements for program control, e.g. control units using stored programs, i.e. using an internal store of processing equipment to receive or retain programs
- G06F9/30—Arrangements for executing machine instructions, e.g. instruction decode
- G06F9/30145—Instruction analysis, e.g. decoding, instruction word fields
- G06F9/3016—Decoding the operand specifier, e.g. specifier format
- G06F9/30163—Decoding the operand specifier, e.g. specifier format with implied specifier, e.g. top of stack
Landscapes
- Engineering & Computer Science (AREA)
- Physics & Mathematics (AREA)
- Theoretical Computer Science (AREA)
- General Physics & Mathematics (AREA)
- Software Systems (AREA)
- General Engineering & Computer Science (AREA)
- Mathematical Optimization (AREA)
- Mathematical Analysis (AREA)
- Computational Mathematics (AREA)
- Pure & Applied Mathematics (AREA)
- Data Mining & Analysis (AREA)
- Mathematical Physics (AREA)
- Algebra (AREA)
- Databases & Information Systems (AREA)
- Complex Calculations (AREA)
- Executing Machine-Instructions (AREA)
Abstract
내용 없음.
Description
본 내용은 요부공개 건이므로 전문내용을 수록하지 않았음
제1도는 본 발명의 양호한 실시예에 따른 집적회로 데이타 프로세서를 나타내는 블럭 다이어그램,
제2도는 제1도 장치에서 중앙처리 장치를 나타내는 블럭 다이어그램,
제3도는 제1도 장치에서 중앙처리 장치의 레지스터세트 또는 프로그래머 모델을 나타내는 다이어그램.
Claims (3)
- 다수의 명령을 각각 수행하는 명령 수행 수단과, 명령 수행 수단을 결합되며, 메모리에 기억된 데이타 프로세서 정보를 제공하는 메모리 인터페이스 수단과, 명령 수행 수단에 결합되며 정보를 기억 및 제공하는 레지스터수단을 구비하는 데이타 프로세서에 있어서, 명령 수행 수단과: 제1유니트 정보를 제공하기 위해 메모리 인터페이스 수단을 동작하며, 제2유니트 정보를 제공하기 위해 메모리 인터페이스를 동작하며, 제1 및 제2유니트 정보로 보간 동작을 수행하며, 출력을 제공함으로써 상기 다수의 명령중 제1부분 명령의 수행에 응답하는 수단을 구비하는 데이타 프로세서.
- 다수의 명령을 각각 수행하며 다수의 제어 신호를 디코딩하는 명령 디코딩 수단과, 명령 디코딩 수단에 결합되며 제어 신호에 응답하여 정보를 기억 및 제공하는 레지스터 수단과, 명령 디코딩 수단에 결합되며 제어 신호에 응답하여 메모리 기억 수단에 기억된 데이타 프로세서 정보를 제공하는 인터페이스 수단과, 명령 디코딩 수단, 레지스터 수단 및 인터페이스 수단에 결합되며 제어 신호에 응답하여 산술 및 논리 계산을 수행하는 계수 수단을 구비하는 데이타 프로세서에 있어서, 정보 기억 수단의 제1위치로부터 제1유니트 정보를 제공하는 인터페이스 수단을 동작하며, 정보 기억수단의 제2위치로부터 제2유니트 정보를 제공하는 인터페이스 수단을 동작하며, 제1 및 제2유니트 정보로 보간 계산을 수행하는 계산 수단을 동작하며, 보간 계산의 결과를 기억하는 레지스터 수단을 동작하는 제어 신호를 발생함으로써 상기 다수의 명령중 제1부분 명령의 디코딩에 응답하는 명령 수행 수단을 구비하는 데이타 프로세서.
- 다수의 명령을 각각 수행하는 데이타 프로세서에 있어서, 다수의 레지스터와, 상기 다수의 명령중 제1명령의 유효 어드레스 부분으로부터 어드레스를 계산함으로써 상기 다수의 명령중 제1명령에 응답하는 제1수단과, 상기 다수의 명령중 제1명령의 레지스터 부분에 의해 지정된 상기 다수의 레지스터중 하나의 레지스터로부터 제1오퍼런드를 얻음으로써 상기 다수의 명령중 제1명령에 응답하는 제2수단과, 메모리 제1위치로부터 제2오퍼런드를 얻음으로써 상기 다수의 명령중 제1명령에 응답하는 제3수단과, 메모리의 제2위치로부터 제3어파런드를 얻음으로써 상기 다수의 명령중 제1명령에 응답하는 제4수단과, 제2 및 제3오퍼런드로 보간 동작을 수행함으로써 상기 다수의 명령중 제1명령에 응답하는 제5수단을 구비하며, 상기 제1위치는 어드레스에 대하여 오프세트처럼 제1오퍼런드의 제1부분을 사용함으로써 결정되고, 상기 제2위치는 제1위치에 인접하는 데이타 프로세서.※ 참고사항 : 최초출원 내용에 의하여 공개하는 것임.
Applications Claiming Priority (2)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
US319,003 | 1989-03-06 | ||
US07/319,003 US5170475A (en) | 1989-03-06 | 1989-03-06 | Data processor having instructions for interpolating between memory-resident data values respectively |
Publications (2)
Publication Number | Publication Date |
---|---|
KR900015014A true KR900015014A (ko) | 1990-10-25 |
KR0143553B1 KR0143553B1 (ko) | 1998-08-17 |
Family
ID=23240476
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
KR1019900002804A KR0143553B1 (ko) | 1989-03-06 | 1990-03-05 | 데이타 프로세서 |
Country Status (4)
Country | Link |
---|---|
US (1) | US5170475A (ko) |
EP (1) | EP0387008A3 (ko) |
JP (1) | JP2609552B2 (ko) |
KR (1) | KR0143553B1 (ko) |
Families Citing this family (8)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US5764990A (en) * | 1996-03-18 | 1998-06-09 | Hewlett-Packard Company | Compact encoding for storing integer multiplication Sequences |
US5951625A (en) * | 1997-06-30 | 1999-09-14 | Truevision, Inc. | Interpolated lookup table circuit |
DE19819445A1 (de) * | 1998-04-30 | 1999-11-04 | Volkswagen Ag | Verfahren zur Bestimmung von Kennfelddaten zur Kennfeldsteuerung eines Verbrennungsmotors sowie Verfahren zur Steuerung eines Verbrennungsmotors |
EP0953897B1 (en) * | 1998-05-01 | 2003-07-30 | Hewlett-Packard Company, A Delaware Corporation | Processing instruction using hashing |
US7690111B2 (en) * | 2005-04-14 | 2010-04-06 | Mechanical Dynamics And Analysis, Llc | Method and apparatus for repairing turbine rotor |
US20170003966A1 (en) * | 2015-06-30 | 2017-01-05 | Microsoft Technology Licensing, Llc | Processor with instruction for interpolating table lookup values |
US10466967B2 (en) | 2016-07-29 | 2019-11-05 | Qualcomm Incorporated | System and method for piecewise linear approximation |
US20240095180A1 (en) * | 2022-06-06 | 2024-03-21 | Advanced Micro Devices, Inc. | Systems and methods for interpolating register-based lookup tables |
Family Cites Families (12)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
GB1036644A (en) * | 1964-05-14 | 1966-07-20 | Ibm | Improvements in or relating to data processing machines |
US3748447A (en) * | 1971-11-18 | 1973-07-24 | Sperry Rand Corp | Apparatus for performing a linear interpolation algorithm |
US3725794A (en) * | 1972-02-07 | 1973-04-03 | Gte Sylvania Inc | Interpolating apparatus |
JPS5434579B2 (ko) * | 1974-06-25 | 1979-10-27 | ||
US4118776A (en) * | 1975-07-17 | 1978-10-03 | Nippon Electric Company, Ltd. | Numerically controlled machine comprising a microprogrammable computer operable with microprograms for macroinstructions and for inherent functions of the machine |
US4338675A (en) * | 1980-02-13 | 1982-07-06 | Intel Corporation | Numeric data processor |
US4313173A (en) * | 1980-06-10 | 1982-01-26 | Bell Telephone Laboratories, Incorporated | Linear interpolator |
US4402012A (en) * | 1981-11-16 | 1983-08-30 | General Electric Company | Two-dimensional digital linear interpolation system |
JPS6022878A (ja) * | 1983-07-18 | 1985-02-05 | Sony Corp | デイジタル画像信号の補間方法 |
GB2191880B (en) * | 1986-06-13 | 1990-08-15 | Singer Link Miles Ltd | Linear interpolator |
JPS6453274A (en) * | 1987-08-25 | 1989-03-01 | Hitachi Ltd | Interpolation device having line segment processing part running parallel with coordinate axis |
US5020014A (en) * | 1989-02-07 | 1991-05-28 | Honeywell Inc. | Generic interpolation pipeline processor |
-
1989
- 1989-03-06 US US07/319,003 patent/US5170475A/en not_active Expired - Lifetime
-
1990
- 1990-03-05 KR KR1019900002804A patent/KR0143553B1/ko not_active IP Right Cessation
- 1990-03-06 EP EP19900302388 patent/EP0387008A3/en not_active Withdrawn
- 1990-03-06 JP JP2054799A patent/JP2609552B2/ja not_active Expired - Fee Related
Also Published As
Publication number | Publication date |
---|---|
EP0387008A2 (en) | 1990-09-12 |
KR0143553B1 (ko) | 1998-08-17 |
JP2609552B2 (ja) | 1997-05-14 |
US5170475A (en) | 1992-12-08 |
JPH02272677A (ja) | 1990-11-07 |
EP0387008A3 (en) | 1992-12-30 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
KR970012203A (ko) | 트레이스 함수와 그에 따른 방법을 실행하기 위한 데이타 처리 시스템 | |
KR860007589A (ko) | 데이터 처리장치 | |
KR870005301A (ko) | 가상계산기능 시스템용 주기억장치 억세스 제어시스템 | |
KR900015014A (ko) | 데이타 프로세서 | |
KR900016865A (ko) | 파이프라인방식의 분기명령제어장치 | |
JPS5911921B2 (ja) | 数値制御装置 | |
KR960016401B1 (ko) | 레지스터 페이지 포인터를 이용한 레지스터 페이지간의 페이지 선택회로 | |
JPH0330917Y2 (ko) | ||
JPH02197924A (ja) | 中央演算処理装置 | |
JPS62279438A (ja) | トレ−ス回路 | |
JPH0619713B2 (ja) | 論理型デ−タ処理装置 | |
KR920001331A (ko) | 프로세서 | |
KR920010422A (ko) | 마이크로 컴퓨터 | |
JP2731618B2 (ja) | エミュレータ | |
KR960018958A (ko) | 다중 프로세서 시스템에서 아토믹 명령어 수행시 데이타 버퍼를 사용한 메인 메모리 액세스 장치 | |
JPS59223846A (ja) | 演算処理装置 | |
JPS59106048A (ja) | マイクロプロセツサシステム | |
JPS5971542A (ja) | 演算処理装置 | |
JPH0234058B2 (ko) | ||
JPH04188323A (ja) | マイクロ命令読み出し方式 | |
KR930010775A (ko) | 화상 처리 장치 | |
JPH0433142U (ko) | ||
JPH028330B2 (ko) | ||
JPH0221331A (ja) | マイクロコンピュータのプログラム制御方式 | |
JPS6014335A (ja) | 情報処理装置 |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
A201 | Request for examination | ||
E902 | Notification of reason for refusal | ||
E701 | Decision to grant or registration of patent right | ||
GRNT | Written decision to grant | ||
FPAY | Annual fee payment |
Payment date: 20120327 Year of fee payment: 15 |
|
EXPY | Expiration of term |