KR950023026A - 보안마이크로프로세서용 클록주파수 변조 - Google Patents

보안마이크로프로세서용 클록주파수 변조 Download PDF

Info

Publication number
KR950023026A
KR950023026A KR1019940032786A KR19940032786A KR950023026A KR 950023026 A KR950023026 A KR 950023026A KR 1019940032786 A KR1019940032786 A KR 1019940032786A KR 19940032786 A KR19940032786 A KR 19940032786A KR 950023026 A KR950023026 A KR 950023026A
Authority
KR
South Korea
Prior art keywords
clock
stream
delay
signal
clock pulse
Prior art date
Application number
KR1019940032786A
Other languages
English (en)
Other versions
KR100210524B1 (ko
Inventor
스프렁크 에릭
Original Assignee
로버트 에이, 스코트
제너럴 인스트루먼트 코포레이션
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 로버트 에이, 스코트, 제너럴 인스트루먼트 코포레이션 filed Critical 로버트 에이, 스코트
Publication of KR950023026A publication Critical patent/KR950023026A/ko
Application granted granted Critical
Publication of KR100210524B1 publication Critical patent/KR100210524B1/ko

Links

Classifications

    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04LTRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
    • H04L9/00Cryptographic mechanisms or cryptographic arrangements for secret or secure communications; Network security protocols
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L23/00Details of semiconductor or other solid state devices
    • H01L23/57Protection from inspection, reverse engineering or tampering
    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F1/00Details not covered by groups G06F3/00 - G06F13/00 and G06F21/00
    • G06F1/04Generating or distributing clock signals or signals derived directly therefrom
    • G06F1/06Clock generators producing several clock signals
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04LTRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
    • H04L9/00Cryptographic mechanisms or cryptographic arrangements for secret or secure communications; Network security protocols
    • H04L9/002Countermeasures against attacks on cryptographic mechanisms
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04LTRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
    • H04L9/00Cryptographic mechanisms or cryptographic arrangements for secret or secure communications; Network security protocols
    • H04L9/06Cryptographic mechanisms or cryptographic arrangements for secret or secure communications; Network security protocols the encryption apparatus using shift registers or memories for block-wise or stream coding, e.g. DES systems or RC4; Hash functions; Pseudorandom sequence generators
    • H04L9/0618Block ciphers, i.e. encrypting groups of characters of a plain text message using fixed encryption transformation
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04LTRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
    • H04L9/00Cryptographic mechanisms or cryptographic arrangements for secret or secure communications; Network security protocols
    • H04L9/06Cryptographic mechanisms or cryptographic arrangements for secret or secure communications; Network security protocols the encryption apparatus using shift registers or memories for block-wise or stream coding, e.g. DES systems or RC4; Hash functions; Pseudorandom sequence generators
    • H04L9/065Encryption by serially and continuously modifying data stream elements, e.g. stream cipher systems, RC4, SEAL or A5/3
    • H04L9/0656Pseudorandom key sequence combined element-for-element with data sequence, e.g. one-time-pad [OTP] or Vernam's cipher
    • H04L9/0662Pseudorandom key sequence combined element-for-element with data sequence, e.g. one-time-pad [OTP] or Vernam's cipher with particular pseudorandom sequence generator
    • H04L9/0668Pseudorandom key sequence combined element-for-element with data sequence, e.g. one-time-pad [OTP] or Vernam's cipher with particular pseudorandom sequence generator producing a non-linear pseudorandom sequence
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/0001Technical content checked by a classifier
    • H01L2924/0002Not covered by any one of groups H01L24/00, H01L24/00 and H01L2224/00
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04LTRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
    • H04L2209/00Additional information or applications relating to cryptographic mechanisms or cryptographic arrangements for secret or secure communication H04L9/00
    • H04L2209/04Masking or blinding
    • H04L2209/043Masking or blinding of tables, e.g. lookup, substitution or mapping
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04LTRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
    • H04L2209/00Additional information or applications relating to cryptographic mechanisms or cryptographic arrangements for secret or secure communication H04L9/00
    • H04L2209/08Randomization, e.g. dummy operations or using noise

Landscapes

  • Engineering & Computer Science (AREA)
  • Computer Security & Cryptography (AREA)
  • Computer Networks & Wireless Communication (AREA)
  • Signal Processing (AREA)
  • Physics & Mathematics (AREA)
  • General Physics & Mathematics (AREA)
  • Theoretical Computer Science (AREA)
  • Power Engineering (AREA)
  • Microelectronics & Electronic Packaging (AREA)
  • Condensed Matter Physics & Semiconductors (AREA)
  • General Engineering & Computer Science (AREA)
  • Nonlinear Science (AREA)
  • Computer Hardware Design (AREA)
  • Stabilization Of Oscillater, Synchronisation, Frequency Synthesizers (AREA)
  • Channel Selection Circuits, Automatic Tuning Circuits (AREA)
  • Selective Calling Equipment (AREA)
  • Synchronisation In Digital Transmission Systems (AREA)
  • Executing Machine-Instructions (AREA)
  • Microcomputers (AREA)
  • Two-Way Televisions, Distribution Of Moving Picture Or The Like (AREA)
  • Storage Device Security (AREA)
  • Multi Processors (AREA)
  • Pulse Circuits (AREA)

Abstract

보안마이크로프로세서의 공격당하기 쉬운 약점을 줄이는 기능을 제공한다.
과거에는 그러한 프로세서의 보안동작은 이 프로세서에 의해 이용되는 클록의 행동을 관측함으로써 극복하고 있었다. 그러한 관측 및 그것으로부터 이어지는 클록펄스의 예보는, 예측불가능한 클록펄스의 스트림을 공급하는 실질적으로 랜덤한 함수에 의해 클록을 변조함으로써 방지된다. 보안프로세서는 예측불가능한 클록펄스의 스트림에 응답하여 보안알고리즘에 따라 데이터를 처리한다.

Description

보안마이크로프로세서용 클록주파수 변조
본 내용은 요부공개 건이므로 전문내용을 수록하지 않았음
제1도는 본 발명에 따른 랜덤(불규칙)하고 예측불가능한 클록신호에 의해 클록킹되는 보안프로세서의 블럭도,
제2도는 클록을 변조하기 위한 링발진기 클록 및 랜덤지연회로의 제1실시예를 나타낸 블럭도.

Claims (19)

  1. 클록신호를 공급하는 클록수단과, 상기 클록수단을 실질적으로 랜덤한 함수에 의해 변조하여 실질적으로 예측불가능한 클록펄스의 스트림을 공급하는 변조수단 및, 상기 실질적으로 예측불가능한 클록펄스의 스트림에 응답하여 보안알고리즘에 따라 데이터를 처리하는 마이크로프로세서를 구비한 것을 특징으로 하는 보안프로세서.
  2. 제1항에 있어서, 상기 클록수단은 링발진기로 이루어지고, 상기 변조수단은 상기 링발진기의 지연을 변화시키는 가변지연소자를 갖춘 것을 특징으로 하는 보안프로세서.
  3. 제2항에 있어서, 상기 링발진기는 상기 가변지연소자를 통하여 그 출력에 접촉되는 입력을 갖춘 인버터로 이루어지고, 상기 가변지연소자는 상기 인버터로부터 출력되는 신호를 다른 지연량만큼 지연하도록 접속된 복수의 지연단으로 이루어지며, 상기 변조수단은 실질적으로 랜덤하게 지연된 인버터의 출력신호를 상기 인버터의 입력으로 출력하도록 클럭펄스마다 적어도 하나의 지연단을 선택하는 선택수단을 갖춘 것을 특징으로 하는 보안프로세서.
  4. 제3항에 있어서, 상기 선택수단은, 상기 스트림에서 이전의 클록펄스에 응답하여 각 연속적인 클록펄스마다 상기 지연단중의 하나늘 선택하는 실질적으로 랜덤한 제어신호를 출력함으로써, 실질적으로 예측불가능한 각 연속적인 클록펄스를 만드는 복수의 선형 피드백 시프트 레지스터 발생기를 갖춘 것을 특징으로 하는 보안프로세서.
  5. 제4항에 있어서, 상기 변조수단은, 상기 선형 피드백 시프트 레지스터 발생기와 직렬로 접속되어 상기 제어신호의 비선형성을 증가시키는 치환표를 더 갖춘 것을 특징으로 하는 보안프로세서.
  6. 제1항에 있어서, 상기 변조수단은, 상기 스트림에서 이전의 클록펄스에 응답하여 상기 스트림의 이어지는 클록펄스를 가변적으로 지연시키는 실질적으로 랜덤한 제어신호를 출력하는 선형 피드백 시프트 레지스터 발생기를 갖춘것을 특징으로 하는 보안프로세서.
  7. 제6항에 있어서, 상기 변조수단은, 상기 클록신호의 클록펄스를 다른 지연량만큼 지연하도록 접속된 복수의 지연단과, 상기 제어신호에 응답하여 예측불가능한 각 연속적인 클록펄스가 발생하도록 각 연속적인 클록펄스마다 상기 지연단중의 하나를 선택하는 선택수단을 더 갖춘 것을 특징으로 하는 보안프로세서.
  8. 제7항에 있어서, 상기 변조수단은, 상기 선형 피드백 시프트 레지스터 발생기와 직렬로 접속되어 상기 제어신호의 비선형성을 증가시키는 치환표를 더 갖춘 것을 특징으로 하는 보안프로세서.
  9. 가변주파수원과, 상기 가변주파수원을 실질적으로 랜덤하게 변조하여 실질적으로 예측불가능한 클록펄스의 스트림을 공급하는 변조수단 및, 상기 실질적으로 예측불가능한 클록펄스의 스트림을 보안프로세서의 클록입력에 인가하는 수단을 구비한 것을 특징으로 하는 보안프로세서를 클로킹하기 위한 장치.
  10. 제9항에 있어서, 상기 변조수단은, 상기 스트림에서 이전의 클록펄스에 응답하여 상기 스트림의 이어지는 클록펄스마다 지연을 선택하도록 실질적으로 랜덤한 제어신호를 출력하는 복수의 선형 피드백 시프트 레지스터 발생기를 갖춘 것을 특징으로 하는 보안프로세서를 클로킹하기 위한 장치.
  11. 제10항에 있어서, 상기 선형 피드백 시프트 레지스터 발생기와 직렬로 접속되어 상기 제어신호의 비선형성을 증가시키는 치환표를 더 구비한 것을 특징으로 하는 보안프로세서를 클로킹하기 위한 장치.
  12. 제11항에 있어서, 상기 변조수단은, 복수의 다른 선택가능한 지연으로 부터 펄스를 수신하도록 접속되어 상기 실질적으로 랜덤한 제어신호에 응답하여 상긴 실질적으로 예측불가능한 스트림을 형성하는 실질적으로 랜덤하게 지연된 펄스를 출력하는 멀티플렉서를 더 갖춘 특징으로 하는 보안프로세서를 클로킹하기 위한 장치.
  13. 제9항에 있어서, 상기 가변주파수원은 복수의 선택가능한 고정 주파수원으로 이루어지고, 상기 변조수단은 상기 고정 주파수원중의 다른 하나를 실질적으로 랜덤하게 선택하는 것을 특징으로 하는 보안프로세서를 클로킹하기 위한 장치.
  14. 제9항에 있어서, 상기 가변주파수원은 아날로그 발진기로 이루어진 것을 특징으로 하는 보안프로세서를 클로킹하기 위한 장치.
  15. 제9항에 있어서, 상기 가변주파수원은 디지탈 발진기로 이루어진 것을 특징으로 하는 보안프로세서를 클로킹하기 위한 장치.
  16. 실질적으로 예측불가능한 클록신호를 공급하도록 클록스트림에서 클록펄스를 실질적으로 랜덤하게 변화시키는 단계와, 상기 프로세서의 행동을 감시하고자 하는 노력을 방해하도록 보안프로세서를 상기 실질적으로 예측불가능한 클록신호로 클로킹하는 단계를 구비한 것을 특징으로 하는 보안프로세서를 클로킹하기 위한 방법.
  17. 제16항에 있어서, 상기 예측불가능한 클록신호내의 펄스가 상기 보안프로세서의 최소 및 최대동작속도를 넘지 않는 범위내의 속도로 변화되는 것을 특징으로 하는 보안프로세서를 클로킹하기 위한 방법.
  18. 제17항에 있어서, 상기 범위는 상기 최소동작속도로부터 상기 최대동작속도까지 확장되는 것을 특징으로 하는 보안프로세서를 클로킹하기 위한 방법.
  19. ※ 참고사항 : 최초출원 내용에 의하여 공개하는 것임.
KR1019940032786A 1993-12-21 1994-12-05 보안마이크로프로세서용 클록주파수 변조장치 및 그 방법 KR100210524B1 (ko)

Applications Claiming Priority (3)

Application Number Priority Date Filing Date Title
US08/167,782 1993-12-21
US08/167,782 US5404402A (en) 1993-12-21 1993-12-21 Clock frequency modulation for secure microprocessors
US8/167,782 1993-12-21

Publications (2)

Publication Number Publication Date
KR950023026A true KR950023026A (ko) 1995-07-28
KR100210524B1 KR100210524B1 (ko) 1999-07-15

Family

ID=22608810

Family Applications (1)

Application Number Title Priority Date Filing Date
KR1019940032786A KR100210524B1 (ko) 1993-12-21 1994-12-05 보안마이크로프로세서용 클록주파수 변조장치 및 그 방법

Country Status (8)

Country Link
US (1) US5404402A (ko)
EP (1) EP0660562B1 (ko)
JP (1) JPH07239837A (ko)
KR (1) KR100210524B1 (ko)
AT (1) ATE196581T1 (ko)
DE (1) DE69425952T2 (ko)
NO (1) NO944432L (ko)
TW (1) TW228042B (ko)

Families Citing this family (73)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
FR2745099B1 (fr) * 1996-02-19 1998-03-27 Sgs Thomson Microelectronics Procede de sequencement d'un circuit integre
FR2745924B1 (fr) * 1996-03-07 1998-12-11 Bull Cp8 Circuit integre perfectionne et procede d'utilisation d'un tel circuit integre
JP3683031B2 (ja) * 1996-04-17 2005-08-17 株式会社リコー プログラム保護装置
JPH10222065A (ja) * 1997-02-03 1998-08-21 Nippon Telegr & Teleph Corp <Ntt> 冪乗剰余演算方法及び装置
US5923191A (en) * 1997-05-08 1999-07-13 Vlsi Technology, Inc. Device and a method for monitoring a system clock signal
FR2765361B1 (fr) * 1997-06-26 2001-09-21 Bull Cp8 Microprocesseur ou microcalculateur imprevisible
US7587044B2 (en) * 1998-01-02 2009-09-08 Cryptography Research, Inc. Differential power analysis method and apparatus
US6304658B1 (en) * 1998-01-02 2001-10-16 Cryptography Research, Inc. Leak-resistant cryptographic method and apparatus
FR2776410B1 (fr) * 1998-03-20 2002-11-15 Gemplus Card Int Dispositifs pour masquer les operations effectuees dans une carte a microprocesseur
JP2002517787A (ja) * 1998-05-29 2002-06-18 インフィネオン テクノロジース アクチエンゲゼルシャフト データ処理方法および装置
DE19828936A1 (de) * 1998-05-29 1999-12-02 Siemens Ag Verfahren und Vorrichtung zum Verarbeiten von Daten
US20030118190A1 (en) * 1998-05-29 2003-06-26 Siemens Aktiengesellschaft Method and apparatus for processing data where a part of the current supplied is supplied to an auxiliary circuit
ATE385089T1 (de) * 1998-06-03 2008-02-15 Cryptography Res Inc Verwendung von unvorhersagbarer information zur leckminimierung von chipkarten und anderen kryptosystemen
WO1999067919A2 (en) * 1998-06-03 1999-12-29 Cryptography Research, Inc. Improved des and other cryptographic processes with leak minimization for smartcards and other cryptosystems
EP1926241A3 (en) 1998-06-03 2009-03-11 Cryptography Research Inc. Using unpredictable information to minimize leakage from smartcards and other cryptosystems
TW375721B (en) * 1998-06-17 1999-12-01 Ind Tech Res Inst DES chip processor capable of executing data encryption standard (DES) operation
US6539092B1 (en) 1998-07-02 2003-03-25 Cryptography Research, Inc. Leak-resistant cryptographic indexed key update
US6865675B1 (en) * 1998-07-14 2005-03-08 Koninklijke Philips Electronics N.V. Method and apparatus for use of a watermark and a unique time dependent reference for the purpose of copy protection
DE19936938A1 (de) * 1998-09-30 2000-04-06 Philips Corp Intellectual Pty Datenverarbeitungseinrichtung und Verfahren zu dessen Betrieb zum Verhindern einer differentiellen Stromverbrauchanalyse
FR2790347B1 (fr) * 1999-02-25 2001-10-05 St Microelectronics Sa Procede de securisation d'un enchainement d'operations realisees par un circuit electronique dans le cadre de l'execution d'un algorithme
JP3827050B2 (ja) * 1999-03-09 2006-09-27 株式会社ルネサステクノロジ Icカードと半導体集積回路装置
DE19921633A1 (de) * 1999-05-10 2000-11-16 Deutsche Telekom Ag Verfahren zur Implementierung kryptographischer Algorithmen
US6804782B1 (en) * 1999-06-11 2004-10-12 General Instrument Corporation Countermeasure to power attack and timing attack on cryptographic operations
JP2001094550A (ja) * 1999-09-17 2001-04-06 Toshiba Corp 信号処理装置
DE59914370D1 (de) * 1999-11-03 2007-07-19 Infineon Technologies Ag Kodiervorrichtung
DE19955601C2 (de) 1999-11-18 2001-11-29 Infineon Technologies Ag Verfahren zur Durchführung von Auto-Refresh-Sequenzen an einem DRAM
JP3866105B2 (ja) * 1999-12-02 2007-01-10 インフィネオン テクノロジーズ アクチエンゲゼルシャフト 暗号化機能を備えるマイクロプロセッサ装置
ES2207567T3 (es) * 2000-01-18 2004-06-01 Infineon Technologies Ag Disposicion de microprocesadores con codificacion.
GB2365153A (en) * 2000-01-28 2002-02-13 Simon William Moore Microprocessor resistant to power analysis with an alarm state
FR2808360B1 (fr) * 2000-04-28 2002-06-28 Gemplus Card Int Procede de contre mesure dans un microcircuit mettant en oeuvre le procede et carte a puce comportant ledit microcircuit
JP4683442B2 (ja) * 2000-07-13 2011-05-18 富士通フロンテック株式会社 処理装置および集積回路
US7620832B2 (en) * 2000-09-20 2009-11-17 Mips Technologies, Inc. Method and apparatus for masking a microprocessor execution signature
US6507247B2 (en) * 2001-02-27 2003-01-14 Corrent Corporation Circuit and method for generating a variable frequency clock signal
DE10111435A1 (de) * 2001-03-09 2002-09-26 Infineon Technologies Ag Vorrichtung und Verfahren zum Ausführen von Operationen mit einer einstellbaren Geschwindigkeit
US7318145B1 (en) 2001-06-01 2008-01-08 Mips Technologies, Inc. Random slip generator
EP1293856A1 (fr) * 2001-09-18 2003-03-19 EM Microelectronic-Marin SA Circuit Intégré sécurisé comprenant des parties à caractère confidentiel, et procédé pour sa mise en action
JP4045777B2 (ja) * 2001-10-30 2008-02-13 株式会社日立製作所 情報処理装置
FR2833724A1 (fr) * 2001-12-13 2003-06-20 Canal Plus Technologies Composant electronique numerique protege contre des analyses de type electrique et/ou electromagnetique, notamment dans le domaine de la carte a puce
DE10162309A1 (de) * 2001-12-19 2003-07-03 Philips Intellectual Property Verfahren und Anordnung zur Erhöhung der Sicherheit von Schaltkreisen gegen unbefugten Zugriff
JP3672874B2 (ja) * 2002-01-25 2005-07-20 Necマイクロシステム株式会社 データ処理装置
JP2003244104A (ja) * 2002-02-21 2003-08-29 Ntt Advanced Technology Corp 漏洩電磁波による情報再生の防止方法、及び情報機器
DE10217291B4 (de) * 2002-04-18 2005-09-29 Infineon Technologies Ag Datenverarbeitungsvorrichtung und Verfahren zum Betreiben eines Datenverarbeitungsmoduls
US7248696B2 (en) * 2002-09-12 2007-07-24 International Business Machines Corporation Dynamic system bus encryption using improved differential transitional encoding
JP4511461B2 (ja) * 2002-12-12 2010-07-28 エイアールエム リミテッド データ処理システムでの処理動作マスキング
EP1496641A3 (en) * 2003-07-07 2005-03-02 Sony Corporation Cryptographic processing apparatus, cryptographic processing method and computer program
TWI249092B (en) * 2003-08-12 2006-02-11 Novatek Microelectronics Corp A frequency synthesizer using interpolation and linear feedback shift register (LFSR)
US7502468B2 (en) * 2003-09-02 2009-03-10 Ncipher Corporation Ltd. Method and system for generating a cryptographically random number stream
EP1513285A1 (en) * 2003-09-05 2005-03-09 Mediacrypt AG Method for generating pseudo-random sequence
FR2861474B1 (fr) * 2003-10-24 2007-04-27 Atmel Corp Procede et appareil pour une periode de traitement variable dans un circuit integre
US7382824B1 (en) * 2004-08-13 2008-06-03 Emc Corporaration Method and apparatus for accurate modeling of multi-domain clock interfaces
US7574137B1 (en) * 2006-05-05 2009-08-11 The United States Of America As Represented By The Administrator Of The National Aeronautics And Space Administration Multi-wavelength time-coincident optical communications system and methods thereof
EP1855402A1 (en) * 2006-05-11 2007-11-14 Koninklijke Philips Electronics N.V. Transmission, reception and synchronisation of two data streams
US8301890B2 (en) * 2006-08-10 2012-10-30 Inside Secure Software execution randomization
US7613907B2 (en) * 2006-08-11 2009-11-03 Atmel Corporation Embedded software camouflage against code reverse engineering
US7554865B2 (en) * 2006-09-21 2009-06-30 Atmel Corporation Randomizing current consumption in memory devices
US7613915B2 (en) * 2006-11-09 2009-11-03 BroadOn Communications Corp Method for programming on-chip non-volatile memory in a secure processor, and a device so programmed
US8255702B1 (en) 2009-12-03 2012-08-28 Altera Corporation Programmable logic device with improved security
US8522052B1 (en) 2010-04-07 2013-08-27 Xilinx, Inc. Method and integrated circuit for secure encryption and decryption
US9213835B2 (en) * 2010-04-07 2015-12-15 Xilinx, Inc. Method and integrated circuit for secure encryption and decryption
US20110299678A1 (en) * 2010-06-07 2011-12-08 Alexander Roger Deas Secure means for generating a specific key from unrelated parameters
FR2980657B1 (fr) * 2011-09-28 2014-06-20 Oberthur Technologies Circuit electronique presentant une desynchronisation materielle au sein d'une periode d'horloge
US9755822B2 (en) 2013-06-19 2017-09-05 Cryptography Research, Inc. Countermeasure to power analysis attacks through time-varying impedance of power delivery networks
IL234956A (en) 2014-10-02 2017-10-31 Kaluzhny Uri Data bus protection with enhanced key entropy
EP3147774A1 (fr) * 2015-09-25 2017-03-29 Gemalto Sa Generateur d'horloge aleatoire
US10958414B2 (en) 2016-02-23 2021-03-23 Google Llc Clock period randomization for defense against cryptographic attacks
US10019571B2 (en) * 2016-03-13 2018-07-10 Winbond Electronics Corporation Protection from side-channel attacks by varying clock delays
CN105894079B (zh) * 2016-04-22 2019-03-15 上海东软载波微电子有限公司 时钟加扰电路
US10255462B2 (en) 2016-06-17 2019-04-09 Arm Limited Apparatus and method for obfuscating power consumption of a processor
US10459477B2 (en) * 2017-04-19 2019-10-29 Seagate Technology Llc Computing system with power variation attack countermeasures
US10200192B2 (en) 2017-04-19 2019-02-05 Seagate Technology Llc Secure execution environment clock frequency hopping
JP2019012944A (ja) * 2017-06-30 2019-01-24 株式会社デンソー クロック信号生成回路
CN109254617B (zh) * 2017-07-14 2020-11-06 华为技术有限公司 时钟信号产生方法以及装置
CN110726483B (zh) * 2019-09-30 2021-10-08 安徽问天量子科技股份有限公司 抵御雪崩过渡区攻击的装置及方法

Family Cites Families (7)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US4392021A (en) * 1980-07-28 1983-07-05 Technical Communications Corporation Secure facsimile transmission system using time-delay modulation
IE54401B1 (en) * 1982-05-21 1989-09-27 Marconi Co Ltd Random sequence generators
US4819164A (en) * 1983-12-12 1989-04-04 Texas Instruments Incorporated Variable frequency microprocessor clock generator
US4905176A (en) * 1988-10-28 1990-02-27 International Business Machines Corporation Random number generator circuit
FR2638869B1 (fr) * 1988-11-10 1990-12-21 Sgs Thomson Microelectronics Dispositif de securite contre la detection non autorisee de donnees protegees
US5001756A (en) * 1989-08-11 1991-03-19 Motorola, Inc. Decryption device with variable clock
US5214704A (en) * 1989-10-04 1993-05-25 Teledyne Industries, Inc. Nonlinear dynamic substitution devices and methods for block substitutions

Also Published As

Publication number Publication date
KR100210524B1 (ko) 1999-07-15
NO944432D0 (no) 1994-11-18
NO944432L (no) 1995-06-22
EP0660562A3 (en) 1997-06-18
EP0660562A2 (en) 1995-06-28
EP0660562B1 (en) 2000-09-20
DE69425952D1 (de) 2000-10-26
US5404402A (en) 1995-04-04
TW228042B (en) 1994-08-11
ATE196581T1 (de) 2000-10-15
JPH07239837A (ja) 1995-09-12
DE69425952T2 (de) 2001-05-10

Similar Documents

Publication Publication Date Title
KR950023026A (ko) 보안마이크로프로세서용 클록주파수 변조
US5699005A (en) Clock generator for generating a system clock causing minimal electromagnetic interference
KR900003718A (ko) 클록신호공급방법 및 장치
KR930022168A (ko) 프로그램으로 분수 주파수를 분할할 수 있는 클럭 발생기
KR970031301A (ko) 펄스폭변조신호 출력회로
KR970008876A (ko) 펄스폭 변조(pulse width modulation)회로
KR910003638A (ko) 데이터 처리장치
US7312668B2 (en) High resolution PWM generator or digitally controlled oscillator
US4839841A (en) Programmable digital multiple event generator
JPH11282565A (ja) クロック変調装置
ATE363765T1 (de) Frequenzsynthesizer
JP2009259013A (ja) 擬似乱数生成装置
KR100374213B1 (ko) 클록 집적 반도체 회로 및 상기 회로를 작동시키기 위한방법
KR900019368A (ko) 주기적인 실질적으로 포물선의 신호를 공급하는 회로장치
KR910020698A (ko) 클럭 추출 회로
EP1505732A1 (en) Digital clock modulator
JPH02295215A (ja) 最大周期列信号発生回路
KR960016187A (ko) 동시송출용 시간지연기
US4617530A (en) Pseudo-random noise generator
JPH01225205A (ja) 雑音変調信号発生装置
SU892686A1 (ru) Устройство дл задержки импульсов
KR920019098A (ko) 주파수 카운터 제어회로
KR940012938A (ko) 주파수도약 송신시스템
KR0127532Y1 (ko) 메모리를 이용한 64/8khz 콤포지트 클럭 발생회로
KR970013900A (ko) 리셋신호 발생회로(A reset signal generator in DAMA-SCPC)

Legal Events

Date Code Title Description
A201 Request for examination
E701 Decision to grant or registration of patent right
GRNT Written decision to grant
FPAY Annual fee payment

Payment date: 20050331

Year of fee payment: 7

LAPS Lapse due to unpaid annual fee