KR950015066A - 프로그램이 가능한 타이머에서의 프로그래밍 지원방법 - Google Patents
프로그램이 가능한 타이머에서의 프로그래밍 지원방법 Download PDFInfo
- Publication number
- KR950015066A KR950015066A KR1019930024327A KR930024327A KR950015066A KR 950015066 A KR950015066 A KR 950015066A KR 1019930024327 A KR1019930024327 A KR 1019930024327A KR 930024327 A KR930024327 A KR 930024327A KR 950015066 A KR950015066 A KR 950015066A
- Authority
- KR
- South Korea
- Prior art keywords
- signal
- write
- read request
- timer
- register
- Prior art date
Links
Classifications
-
- G—PHYSICS
- G06—COMPUTING; CALCULATING OR COUNTING
- G06F—ELECTRIC DIGITAL DATA PROCESSING
- G06F9/00—Arrangements for program control, e.g. control units
Landscapes
- Engineering & Computer Science (AREA)
- Theoretical Computer Science (AREA)
- Software Systems (AREA)
- Physics & Mathematics (AREA)
- General Engineering & Computer Science (AREA)
- General Physics & Mathematics (AREA)
- Executing Machine-Instructions (AREA)
Abstract
본 발명은 프로그램이 가능한 타이머에서 하드웨어 인터페이스를 통하여 프로그래밍을 지원하는 방법에 관한 것으로, 그 지원방법은, 타이머(3)를 리셋하여 초기화(단계 12)하고서 입력클럭의 상승에지를 판단하고(단계 13), 어드레스 스트로브 신호가 1인가를 판단하여(단계 14) 1이 아니면, 요구완료신호와 데이타 버스를 초기화 시키고(단계 15), 상기 어드레스 스트로브 신호가 1이면 어드레스 신호를 해독하여 상기 타이머내의 레지스터중 어디에도 해당되지 않으므로 무응답처리를 하고(단계16), 만약 상기 어드레스 신호가 레지스터(MCR)(4)를 가리키면 쓰기 및 읽기신호가 1인지를 판단하여(단계17) 1이 아니면, 상기 MCR(4)에서 읽기수행 및 읽기 요구완료시호를 구동하고 상기 상태(13)로 궤환되고 (단계 18), 상기 상기 및 읽기 요구신호가 1이면, 상기 MCR(4)에 쓰기수행 및 쓰기요구 완료신호를 구동하며(단계 19), 또한 상기 어드레스 신호를 해독하여 CCR(8)을 가리키면 쓰기 및 읽기요구신호가 1인가를 판단하여 (단계 20) 1이 아니면 CCR(8)에서 읽기수행 및 읽기요구 완료신호를 구동하고 상기 상태(13)로 되게하고(단계 21), 상기 판단단계(20)에서 1이면 쓰기요구 완료신호를 구동하여 상기 상태(13)로 되는 단계(22) 구성으로 프로그램이 가능한 타이머에서 프로그래밍을 효과적으로 지원할 수 있다.
Description
본 내용은 요부공개 건이므로 전문내용을 수록하지 않았음
제1도는 프로그램 가능한 타이머와 프로세서의 연결도.
제2도는 프로그램 가능한 타이머의 내부 레지스터의 구성도.
제3도는 상기 제 1 도 및 제 2 도의 구성에 따른 본 발명의 흐름도.
* 도면의 주요부분에 대한 부호의 설명
1 : 프로세서 2 : 프로세서 인터페이스 회로
3 : 프로그램 가능한 타이머 4 : MCR
8 : OCR 11 : BCR
Claims (1)
- 프로그래밍이 되는 타이머(3)가 리셋되어 초기화되는 단계(12)와, 상기 초기화 단계(12) 후 상기 타이머(3)에 들어오는 클럭이 상승에지인지를 판단하여 상승에지가 아니면 상승에지가 될 때까지 기다리는 단계(13)와, 상기 판단단계(13)에서 클럭이 상승에지이면 상기 타이머(3)내의 레지스터들(4)(8)을 읽거나 쓰기 위한 어드레스 스트로브 신호가 1인치 판단되는 단계(14)와, 상기 판단단계(14)에서 상기 어드레스 스트로브 신호가 1이 아니면 요구완료신호를 0으로 구동하고 데이타 버스가 대기상태를 유지하도록 하는 단계(15)와, 상기 판단단계(14)에서 어드레스 스트로브 신호가 1이면 소정의 프로세서 인터페이스 회로(2)에 의해서 소정의 어드레스 신호를 해독하고, 상기 타이머(3)내의 레지스터들 (4), (8)중 어느 하나에도 해당되지 않으면 상기 소정의 프로세서 인터페이스 회로(2)에 의해서 상기 단계(13)로 궤환되는 단계(16)와, 상기 소정의 어드레스 신호를 해독하여 이 소정의 어드레스 신호가 상기 타이머(3)내의 레지스터(MCR)(4)에 제공되는 쓰기 및 읽기 요구신호가 1인지를 판단하는 단계(17)와, 상기 쓰기 읽기요구신호가 1이 아니면 상기 레지스터(4)의 바이트 각각에 대응되는 바이트 이네이블신호에 의해서 상기 레지스터(4)에서 바이트 단위의 상기 읽기를 수행한 후, 읽기요구 완료신호를 구동하고 상기 단계(13)로 반복되는 단계(18)와, 상기 판단단계(17)에서 쓰기 및 읽기 요구신호가 1이면 상기 레지스터(4)의 바이트 각각에 대응되는 바이트 이네이블 신호에 의해서 상기 레지스터(4)에 바이트 단위의 쓰기를 수행한 후, 쓰기 요구완료신호를 구동하여 상기 단계(13)로 반복되는 단계(19)와, 상기 소정의 어드레스 신호를 해독하여 이 소정의 어드레스 신호가 상기 타이머(3) 내의 레지스터(OCR)(8)이면 상기 소정의 프로세서 인터페이스 회로(2)에 의해서 제공되는 쓰기 및 읽기 요구신호가 1인지를 판단하는 단계(20)와, 상기 쓰기 및 읽기 요구신호가 1이 아니면 상기 레지스터(8)의 바이트 각각에 대응되는 바이트 이네이블 신호에 의해서 상기 레지스터(8)에 바이트 단위의 읽기를 수행한 후, 읽기 요구완료 신호를 구동하여 상기 단계(13)로 반복되는 단계(21)와, 상기 쓰기 및 읽기 요구신호가 1이면 쓰기 요구완료 신호만이 구동되며 상기 초기화 단계(12)로 반복되는 단계(22)들을 포함하는 것을 특징으로 하는 프로그램이 가능한 타이머의 프로그래밍 지원방법.※ 참고사항 : 최초출원 내용에 의하여 공개하는 것임.
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
KR1019930024327A KR950010828B1 (ko) | 1993-11-16 | 1993-11-16 | 프로그램이 가능한 타이머에서의 프로그래밍 지원방법 |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
KR1019930024327A KR950010828B1 (ko) | 1993-11-16 | 1993-11-16 | 프로그램이 가능한 타이머에서의 프로그래밍 지원방법 |
Publications (2)
Publication Number | Publication Date |
---|---|
KR950015066A true KR950015066A (ko) | 1995-06-16 |
KR950010828B1 KR950010828B1 (ko) | 1995-09-23 |
Family
ID=19368160
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
KR1019930024327A KR950010828B1 (ko) | 1993-11-16 | 1993-11-16 | 프로그램이 가능한 타이머에서의 프로그래밍 지원방법 |
Country Status (1)
Country | Link |
---|---|
KR (1) | KR950010828B1 (ko) |
-
1993
- 1993-11-16 KR KR1019930024327A patent/KR950010828B1/ko not_active IP Right Cessation
Also Published As
Publication number | Publication date |
---|---|
KR950010828B1 (ko) | 1995-09-23 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
US4949241A (en) | Microcomputer system including a master processor and a slave processor synchronized by three control lines | |
SU1541619A1 (ru) | Устройство дл формировани адреса | |
KR930003400B1 (ko) | 마이크로 프로세서용 상태 레지스터 장치 | |
KR950015066A (ko) | 프로그램이 가능한 타이머에서의 프로그래밍 지원방법 | |
JPH02235289A (ja) | 自己刻時レジスターファイル | |
JPS6235142B2 (ko) | ||
SU1619290A1 (ru) | Устройство обмена данными | |
JPH029401Y2 (ko) | ||
JP2574918B2 (ja) | 割り込み復帰処理方式 | |
JP3363724B2 (ja) | マイクロコンピュータ | |
JP3057732B2 (ja) | 情報処理装置 | |
JPH0273592A (ja) | 動的メモリのリフレッシュ回路 | |
SU1487050A1 (ru) | Устройство доя контроля переходов | |
KR920022750A (ko) | Td-버스를 통한 주변장치 액세스 방법 및 장치 | |
JPH0474380A (ja) | 半導体集積回路 | |
JPH1083384A (ja) | マイクロコンピュータ | |
JPH039438A (ja) | 診断用回路 | |
JPS63142449A (ja) | 制御メモリに対するパトロ−ルチエツク方式 | |
KR930016894A (ko) | Cpu 종류의 감지방법과 그 표시장치 | |
JPS60193046A (ja) | 命令例外検出方式 | |
JPH1049489A (ja) | 信号発生装置 | |
JPS6270937A (ja) | マイクロプログラム制御装置 | |
JPH1021145A (ja) | リセット保護回路 | |
JPS5810142U (ja) | 中央処理装置 | |
JPH0540701A (ja) | コンピユータ装置 |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
A201 | Request for examination | ||
G160 | Decision to publish patent application | ||
E701 | Decision to grant or registration of patent right | ||
GRNT | Written decision to grant | ||
FPAY | Annual fee payment |
Payment date: 20070831 Year of fee payment: 13 |
|
LAPS | Lapse due to unpaid annual fee |