KR950014627B1 - 소형전화 교환기내의 중앙처리기 자동 리세트회로 - Google Patents

소형전화 교환기내의 중앙처리기 자동 리세트회로 Download PDF

Info

Publication number
KR950014627B1
KR950014627B1 KR1019890015674A KR890015674A KR950014627B1 KR 950014627 B1 KR950014627 B1 KR 950014627B1 KR 1019890015674 A KR1019890015674 A KR 1019890015674A KR 890015674 A KR890015674 A KR 890015674A KR 950014627 B1 KR950014627 B1 KR 950014627B1
Authority
KR
South Korea
Prior art keywords
power supply
reset
ram
unit
battery backup
Prior art date
Application number
KR1019890015674A
Other languages
English (en)
Other versions
KR910009037A (ko
Inventor
박종술
Original Assignee
금성통신주식회사
임종염
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 금성통신주식회사, 임종염 filed Critical 금성통신주식회사
Priority to KR1019890015674A priority Critical patent/KR950014627B1/ko
Publication of KR910009037A publication Critical patent/KR910009037A/ko
Application granted granted Critical
Publication of KR950014627B1 publication Critical patent/KR950014627B1/ko

Links

Images

Classifications

    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04MTELEPHONIC COMMUNICATION
    • H04M19/00Current supply arrangements for telephone systems

Landscapes

  • Engineering & Computer Science (AREA)
  • Signal Processing (AREA)
  • Monitoring And Testing Of Exchanges (AREA)
  • Devices For Supply Of Signal Current (AREA)

Abstract

내용 없음.

Description

소형전화 교환기내의 중앙처리기 자동 리세트회로
제1도는 본 발명의 회로도.
제2도의 (a)-(b)는 본 발명에서 전원이 정상적으로 공급될 때 중앙처리기가 정상적으로 동작할 때의 각부 동작파형도.
제3도의 (a)-(b)는 본 발명에서 전원이 차단되었거나 중앙처리기가 오동작을 할때의 각부 동작파형도.
* 도면의 주요부분에 대한 부호의 설명
1 : RAM 2 : 밧데리 백업부
3 : 전원검출부 4 : 중앙처리기
5 : 제어부 6 : 비상절환부
본 발명은 소형 전화교환기에서의 중앙처리기 자동 리세트 회로에 관한 것으로, 특히 전원차단 및 외부조건의 변화로 인해 시스템이 다운되었을 때 취하여야 할 여러가지 동작을 유기적으로 결합하여 중앙처리기가 수행할 수 없는 사항까지도 처리함과 동시에 프로그램의 오류를 자체진단할 수 있도록한 소형 전화교환기내의 중앙처리기 자동 리세트 회로에 관한 것이다.
종래의 중앙처리기 오동작 방지회로는 통상적으로 중앙처리기(CPU) 및 공급되는 전원전압이 불안정할때 이를 감지하여 오동작을 방지시키기 위해 중앙처리기를 리세트(RESET)시키는 단열 회로로 구성되었거나 또는 공급전원이 불안정한 상태일 때에는 중앙처리기 및 기억소자(RAM등)들을 디스에이블(DISABLE)시켜 그의 동작을 중지시키과 전원전압이 일정값 이하로 저하되거나 갑자기 전원이 차단되는 경우에는 백업(BACK-UP)전원을 인가해 주므로서 기억소자내에 기억된 데이타가 소거되는 것을 방지하도록 단일회로로 구성되어 있었다.
따라서 이와같은 단일 회로에서는 부분적인 오동작은 방지할 수가 있으나 시스템 전반에 걸친 오동작은 사전에 방지할 수 없는 문제점이 있었다.
즉, 종래의 소형 교환기에는 중앙처리기의 리세트 회로 및 밧데리 백업회로로 각각 구성된 단일 회로로 구성되어져 있어 각 부분에 대한 부분적인 오동작은 방지할 수가 있으나 전원차단 및 외부조건변화로 발생되는 시스템 다운시 취해야할 여러가지 다른 동작들을 유기적으로 결합하여 이와같은 종래의 문제점을 해소시키기 위하여 밧데리 백업부, 전원검출부, 제어부 및 비상절환부등을 개재하여 출력전압의 변동이 있을 경우와 마이크로 컴퓨터의 중앙처리기 오동작시에 출력되는 소정신호를 감지하여 마이크로 컴퓨터를 리세트시켜 오동작은 사전에 방지하고 동시에 밧데리 백업회로로 메모리의 데이타를 보호하면서 칩인에이블(CHIPENABLE)을 방지하며, 또한 국선 비상절환 릴레이로 출력전압이 오프되었을때도 일반 전화기를 연결하여 사용할 수 있도록한 소형 전화교환기내의 중앙처리기 자동 리세트 회로를 제공하는 것을 목적으로 하며, 이하 첨부된 도면을 참조하여, 본 발명을 상세히 설명하면 다음과 같다.
제1도에 나타낸 바와같이 본 발명의 구성은 밧데리(BAT), 다이오드(D4,D5), 트랜지스터(Q1) 및 저항(R6,R7,R8)으로 구성되어 전원전압(Vcc)차단시 RAM(1)에 전원을 공급하여 RAM(1)에 기록된 데이타의 소멸을 방지하는 밧데리 백업부(2)와, 저항(R1-,R5), 콘덴서(C1), 반전기(G1,G2), 다이오드(D1,2), 트랜지스터(Q2) 및 전원전압 검출용 IC(VD)와를 상호 연결 구성하는 소형 교환기의 전원단으로 공급되는 전원전압(Vo)을 검출하여 RAM(1)을 억세스하거나 밧데리 백업부(2)를 제어함과 동시에 타이머 IC(T)의 리세트 여부를 결정하는 전원검출부(3)와, 타이머 IC(T)의 리세트 여부를 결정하는 전원검출부(3)와, 타이머 IC(T)의 리세트 여부를 결정하는 전원검출부(3)와, 타이머 IC(T), 저항(R9,R10), 콘덴서(C2) 및 다이오드(D3)로 구성되어 중앙처리기(4)로부터 입력되는 감시펄스
Figure kpo00001
를 입력받아 중앙처리기(4)의 리세트(RESET)여부와 비상절환부(6)를 제어하는 제어부(5)와, 저항(R10-R13), 다이오드(D6-D8), 반전기(G3,G4), 콘덴서(C3-C5), 트랜지스터(Q3) 및 릴레이(RL1-RL3)로 구성되어 제어부(5)에서 출력되는 소정신호를 입력받아 비상절환용 릴레이(RL1-RL3)를 제어하여 국선을 소형 교환기 및 일반 전화기에 각각 연결시켜주는 비상절환부(6)와를 상호 연결 구성하여서 됨을 특징으로 하는 것으로, 여기서 미설명부호 G5는 중앙처리기(4)를 '하이'신호로 리세트 걸때 타이머 IC(T)의 출력(Q)을 반전시켜 주기 위한 반전기이다.
이와같이 구성된 본 발명 회로의 작용효과를 제2도의 (a)-(b) 및 제3도의 (a)-(b)를 참조하여 설명하면 다음과 같다.
먼저, 도시생략된 소형간이 교환기의 전원단에서 공급되는 전원전압(Vo)을 전원검출부(3)내의 분배저항(R1,R2)을 통해 소정전압으로 분압시켜 전원전압 검출용 IC(VD)를 통해 검출하게 되는데, 이때 전원전압(Vo)이 소정전압 이하이면 전원전압 검출용 IC(VD)의 출력은 '로우'이고, 소정전압 이상이면 '하이'신호가 출력된다.
또한 전원전압 검출용 IC(VD)의 출력이 '하이'상태이고 이를 증폭하는 반전기(G1,G2)에서 출력되는 신호의 레벨이 '하이'상태이면 트랜지스터(Q2)가 온되므로 밧데리 백업부(2)내의 트랜지스터(Q1)도 온되어 RAM(1)의 전원단자(Vcc)이 인가된다.
이때 트랜지스터(Q2)의 콜렉터 전위는 '로우'이므로 RAM(1)에 기억된 데이타를 억세스할 수 있게 되는것이다.
또한 전원전압 검출용 IC(VD)의 출력이 '로우'이면 트랜지스터(Q2)의 베이스에는 '로우'신호가 인가되므로 트랜지스터(Q2)가 오프됨에 따라 밧데리 백업부(2)내의 트랜지스터(Q1)도 오프되므로 다이오드(D4)를 통해 밧데리(BAT)의 충전전압이 RAM(1)의 전원단자(Vcc)에 인가되어 RAM(1)에 저장되어 있는 데이타를 전원단의 공급전압(Vcc)의 변동과는 무관하게 보호할 수 있는 것이다.
한편, 전원전압(Vcc) 이 안정되게 공급되고, 중앙처리기(4) 가 정상적으로 동작하여 중앙처리기(4)로부터 출력되는 감사펄스
Figure kpo00002
가 제2도의 (a)와 같이 일정한 주기를 갖고 계속 출력되면 다이오드(D3)를 거쳐 제어부(5)내의 타이머 IC(T)의 트리거 단자(TR)에 인가되는 신호는 저항(R9,R10)과 콘덴서(C2)에 의해 제2도의 (b)와 같이 변환되어 입력됨에 따라 그의 출력단자(Q)에서는 제2도의 (다)와 같은 '하이'신호가 출력된다.
그러나 전원이 오프되거나 중앙처리기(4)가 오동작을 하여 그의 감사펄스단자( )에서 출력되는 신호가 제3도의 (a)와 같이 '하이'상태가 되면 타이머 IC(T)의 트리거 단자(TR)에는 제3도의 (b)와 같은 신호가 인가되므로 그의 특성상 발진을 하게 되어 타이머 IC(T)의 출력단자(Q)에는 제3도의(다)와 같은 '로우'신호가 출력된다.
따라서 중앙처리기(4)에 '하이'리세트(RESET) 및 '로우'리세트
Figure kpo00003
신호가 인가되므로 중앙처리기(4)는 리세트가 된다.
또한 타이머 IC(T)가 정상적으로 동작할 때에는 그의 '하이'출력이 비상절환부(6)내의 반전기(G3,G4)를 거쳐 트랜지스터(Q3)의 베이스에 '하이'신호로 인가되므로 트랜지스터(Q3)가 온되어 릴레이(RL1-RL3)가 구동되는데, 이때 릴레이(RL1-RL3)의 접점은 각부가 정상적으로 동작될때 국선을 소형간이 교환기의 국선회로에 연결시켜 주도록 구성되어 있다.
따라서 전원이 오프되거나 중앙처리기(4)가 오동작을 하여 타이머 IC(T)의 출력이 '로우'이면 반전기(G4)의 출력이 '로우'임에 따라 트랜지스터(Q3)가 오프되므로 릴레이(RL1-RL3)가 오프되어 소형간이 교환기에 연결되어 있던 국선은 일반 전화기에 연결됨에 따라 시스템의 지속성과 신뢰도 및 효율을 보다 더 높일 수 있게 되는 것이다.
또한 타이머 IC(T)의 리세트 단자(RST)는 전원검출부(3)내의 반전기(G2)의 출력단에 연결되어 있던 전원에 이상이 발생되었을 때 타이머 IC(T)의 출력을 '로우'상태로 유지시킬 수가 있게 되어 중앙처리기(4)를 리세트시킬 수 있음과 동시에 비상절환부(6)내의 트랜지스터(Q3)를 턴오프시킬 수 있다.
한편, 정상적으로 동작하던 중 전원이 순간적으로 오프, 온될 경우에는 타이머 IC(T)의 출력(Q)이 '로우'상태이므로 콘덴서(C4)에 충전되어 있던 전하는 다이오드(D6)를 통해 방전되지만 콘덴서(C5)에 충전된 전하가 방전될 때까지는 트랜지스터(Q3)가 온된 상태를 유지하게 되므로 릴레이(RL1-RL3)의 동작에는 아무런 영향을 미치지 않게 되어 사용중인 국선에는 아무런 영향을 미치지 않게 된다.
이상에서 설명한 바와같이 본 발명에 의하면 소형간이 교환기의 출력전압의 변동이 있을 경우와 마이크로컴퓨터내의 중앙처리기가 오동작을 할때 출력되는 소정신호를 감지하여 중앙처리기를 리세트 시킬 수 있고, 동시에 밧데리 백업회로로서 RAM에 기억된 데이타를 보호하면서 칩인에이블을 방지할 수 있으며, 또한 국선 비상절환용 릴레이로 출력전압이 차단되었을 경우에는 국선을 일반전화기에 연결하여 사용하게 하므로서 시스템의 지속성과 신뢰성을 보다 더 향상시킬 수 있으며, 특히 국선사용중 순간적인 전원 오프, 온시에는 짧은 일정시간 동안만 국선이 끊어지지 않도록 하므로서 소형간이 교환기의 효율을 극대화시킬 수 있는효과를 얻을 수 있는 것이다.

Claims (1)

  1. 전원전압(Vcc) 차단시 RAM(1)에 전원을 공급하여 RAM(1)에 기억된 데이타의 소멸을 방지하는 밧데리 백업부(2)와, 소형 교환기의 전윈단으로 공급되는 전원전압(Vo)을 검출하여 RAM(1)을 억세스하거나 밧데리 백업부(2)를 제어함과 동시에 타이머 IC(T)의 리세트 여부를 결정하는 전원검출부(3)와, 중앙처리기(4)로부터 입력되는 감시펄스
    Figure kpo00004
    를 입력받아 중앙처리기(4)의 리세트(RESET)여부와 비상절환부(6)를 제어하는 제어부(5)와, 제어부(5)에서 출력되는 소정신호를 입력받아 비상절환용 릴레이(RL1-RL3)를 제어하여 국선을 소형 교환기 및 일반 전화기에 각각 연결시켜주는 비상절환부(6)와를 상호 연결 구성하여서 됨을 특징으로 하는 소형 전화교환기내의 중앙처리기 자동 리세트 회로.
KR1019890015674A 1989-10-31 1989-10-31 소형전화 교환기내의 중앙처리기 자동 리세트회로 KR950014627B1 (ko)

Priority Applications (1)

Application Number Priority Date Filing Date Title
KR1019890015674A KR950014627B1 (ko) 1989-10-31 1989-10-31 소형전화 교환기내의 중앙처리기 자동 리세트회로

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
KR1019890015674A KR950014627B1 (ko) 1989-10-31 1989-10-31 소형전화 교환기내의 중앙처리기 자동 리세트회로

Publications (2)

Publication Number Publication Date
KR910009037A KR910009037A (ko) 1991-05-31
KR950014627B1 true KR950014627B1 (ko) 1995-12-11

Family

ID=19291184

Family Applications (1)

Application Number Title Priority Date Filing Date
KR1019890015674A KR950014627B1 (ko) 1989-10-31 1989-10-31 소형전화 교환기내의 중앙처리기 자동 리세트회로

Country Status (1)

Country Link
KR (1) KR950014627B1 (ko)

Families Citing this family (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP3085376B2 (ja) * 1998-10-30 2000-09-04 住友電気工業株式会社 電界効果トランジスタ
KR100480298B1 (ko) * 2001-10-13 2005-04-07 삼성전자주식회사 무 전원 전화 통화시 통화 안정화 전화장치 및 그 제어 방법

Also Published As

Publication number Publication date
KR910009037A (ko) 1991-05-31

Similar Documents

Publication Publication Date Title
EP0426663B1 (en) Apparatus for defined switching of a microcomputer to standby mode
US4422163A (en) Power down circuit for data protection in a microprocessor-based system
US5315549A (en) Memory controller for nonvolatile RAM operation, systems and methods
US4827149A (en) Operation halting circuit
EP0440204A2 (en) Semiconductor integrated circuit device having main power terminal and backup power terminal independently of each other
CN109491487B (zh) 多功能电源序列发生器和监控器芯片
KR950014627B1 (ko) 소형전화 교환기내의 중앙처리기 자동 리세트회로
US5119264A (en) Keyboard anti-lockout circuit
EP0661802B1 (en) Operational amplifier protection circuit using, either in working conditions or at start-up, identical circuit elements for detecting permanent output abnormal conditions
JPH10105422A (ja) 保護装置の制御回路
JP2504502B2 (ja) 集積回路カ―ド
US6084961A (en) Circuit for monitoring battery voltages of telephone terminal facility, using power detector temporarily activated by ringing or off-hook signal
KR890002157Y1 (ko) 비상시 데이타 보호회로
KR100207122B1 (ko) 자동차의 운행정보 기록 시스템에서 데이터 안정화장치
SU1434504A1 (ru) Запоминающее устройство с сохранением информации при аварийном отключении питани
JPS61141059A (ja) 端末装置
KR960005586Y1 (ko) Plc의 밧데리 백업회로
KR940003089Y1 (ko) 전자레인지의 순간정전 보상장치
JPH1028330A (ja) 分散電源用系統連系システム
KR0136864Y1 (ko) 메모리 백업 장치
KR0121498Y1 (ko) 메모리 백업 전원 공급장치
JPS62157955A (ja) メモリプロテクト回路
KR0127560Y1 (ko) 메모리 백업장치
KR890001224B1 (ko) 마이크로프로세서를 이용한 시스템에 있어서 리세트 및 데이타 보호회로
JP2597552B2 (ja) 電子交換機の電源バツクアツプ方式

Legal Events

Date Code Title Description
A201 Request for examination
G160 Decision to publish patent application
E701 Decision to grant or registration of patent right
GRNT Written decision to grant
FPAY Annual fee payment

Payment date: 20061129

Year of fee payment: 12

LAPS Lapse due to unpaid annual fee