KR0136864Y1 - 메모리 백업 장치 - Google Patents

메모리 백업 장치 Download PDF

Info

Publication number
KR0136864Y1
KR0136864Y1 KR2019960000074U KR19960000074U KR0136864Y1 KR 0136864 Y1 KR0136864 Y1 KR 0136864Y1 KR 2019960000074 U KR2019960000074 U KR 2019960000074U KR 19960000074 U KR19960000074 U KR 19960000074U KR 0136864 Y1 KR0136864 Y1 KR 0136864Y1
Authority
KR
South Korea
Prior art keywords
power
memory
integrated device
watchdog reset
monitoring
Prior art date
Application number
KR2019960000074U
Other languages
English (en)
Other versions
KR970050166U (ko
Inventor
차정훈
Original Assignee
김주용
현대전자산업주식호사
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 김주용, 현대전자산업주식호사 filed Critical 김주용
Priority to KR2019960000074U priority Critical patent/KR0136864Y1/ko
Publication of KR970050166U publication Critical patent/KR970050166U/ko
Application granted granted Critical
Publication of KR0136864Y1 publication Critical patent/KR0136864Y1/ko

Links

Classifications

    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F1/00Details not covered by groups G06F3/00 - G06F13/00 and G06F21/00
    • G06F1/26Power supply means, e.g. regulation thereof
    • G06F1/30Means for acting in the event of power-supply failure or interruption, e.g. power-supply fluctuations
    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F11/00Error detection; Error correction; Monitoring
    • G06F11/07Responding to the occurrence of a fault, e.g. fault tolerance
    • G06F11/14Error detection or correction of the data by redundancy in operation
    • G06F11/1402Saving, restoring, recovering or retrying

Landscapes

  • Engineering & Computer Science (AREA)
  • Theoretical Computer Science (AREA)
  • Physics & Mathematics (AREA)
  • General Engineering & Computer Science (AREA)
  • General Physics & Mathematics (AREA)
  • Quality & Reliability (AREA)
  • Power Sources (AREA)
  • Techniques For Improving Reliability Of Storages (AREA)

Abstract

본 고안은 전원의 불량으로 인하여 시스템이 정지될 경우에 작업한 소정의 데이터를 메모리에 백업시키는 것이다.
본 고안은 동작 전원이 차단될 경우에 이를 바로 검출하고, 배터리의 충전 전원을 메모리에 백업용 전원으로 인가함과 아울러 마이크로 프로세서에 동작 전원의 차단을 알려 작업한 데이터를 모두 메모리에 백업시키는 것으로서 전원 모니터링/워치독 리세트용 집적소자(2)를 구비하여 동작 전원의 차단을 검출하고, 동작 전원이 정상으로 공급될 경우에 전원 모니터링/워치독 리세트용 집적소자(2)의 제어에 따라 전원 스위칭부(3)가 메모리(4)에 정상으로 동작 전원을 공급하며, 동작 전원이 차단될 경우에 전원 모니터링/워치독 리세트용 집적소자(2)가 이를 검출하여 배터리(BAT)의 전원을 메모리(4)에 백업용 전원으로 공급함과 아울러 이를 마이크로 프로세서(6)에 알리며, 마이크로 프로세서(6)는 전원 모니터링/워치독 리세트용 집적소자(2)의 출력신호로 전원에 이상이 있음을 판단하고, 작업한 데이터를 메모리에 백업시킨다.

Description

메모리 백업 장치
제1도는 본 고안의 메모리 백업 장치의 구성을 보인 회로도이다.
* 도면의 주요부분에 대한 부호의 설명
1 : 전원 레벨 검출부 2 : 전원 모니터링/워치독 리세트용 집적소자
3 : 전원 스위칭부 4 : 메모리
5 : 디코더 6 : 마이크로 프로세서
B+: 동작 전원 BAT : 백업용 배터리
본 고안은 컴퓨터 시스템을 비롯한 각종 제어 시스템에 있어서, 전원의 불량으로 인하여 시스템이 정지될 경우에 작업한 소정의 데이터를 메모리에 백업(back-up)시키는 메모리 백업 장치에 관한 것이다.
일반적으로 제어 시스템에 정상적으로 동작 전원이 공급되고, 마이크로 프로세서의 제어에 따라 소정의 동작을 수행하고 있는 상태에서 전원의 불량 등으로 인하여 동작전원이 차단될 경우에 시스템의 동작이 정지되면서 현재까지 작업한 소정의 데이터를 잃어버리게 되고, 다시 동작 전원이 정상으로 공급될 경우에 처음부터 작업을 다시 수행해야 한다.
그러므로 동작 전원이 정상으로 공급되는 지를 판단하고, 동작 전원이 공급되지 않을 경우에 작업한 소정의 데이터를 메모리에 백업시켜 두는 것이 바람직하다.
동작 전원이 차단될 경우에 작업한 데이터를 메모리에 백업시키는 백업 장치로서는 여러 가지가 개발 및 사용되고 있다.
그러나 이들 종래의 백업 장치는 구성이 매우 복잡함은 물론 동작 전원의 차단을 검출하여 작업한 데이터를 메모리에 백업시킬 때까지 소요되는 시간이 많고, 이로 인하여 작업한 데이터를 원활하게 백업시키지 못하는 문제점이 있었다.
따라서 본 고안의 목적은 동작 전원이 차단될 경우에 이를 바로 검출하고, 배터리의 충전 전원을 메모리에 백업용 전원으로 인가함과 아울러 마이크로 프로세서에 동작 전원의 차단을 알려 작업한 데이터를 모두 메모리에 백업시키는 메모리 백업 장치를 제공하는 데 있다.
이러한 목적을 달성하기 위한 본 고안의 메모리 백업 장치는 전원 모니터링/워치독(watchdog) 리세트용 집적 소자를 구비하여 동작 전원의 차단을 검출하고, 동작 전원이 정상으로 공급될 경우에 전원 모니터링/워치독 리세트용 집적소자의 제어에 따라 전원 스위칭부가 메모리에 정상으로 동작 전원을 공급하며, 동작 전원이 차단될 경우에 전원 모니터링/워치독 리세트용 집적소자가 이를 검출하여 배터리의 전원을 메모리에 백업용 전원으로 공급함과 아울러 이를 마이크로 프로세서에 알리며, 마이크로 프로세서는 전원 모니터링/워치독 리세트용 집적소자의 출력신호로 전원이 차단되었음을 판단하고, 작업한 데이터를 메모리에 백업시키는 것을 특징으로 한다.
이하, 첨부된 도면을 참조하여 본 고안의 메모리 백업 장치를 상세히 설명한다.
제1도는 본 고안의 메모리 백업 장치의 구성을 보인 회로도이다. 이에 도시된 바와 같이, 저항(R1,R2)으로 동작 전원(B+)을 분할하여 레벨을 검출하는 전원레벨 검출부(1)와, 백업용 배터리(BAT)와, 상기 전원 레벨 검출부(1)의 출력신호로 동작전원(B+)의 정상 공급을 판단하여 정상 공급될 경우에 동작 전원(B+)이 공급되게 제어하고 이상이 있을 경우에 데이터의 백업을 제어함과 아울러 배터리(BAT)의 전원을 백업용 전원으로 출력하는 전원 모니터링/워치독 리세트용 집적소자(2)와, 상기 전원 모니터링/워치독 리세트용 집적소자(2)의 제어에 따라 트랜지스터(Q)가 온 및 오프되면서 상기 동작 전원(B+)을 스위칭하는 전원 스위칭(3)와, 상기 전원 모니터링/워치독 리세트용 집적소자(2)의 제어에 따라 인에이블 상태로 되면서 상기 전원 스위칭부(3) 및 전원 모니터링/워치독 리세트용 집적소자(2)의 출력 전원을 동작 전원으로 하여 데이터를 저장 및 출력하는 메모리(4)와, 상기 전원 모니터링/워치독 리세트용 집적소자(2)를 인에이블 시키는 디코더(5)와, 상기 전원 모니터링/워치독 리세트용 집적소자(2)의 제어에 따라 상기 메모리(4)에 데이터를 백업시키는 마이크로 프로세서(6)로 구성하였다.
이와 같이 구성된 본 고안의 메모리 백업 장치는 전원(B+)이 인가된 상태에서 디코더(5)가 칩 인에이블 신호(/CEI)를 출력함에 따라 전원 모니터링/워치독 리세트용 집적소자(2)가 인에이블되어 정상으로 동작하게 된다.
이와 같은 상태에서 전원 레벨 검출부(1)는 전원(B+)을 저항(R1,R2)으로 분할하여 전원의 레벨을 검출하고, 검출한 전원의 레벨을 전원 모니터링/워치독 리세트용 집적소자(2)에 입력시키게 된다.
그러면, 전원 모니터링/워치독 리세트용 집적소자(2)는 전원 레벨 검출부(1)의 출력신호로 동작 전원(B+)이 정상으로 공급되는 지를 판단한다.
여기서, 동작 전원(B+)이 정상으로 공급되는 것으로 판단될 경우에 전원 모니터링/워치독 리세트용 집적소자(2)는 전원 스위칭부(3)로 저전위의 제어 신호를 출력하고, 출력한 제어신호에 따라 트랜지스터(Q)가 온되므로 동작 전원(B+)이 트랜지스터(Q)를 통해 메모리(4)에 인가되어 메모리(4)가 정상으로 동작하게 된다.
이와 같은 상태에서 정정 또는 공급되는 전원의 불량 등으로 인하여 전원(B+)의 레벨이 정상보다 낮을 경우에 전원 모니터링/워치독 리세트용 집적소자(2)는 동작 전원(B+)에 이상이 있음을 판단하고, 배터리(BAT)의 전원을 출력함과 아울러 전원 스위칭부(3)로 고전위를 출력하게 된다.
그러면, 상기와는 반대로 트랜지스터(Q)가 오프되고, 배터리(BAT)의 전원이 메모리(4)에 백업용 전원으로 공급된다.
그리고 전원 모니터링/워치독 리세트용 집적소자(2)는 제어신호(/NMI)를 출력하여 마이크로 프로세서(6)에 동작 전원(B+)에 이상이 있음을 알리고, 이로 인하여 마이크로 프로세서(6)는 메모리(4)를 제어하여 현재 작업중인 소정의 데이터를 메모리(4)에 백업시키게 된다.
이상에서와 같이 본 고안은 공급되는 동작 전원에 이상이 있을 경우에 메모리에 백업용 전원을 인가하여 계속 정상으로 동작시키면서 현재 작업중인 소정의 데이터를 메모리에 백업시키는 것으로서 회로의 구성이 매우 간단하고, 전원에 이상이 있을 경우에 신속하게 동작하여 데이터를 모두 백업시켜 다시 전원이 정상으로 공급될 경우에 바로 다음의 작업을 수행할 수 있다.

Claims (1)

  1. 동작 전원(B+)을 분할하여 레벨을 검출하는 전원 레벨 검출부(1)와, 백업용 배터리(BAT)와, 상기 전원 레벨 검출부(1)의 출력신호로 동작 전원(B+)의 정상 공급을 판단하여 정상 공급될 경우에 동작 전원(B+)이 공급되게 제어하고 이상이 있을 경우에 데이터의 백업을 제어함과 아울러 배터리(BAT)의 전원을 백업용 전원으로 출력하는 전원 모니터링/워치독 리세트용 집적소자(2)와, 상기 전원 모니터링/워치독 리세트용 집적소자(2)의 제어에 따라 상기 동작 전원(B+)을 스위칭하는 전원 스위칭부(3)와, 상기 전원 모니터링/워치독 리세트용 집적소자(2)의 제어에 따라 인에이블 상태로 되면서 상기 전원 스위칭부(3) 및 전원 모니터링/워치독 리세트용 집적소자(2)의 출력 전원을 동작 전원으로 하여 데이터를 저장 및 출력하는 메모리(4)와, 상기 전원 모니터링/워치독 리세트용 집적소자(2)를 인에이블시키는 디코더(5)와, 상기 전원 모니터링/워치독 리세트용 집적소자(2)의 제어에 따라 상기 메모리(4)에 데이터를 백업시키는 마이크로 프로세서(6)로 구성됨을 특징으로 하는 메모리 백업 장치.
KR2019960000074U 1996-01-05 1996-01-05 메모리 백업 장치 KR0136864Y1 (ko)

Priority Applications (1)

Application Number Priority Date Filing Date Title
KR2019960000074U KR0136864Y1 (ko) 1996-01-05 1996-01-05 메모리 백업 장치

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
KR2019960000074U KR0136864Y1 (ko) 1996-01-05 1996-01-05 메모리 백업 장치

Publications (2)

Publication Number Publication Date
KR970050166U KR970050166U (ko) 1997-08-12
KR0136864Y1 true KR0136864Y1 (ko) 1999-04-01

Family

ID=19449014

Family Applications (1)

Application Number Title Priority Date Filing Date
KR2019960000074U KR0136864Y1 (ko) 1996-01-05 1996-01-05 메모리 백업 장치

Country Status (1)

Country Link
KR (1) KR0136864Y1 (ko)

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US8099617B2 (en) 2007-02-23 2012-01-17 Samsung Electronics Co., Ltd. Computer apparatus and power supply method thereof

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US8099617B2 (en) 2007-02-23 2012-01-17 Samsung Electronics Co., Ltd. Computer apparatus and power supply method thereof

Also Published As

Publication number Publication date
KR970050166U (ko) 1997-08-12

Similar Documents

Publication Publication Date Title
US7408475B2 (en) Power supply monitoring device
JPH02272614A (ja) 電源故障保護装置及び方法
KR20150129517A (ko) 메모리 데이터 백업 기능을 갖는 전자장치
KR0136864Y1 (ko) 메모리 백업 장치
JPS6230442B2 (ko)
JP3153220B2 (ja) 電源制御方式
JP2687520B2 (ja) 補助バッテリのバッテリ保守装置
KR20050112171A (ko) 컴퓨터에서 내장 배터리를 이용한 데이터 백업 방법 및 그장치
KR100577800B1 (ko) 컴퓨터 시스템의 자동 백업 장치 및 방법
JPS61141059A (ja) 端末装置
JPH02264317A (ja) データ処理装置
JPS61169036A (ja) システム監視装置
JPS6022367B2 (ja) 停電検出装置
JPH02114827A (ja) バックアップ電源装置
JPH03223916A (ja) 予備電源装置、予備電力供給方法、電子機器、および情報処理システム
JPH06103480B2 (ja) 停電処理装置
JPH06161908A (ja) メモリ制御装置
JPS62138943A (ja) メモリ装置
JPS6326748A (ja) メモリの異常判別方法
JPH0519897A (ja) 情報処理装置のリセツト制御回路
JPH08204364A (ja) パッケージ実装変化監視機能を有する制御装置
JPH01102658A (ja) ファイル書込みバックアップ方式
JPH01171050A (ja) メモリデータの信頼性判定装置
JPH0312722A (ja) 分散処理システム
JPS61141058A (ja) バツテリチエツク機能付メモリ装置

Legal Events

Date Code Title Description
A201 Request for examination
E701 Decision to grant or registration of patent right
REGI Registration of establishment
LAPS Lapse due to unpaid annual fee