KR950009462A - 프로세스 제어 접속기의 버스 중재회로 - Google Patents

프로세스 제어 접속기의 버스 중재회로 Download PDF

Info

Publication number
KR950009462A
KR950009462A KR1019930017502A KR930017502A KR950009462A KR 950009462 A KR950009462 A KR 950009462A KR 1019930017502 A KR1019930017502 A KR 1019930017502A KR 930017502 A KR930017502 A KR 930017502A KR 950009462 A KR950009462 A KR 950009462A
Authority
KR
South Korea
Prior art keywords
bus
control connector
process control
arbitration circuit
signal
Prior art date
Application number
KR1019930017502A
Other languages
English (en)
Inventor
윤지성
Original Assignee
이헌조
주식회사 금성사
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 이헌조, 주식회사 금성사 filed Critical 이헌조
Priority to KR1019930017502A priority Critical patent/KR950009462A/ko
Publication of KR950009462A publication Critical patent/KR950009462A/ko

Links

Landscapes

  • Bus Control (AREA)

Abstract

본 발명은 프로세스 제어 접속기(PCI)의 버스 중재회에 관한 것으로, 프로그래머블 어레이로직(PAL)과 3상구동부(20)와 버스순차선택부(30)를 구비하여, 버스사용권을 갖는 다수의 디바이스들로부터 버스사용요구가 있을 때 버스사용을 요구한 디바이스를 찾아내기 위하여 우선순위가 높은쪽에서부터 낮은쪽으로 버스사용요구를 검사할 필요없이 즉시 인지할 수 있기 때문에 버스사용허락을 위해 지연되는 시간을 최소화 시킬 수 있는 효과가 있다.

Description

프로세스 제어 접속기의 버스 중재회로
본 내용은 요부공개 건이므로 전문내용을 수록하지 않았음
제2도는 본 발명에 의한 프로세서 제어 접속기의 버스 중재 회로와 주변장치의 연결 구성도,
제3도는 제2도의 동작 타이밍도,
제4도는 본 발명에 의한 프로세서 제어 접속기의 버스 중재 회로의 상세도.

Claims (2)

  1. 프로세서 제어 접속기 버스(3)상의 디바이스로부터 인가된 각각의 버스사용요구신호 및 프로세스 제어 접속기의 버스제어기(2)의 출력신호를 입력으로 하여, 프로그램된 계산식에 따라 각 디바이스로 전송될 버스사용허락신호를 산출하는 프로그래머블 어레이로직(10)과, 상기 프로세스 제어 접속기의 버스 제어기(2)로 부터 출력된 버스사용 허락신호가 활성화 될 때마다 각 디바이스에 버스사용허락신호가 인가되도록 하는 3상 구동부(20) 및 동시에 2개이상의 디바이스가 버스사용을 요구하면 순차적으로 버스사용을 허락하는 버스순차 선택부(30)를 구비하여 이루어지는 것을 특징으로 하는 프로세스 제어 접속기의 버스 중재회로.
  2. 제1항에 있어서, 상기 버스순차선택부(30)는 카운터로 구성됨을 특징으로 하는 프로세스 제어 접속기의 버스 중재회로.
    ※참고사항: 최초출원 내용에 의하여 공개하는 것임.
KR1019930017502A 1993-09-02 1993-09-02 프로세스 제어 접속기의 버스 중재회로 KR950009462A (ko)

Priority Applications (1)

Application Number Priority Date Filing Date Title
KR1019930017502A KR950009462A (ko) 1993-09-02 1993-09-02 프로세스 제어 접속기의 버스 중재회로

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
KR1019930017502A KR950009462A (ko) 1993-09-02 1993-09-02 프로세스 제어 접속기의 버스 중재회로

Publications (1)

Publication Number Publication Date
KR950009462A true KR950009462A (ko) 1995-04-24

Family

ID=66817402

Family Applications (1)

Application Number Title Priority Date Filing Date
KR1019930017502A KR950009462A (ko) 1993-09-02 1993-09-02 프로세스 제어 접속기의 버스 중재회로

Country Status (1)

Country Link
KR (1) KR950009462A (ko)

Similar Documents

Publication Publication Date Title
KR880011675A (ko) 프로그램 가능한 dma 제어기용 컴퓨터 시스템
CA2050129A1 (en) Dynamic bus arbitration with grant sharing each cycle
GB2319642A (en) A system and method for increasing functionality on the peripheral component interconnect bus
KR970076288A (ko) 핫 플러거블 모듈식 베이를 갖는 휴대용 컴퓨터를 제공하는 방법 및 장치
EP0348672A3 (en) A data processing system bus architecture
KR900005311A (ko) 인터럽트제어장치
ES549805A0 (es) Disposicion destinada a repartir prioridad a ordenadores quecontienen procesadores de dos tipos
KR950009462A (ko) 프로세스 제어 접속기의 버스 중재회로
KR940018763A (ko) 데이타 처리 장치에서 메모리로부터 다중 프로세서의 데이타전송 효율을 향상시키기 위한 방법 및 장치.
KR910003475A (ko) 시퀀스 제어장치
KR910008592A (ko) Cpu의 버스 소유권의 해제 방지 지연 논리
JPS62145411A (ja) システムリセツト制御方式
KR880011679A (ko) Dma 억세스 중재 장치
KR960001267B1 (ko) 타이콤(ticom) 시스템의 입출력 처리 장치 중재기
KR930018387A (ko) 인터럽트 처리장치
SU877541A1 (ru) Устройство управлени обращением к пам ти
KR950023096A (ko) 시스템 버스상의 인터럽트 벡터값 전달장치
KR890017620A (ko) 다중 버스 마이크로 컴퓨터 시스템
KR940015836A (ko) 버스 (bus) 사용권 아비트레이션 회로
KR950020194A (ko) 인터트립라인의 공유장치
KR940017435A (ko) 프로세서간 직렬버스통신 방법 및 장치
KR940017433A (ko) 기지국 장치내의 입출력 버스를 액세스하는 라인드라이버 제어회로
KR940015859A (ko) 타이콤 시스템의 인터럽트 중재장치
KR970002614A (ko) 프로그램 카운터 데이타를 이용한 오동작 방지회로
KR950004741A (ko) 시스템 제어 모듈 보드의 병렬버퍼 시스템

Legal Events

Date Code Title Description
WITN Withdrawal due to no request for examination