KR950004205B1 - 컴퓨터 시스템의 전원 제어 방법 및 장치 - Google Patents

컴퓨터 시스템의 전원 제어 방법 및 장치 Download PDF

Info

Publication number
KR950004205B1
KR950004205B1 KR1019910019640A KR910019640A KR950004205B1 KR 950004205 B1 KR950004205 B1 KR 950004205B1 KR 1019910019640 A KR1019910019640 A KR 1019910019640A KR 910019640 A KR910019640 A KR 910019640A KR 950004205 B1 KR950004205 B1 KR 950004205B1
Authority
KR
South Korea
Prior art keywords
voltage
supply
switch
component
power switch
Prior art date
Application number
KR1019910019640A
Other languages
English (en)
Other versions
KR920010448A (ko
Inventor
리오지 니노미야
Original Assignee
가부시끼가이샤 도시바
아오이 죠이치
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 가부시끼가이샤 도시바, 아오이 죠이치 filed Critical 가부시끼가이샤 도시바
Publication of KR920010448A publication Critical patent/KR920010448A/ko
Application granted granted Critical
Publication of KR950004205B1 publication Critical patent/KR950004205B1/ko

Links

Classifications

    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F1/00Details not covered by groups G06F3/00 - G06F13/00 and G06F21/00
    • G06F1/26Power supply means, e.g. regulation thereof

Abstract

내용 없음.

Description

컴퓨터 시스템의 전원 제어 방법 및 장치
제 1 도는 전원의 전원회로에 있어서 소프트 스타트 제어를 행하기 위한 회로를 나타내는 도면.
제 2 도는 본 발명 실시예에서 사용되는 컴퓨터 시스템의 구성을 나타내는 블록도.
제 3도는 본 발명의 실시예인 전원 회로의 구성을 나타내는 블록도.
제 4 도는 본 발명의 실시예의 전원 콘트롤러내의 CPU에 있어서 제 l 의 전압 공급 플로우 챠트.
제 5 도는 본 발명의 실시예에 있어서 리듐 처리가 실시 가능한 메인 CPU에 있어서의 동작 플로우 챠트 제6a도 및 제6b도는 본 발명 실시예의 전원 콘트롤러 내의 CPU에 있어서의 제 2 전압 공급 제어 플로우챠트.
* 도면의 주요 부분에 대한 부호의 설명
10 : 시스템 버스 14 : 직접 메모리 액세스 콘트롤러
15 : 프로그램 가능 인터럽트 콘트롤러 16 : 프로그램 가능 시간 간격 계수기
40 : 확장 버스 커넥터 50 : 전원 콘트롤러
60 : DC/DC 컨버터 70,71,72,73 : FET스위치
랩탑타입의 퍼스널컴퓨터, 워드프로세서 등의 많은 전자기기는 AC어댑터, 충전가능한 내장전지, 혹은 그 모두를 사용해서 동작한다.
이와같은 전자기기에 있어서는 전자기기의 각 컴포넌트에 대용량의 콘덴서가 설치되어 있다. 따라서 전원이 오프되었을때 소정 시간이 경과하지 않으면 전원라인의 전원전압은 0V로 되지 않는다.
예를들면 +5V의 전압을 공급하는 전원의 전원라인에 약 3000uF의 콘덴서가 설치되고 전윈 오프시에 있어서의 부하가 약 100Ω일 경우 전원이 오프된후 전원전압이 1V로 될때까지에 요하는 시간은 약 480ms이다.
전자기기의 전원이 오프된 직후에 그 전원이 재차 온되었을 경우에는 전원라인의 전원전압이 충분히 저하하고 있지않은 상태에서 전원이 온되므로 다음과 같은 문제가 생긴다.
예컨대 하드 디스크 드라이브에 있어서 전원이 오프된 후 바로 전원이 온되었을 경우, 하드디스크 드라이브에서 사용되는 모터가 정상으로 동작할때에 시간이 걸린다 즉, 모터의 구동중에 전원이 오프된 경우, 관성에 의하여 모터내의 로우터는 잠시 계속회전하나 이 상태에서 로우터가 회전하고 있는 사이에 전원이 온되었을 경우, 하드 디스크 드라이브는 로우터의 회전을 완전히 정지시킨 후 재차 모터를 구동함으로써 로우터를 회전하도록 동작 하기 때문에 모터가 정상으로 동작할때까지에 시간이 걸린다.
또 전원내의 전원회로에 었어서의 통상 전원이 온되었을때 부터 점차로 전원 전압을 증가시키는 제어 즉 소프트 스타트 제어가 행해진다. 제1도는 소프트 스타트 제어를 행하기 위하여 사용되는 회로를 나타내는 도면이다. 제1도에 있어서 스위칭 듀티의 최대치를 결정하기 위하여 사용되는 스위칭레규례이터(1)의 단자DTC의 단자 전압이 낮아짐에 따라 스위칭 듀티의 최대치가 커진다. 전원이 온되었을 경우 단자 REP로 부터 저전압이 공급되고 콘덴서(2)가 충전됨에 따라 단자 DTC의 단자 전압이 저하한다 단자 DTC의 단자전압이 충분히 저하할때까지의 시간은 저항(3)과 콘덴서(2)의 시정수에 의하여 결정된다. 여기서 전원이 오프된 직후에 전원이 오프되었을 경우, 콘덴서(2)는 충분히 방전되지 않았으므로, 소프트 스타트 제어를 정상으로 행할 수 없다. 따라서 전원 온시에 스프트 스타트 제어가 행하여 지지 않을 경우 전원회로의 전원라인에 실치되어 있는 콘덴서를 충전하기 위하여 스위치용 FET(fleld effect transistor)에 대전류가 흐르게되고 이것에 의하여 FET가 파괴되게 된다.
이상과 같은 전원 회로의 전원 라인에 콘덴서가 설치되어 있는 DL구동의 전자기기에 있어서는 전원이 온된 직후에 재차 전원이 온되는 경우에 상술한 바와같은 문제가 생기고 있다.
또 리듐 기능을 가지는 퍼스널 컴퓨터와 같은 전자기기에서 전원이 온되었을 경우, 전원이 오프되는 직전의 시스템의 상태를 복원하기 위한 데이다 복원 처리 즉 리듐 처리가 행해진다. 그러나 이 리듐 처리 중에전원이 오프되었을 경우 복원중인 데이타군의 일부가 파괴되어 버리는 일이 있다 따라서 재차 전원이 온되고 리듐 처리가 실행되어도 일부가 끈어진 채의 네이다군 밖에 복원할 수 없다 그워에 예컨대 최근에 개발된 인텔사의 80386SL CPU를 지니는 퍼스널 컴퓨터에 있어서는 리듐 처리 중에 전원이 오프되었을 경우 이CPU가 폭주해 버리는 일이 있다.
이상의 점에서 전원이 오프된 직후에 전원에 다시 온되었을 경우 혹은 리듐 처리 중에 전원이 오프된 경우에 있어서도 정상적인 동작을 행할 수 있는 전자기기가 요망되고 있다.
본 발명의 목적은 컴퓨터 시스템에 있어서의 전원 제어 방법과 장치를 제공하는 일이다.
본 발명에 의하면 복수의 컴포넌트를 지니는 컴퓨터 시스템에 있어서 전원스위치와 각 컴포넌트에 전압을 공급하는 공급수단과, 상기 전원스위치의 스위칭 상태를 모니터하고, 상기 전원스위치의 스위칭 상태에 의하여 상기 공급수단을 제어하는 제어 수단을 가지고, 상기 제어 수단은 상기 각 컴포넌트에 대한 전원 공급이 금지되어 있을 경우, 전원의 공급을 금지한때 부터 소정시간을 경과할때까지 각 컴포넌트에 대한 전압공급을 계속 금지하도록 상기 공급수단을 제어하는 것을 특징으로 하는 컴퓨터시스템이 부여된다.
또 본 발명에 의하면 복수의 컴포넌트를 지니는 컴퓨터 시스템에 있어서 전원스위치와 각 컴포넌트에 전압을 공급하는 공급수단과, 상기 전원스위치 상태를 모니터하고, 상기 전원 스위치의 스위칭 상태에 의하여상기 공급수단을 제어하는 제어 수단을 지니고, 상기 제어수단은 상기 각 컴포넌트에 대하여 전압이 공급되고 있을 경우 소정의 처리가 완료할때까지 각 컴포넌트에 대하여 전압을 계속 공급하도록 상기 공급수단을 제어하는 것을 특징으로하는 컴퓨터 시스템이 주어진다.
이하 본 발명의 실시예에 대하여 도면을 참조하여 설명한다.
제2도는 본 발명 실시예에서 사용되는 컴퓨터 시스템의 구성을 나타내는 블록도이다. 제2도에 보이는 바와같이 본 컴퓨터 시스템은 시스템 버스(10), 본 시스템 전체를 제어하는 메인 CPU(central processing unit)(11), 본 시스템에 고유의 제어프로그램 등을 기억하는 ROM(read only memory)(12), RAM(randon acxess memory)(13), 다이렉트 메모리 액세스 제어를 행하는 다이렉트 메모리 액세스 콘트롤러(DMAC)(14), 프로그램에 의하여 설정이 가능한 프로그램가능 인터럽트 콘트로롤러(PIC) (15), 프로그램에의하여 설정 가능한 프로그램가능 인터벌타이머(PIT) (16), 구동배터리(17a)를 갖는 타이머 모듈로서의 리얼타임클록(RTC) (17), 전용의 카드슬롯에 접속가능한 대용량의 증설용 RAM(18), 및 리듐 기능을 실현하기 위한 백업용 데이타 등을 기억하는 백업 RAM(19)을 가지고 있다.
또, 본 컴퓨터 시스템은 플로피 디스크 콘트롤러(FDC) (20)를 갖는다 플로피 디스크 드라이브(FDD) (32) 및 (33)은 플로피 디스크 콘트롤러(20)에 접속되고 이 플로피 디스크 콘트롤러(20)에 의하여 제어된다.
또 본 컴퓨터 시스템은 프린터 콘트롤러(PRT-CONT) (21), 입출력 인터페이스로서의 유니버설 비동맹수신/송신기(universal aqsynchronous reciever/transmitter, UART) (22) 키이보드 콘트롤러(KBC) (23), 디스플레이 콘트롤러(DISP -CONT) (24), 비디오 RAM (VRAM) (25), 전원인터페이스 (PS -IF), AC어댑터 전원 콘트롤러(PC-CPU) (50)을 지니는 전원회로(30), 키이보드(36), ICD(iquid crystal dispIay) (37), 확장 버스 커넥터(EBC) (40), 하드 디스크 드라이브 인터페이스(41), 하드 디스크 드라이브(42), 전원스위치(45) 및 배터리(48)를 지닌다.
프린터 콘트롤러(21)에는 프린터(34)등이 선택적으로 접속된다. 유니버설 비동맹수신/송신기(22)에는 필요에 따라 RS232C 인터페이스 기기(35)가 접속된다. 키이보드 콘트롤러(23)는 키이보드(36)으로부터의 키이입력을 제어한다.
표시 콘트롤러(24)는 본 컴퓨터 본체에 스윙 가능하게 부착되어 있는 LCD(37), 혹은 선택적으로 접속되는 CRT(cathod ray tube) 디스플레이(38)를 제어한다.
전원 인터페이스(28)는 전원회로(30)의 전원 콘트롤러(50)와의 사이에서 시리얼 데이타 전송을 행한다.
AC어댑터(29)는 본 컴퓨터 시스템에 접속가능하다. 또 AC어댑터(29)는 외부 전원(도시생략)에 접속되고 외부 전원에서의 AC전압을 정류/평활하여 DC전압을 출력한다. 본 컴퓨터 시스템을 구동하기 위하여 AC어댑터(29)가 본 컴퓨터 시스템에 접속되어 있을 경우, AC어댑터(29)에서 전원회로(30)를 통하여 본 컴퓨터시스템의 각 컴포넌트에 전압이 공급된다.
확장 버스 커넥터(40)는 시스템의 기능 확장을 위하여 사용된다. 예컨대 확장 버스 커넥터(40)에는 외부에 부착하는 하드 디스크 드라이브가 선택적으로 접속돠된다. 혹은 각종 컴포넌트, 예를들면 키이보드, CRT디스플레이, 메모리, 본체 접속부등을 지니는 확장 유닛(도시생략)을 확장 코넥터(40)에 선택적으로 접속할수도 있다.
전원스위치(45)는 본 컴퓨터 시스템의 가동을 위하여 사용되고, 모멘타리 스위치에 의하여 구성된다. 따라서 DC전압이 전원회로(30)에서 각 컴포넌트에 공급되어 있지 않을때 즉 전원이 오프되어 있을때에 스위치(45)가 눌리운 경우 전원이 온된다. 또 DC전압이 전원회로(30)에서 각 컴포넌트에 공급되고, 시스템이동작하고 있을때 즉 전원이 온되어 있을 때에 스위치(45)가 눌리는 경우 전원이 오프된다.
배터리(48)는 충전이 가능하고 본 컴퓨터 시스템에 내장할 수 있다. AC어댑터(29)가 본 컴퓨터 시스템에 접속되어 있지 않고, 배터리(48)가 본 컴퓨터 시스템에 내장되어 있을 경우, 본 컴퓨터 시스텐템을 구동하기위하여 배터리(48)에서 전원회로를 통하여 본 컴퓨터 시스템의 각 컴포넌트에 DC전압이 공급된다. 또 배터리(48)로서 예컨대 니켈 수소 배터리가 사용된다.
여기서 전원회로(30)에 대하여 설명한다. 제3도는 본 발명 실시예의 전원회로의 구성을 나타내는 블록도이다. 제3도에 있어서 전원회로(30)는 전원 콘트롤러(50), DC/DC컨버터 (60), 전압검출기(61), (62), 저항(65), (66) 및 FET스위치(70), (71), (72), (73)에 의하여 구성된다.
AC어댑터(29)는 정전압 출력단(29a), 제어 신호 입력단(29b) 및 정전류 출력단(29c)을 갖는다. 정전압 출력단(29a), 정전류 출력단(29c)으로부터는 18V의 정전압, 2.2A의 정전류가 각각 출력된다. 또 제어 신호 입력단(29b)에는 전원 콘트롤러(50)로 부터의 제어신호가 입력된다. 이 제어신호에 의하여 정전압 혹은 정전류가 AC어댑터(29)에서 출력된다.
DC/DC컨버터(60)는 AC어댑터(29) 혹은 배터러(48)의 한쪽에서의 DC전압을 토대로 하여 소정 레벨의 DC전압을 생성하고, 생성한 소정 레벨의 DC전압을 각 컴포넌트로 공급한다. 실제로는 AC어댑터(29) 혹은 배터리(48)로 부터의 DC전압은 +18V이고, 이 DC전압을 토대로하여 +5V, +12V, +9V의 DC전압이 각각 소정의 컴포넌트에 공급된다.
전압검출기(61)는 AC어댑터(29)의 어댑터 전압 즉 정전압 출력단(29a)에서 출력되는 정전압을 검출한다. 또 전압 검출기(62)는 배터리(48)의 배터리 전압을 검출한다. 검출된 이들 전압을 토대로 하여, AC어댑터(29), 배터리(48)가 본 컴퓨터 시스템에 접속되어 있는가 여부가 판정된다.
FET스위치(70)는 AC어댑터(29) 혹은 배터리(48)에서 DC/DC컨버터(60)에 대하여 DC전압을 공급하기위하여 혹은 DC전압의 공급을 금지하기 위하여 사용된다. 즉 FET스위치(70)가 온되어 있을 경우, DC/DC컨버터(60)에 DC전압이 공급된다. 따라서 DC/DC컨버터(60)에서 각 컴포넌트에 전술한 바와같이 소정 레벨의 전압이 공급되게 된다.
FET스위치(71)는 배터리(48)에서 FET스위치(70)를 통하여 DC/DC컨버터(60)에 DC전압을 공급하기 위하여 사용된다. 따라서 FET스위치(71)가 온되었을 경우 배터리(48)에서 DC/DC컨버터(60)에 전압의 공급이 가능하게 된다.
FET스위치(72)는 AC어댑터(29)의 정전류 출력단(29c)에서 배터리(48)에 정전류를 공급하기 위하여 사용된다. 따라서 FET스위치(72)가 온되었을 경우 급속충전을 행하기 위하여 정전류가 배터리(48)에 공급된다.
FET스위치(73)는 AC어댑터(29)의 정전압 출력단(29a)에서 배터리(48)에 정전압을 공급하기 위하여 사용된다. 따라서 FET스위치(73)가 온되었을 경우 트리클 충전을 행하기 위하여 정전압이 저항(66)을 통하여 배터리(48)에 공급된다.
또한 충전 가능한 배터리에 대하여 AC어댑터에 의하여 충전이 행하여 졌을 경우 배터리가 완전 충전 상태로 된 후에 있어서도 충전 전류보다 적은 전류로 항상 충전이 행해지는바 이것을 트리클 충전이라 한다.
저항(65)은 대전류가 배터리(48)에 공급되지 않기 위한 전류 제한 저항으로 사용되고 통상 고저항치를 지닌다.
저항(66)은 트리클 충전을 행하기 위하여 사용되고 통상 저저항치, 예컨대 수 10Ω정도를 지닌다.
전원 콘트롤러(50)는 CPU(51), ROM(52), RAM(53), 타이머 (54), 출력포오트(55), A/D컨버터(56) 및 입력 포오트(57)를 지닌다.
CPU(51)는 1팁으로 구성되고 각 컴포넌트에 대한 전압 공급 제어 및 배터리(48)에 대한 급속 충전/트리클 충전 제어를 행한다.
타이머(54)는 소정의 주기로 타이머값을 CPU(51)에 출력한다.
ROM(52)는 전압 공급 제한, 급속 충전/트리클 충전 제어를 행하기 위하여 사용되는 제어 프로그램등을 기억하다.
RAM(53)는 CPU(51)의 주메모리로 사용된다. 이 RAM(53)에는 전압 공급 제어, 급속충전/트리클 충전제어로 사용되는 여러가지의 플러그, 카운터 등으로서의 메모리 영역이 할당된다.
출력포트(55)는 AC어댑터(29)의 제어 신호 입력단(29b), FET스위치(70), (71), (72), (73)에 제어 신호를출력하고, 또 전원 인터페이스(28)에 데이타를 출력한다. AC어댑터(29)의 제어 신호를 출력하고 또 전원인터페이스(28)에 데이타를 출력한다. AC어댑터(29)의 제어신호 입력단(29b)에 입력되는 제어신호에 따라서 AC어댑터(29)에서 정전류 혹은 정전압이 출력된다. 또 FET스위치(70), (71), (72), (73)에 각각 출력되는 제어신호에 따라서 각 FET스위치가 온/오프된다.
A/D컨버터(55)는 전압 검출기(61), (62)에서 각각 출력되는 아날로그 전압을 디지탈 전압으로 변환한다.
입력포트(57)는 전원스위치(45)가 눌리었는지 여부를 나타내는 신호를 수신한다. 제3도에서 아는 바와같이 전원스위치(45)가 눌리우지 않을 경우 입력포트(57)에 입력되는 전압 레벨 Vcc이다. 그러나 전술한 바와같이 전원스위치(45)는 모맨 타리 스위치이므로 전원스위치(45)가 눌리울때마다 입력포트(57)에 입력되는 전압 레벨은 소정 시간 내에 걸쳐서 0으로 된다. 따라서 이 전압 레벨의 변화를 검출함으로써 전원스위치(45)가 눌리었는지 여부를 안다.
다음에 전원스위치(45)의 스위칭 상태에 의한 전원회로(30)에서 각 컴포넌트에 공급되는 DC전압의 제어에 대하여 제4도에 보이는 플로우 챠트에 따라 설명한다. 또 제4도는 전원 콘트롤러(50)의 CPU(51)에있어서의 제1의 전압 공급 제어를 나타내는 플로우 챠트이다.
전원 콘트롤러(50)의 CPU(51)는 ROM(52)에 기억되어 있는 제1의 전압공급 제어 프로그램을 실행한다. 이 전압 공급 제어에는 전원회로(30)에서 각 컴포넌트에 전압이 공급되지 않게된 직후에 전원스위치(45)가 눌리운 경우에 있어서의 제어가 포함되어 있다.
제1의 전압 공급 제어에서는 RAM(53)에 카운터로서 할당되어 있는 메모리 영역의 내용인 카운트치가 참조된다. 또 본 실시예에서는 카운트치는 0,1,2의 하나의 값을 지니고, 0,1,2,0,1,2,...,의 순으로 반복하여 카운트 업된다. 카운트의 "0"은 각 컴포멘트에 대한 전압의 공급이 가능한 상태라는 것을 표시하고 있다. 또 카운트치 "1"은 각 컴포넌트에 대한 전압의 공급 금지가 가능한 상태라는 것을 나타내고 있다. 또 카운트치 "2"는 후술하는 바와같이 소정기간이 경과할때까지 각 컴포넌트에 대한 전압의 공급이 금지되어있는 상태라는 것을 나타내고 있다. 이 전압 공급 제어의 개시시에 있어서는 카운치는 0으로 세트되어 있다.
스텝 A1에서는 카운트치가 0인가 아닌가가 판정된다. 스텝 A1에서는 전원스위치(45)가 눌리었는지 여부가 판정된다.
스텝 A4에 있어서 전원스위치(45)가 눌리었을 경우 스위치(70)를 온하기 위한 제어신호가 생성된다(스텝A5). 생성된 제어신호는 출력포트(55)에서 스위치(70)로 출력된다. 따라서 AC어댑터(29) 혹은 배터리(48)에서 DC/DC컨버터(60)에 대하여 DC전압이 공급되게 된다.
스텝 A6에서는 카운트치가 0에서 1로 카운트 업된다.
스텝 A1에 있어서 카운트치가 1인가 아닌가가 판정된다. 스텝 A2에 있어 카운트치가 1일 경우 스텝 A7에서는 전원스위치(45)가 눌리었는지 여부가 판정된다.
스텝 A7에 있어서, 전원스위치(45)가 눌리었을 경우 스위치(70)을 오프로 하기 위한 제어 신호가 생성된다(스텝 A8). 생성된 제어 신호는 출력포트(55)에서 스위치(70)로 출력된다. 따라서 AC어댑터(29) 혹은 배터(48)에서 DC/DC컨버터(60)에 대한 DC전압의 공급이 정지하게 된다.
스텝 A9에서는 카운트치가 1에서 2로 카운트업된다.
스텝 Al0에서는 타이머(54)의 타이머 치가 리세트된 후 타이머(54)를 스다트 시키기 위한 제어신호가 생성된다.
스텝 A2에 있어서 카운트치가 1이 아닐 경우, 스텝 A3에서는 타이머(54)의 타이머 치가 미리 설정된 타이머치, 예컨대 1초에 대응하는 타이머치보다도 큰지 여부가 판정된다.
스텝 Al0에 있어서 타이머(54)의 타이머치가 1초에 대응하는 설정 타이머치보다도 클 경우 카운터치가 리세트된다. 즉 카운트치가 2에서 0으로 된다.
이와같은 전압 공급 제어를 행함으로써 전원스위치(45)가 눌리움으로써 각 컴포넌트에 전압이 공급된 직후, 재차 전원스위치(45)가 눌리어진 경우에도 타이머(44)의 타이머치가 설정 타이머치(전술한 바와같이, 예컨대 1초에 대응하는)보다도 크게될때까지 카운트치가 0이 되지 않는다. 따라서 그 시간내에 있어서는 스위치(70)가 온되지 않고 각 컴포넌트에 대한 전압이 공급이 금지된다. 그 시간의 경과후 각 컴포넌트에 대한 전압의 공급은 가능하게 된다. 즉 전원이 오픈된 직후에 전원이 다시 온된 경우, 즉 스위치(70)가 오프된 직후에 전원스위치(45)가 온된 경우에 있어서도 본 컴퓨터 시스템의 정상적인 동작을 행할 수 있다.
다음의 리듐 처기가 실행 가능한 경우에 있어서 전원스위치(45)의 스위칭 상태에 의한 전원회로(30)에서 각 컴포넌트에 공급되는 전압의 제어에 대하여 제5도 및 제6A도와 제6B도에 도시한 플로우 챠트에 따라서 설명한다. 또 제5도는 본 발명 실시예에 있어서 리듐 처리가 실행 가능한 메인 CPU(11)에 있어서의 동작을 보이는 플로우 챠트, 제6A도와 제6B도는 본 발명 실시예의 전원 콘트롤러(50)내의 CPU(51)에 있어서의 제2의 전압 공급 제어 플로우 챠트이다.
메인 CPU(11)는 전원회로(30)에서의 전압의 공급에 의하여 ROM(12)에 기억되어 있는 리듐 기능을 가지는 제어 프로그램을 실행한다.
제5도에 있어서 스텝 B1에서는 리듐 플러그가 세트되어 있는지 여부가 판정된다. 이 리듐 플러그는 예컨대 RAM(13)내에 소정의 메모리 영역으로 할당되고 리듐 처리가 필요한가 여부를 나타내는 플러그로서 사용된다. 따라서 리듐 플러그가 세트되어 있는 경우 백업 RAM(19)에는 백업 데이타가 기억되어 있는 셈이 된다.
스텝 B1에 있어서 리듐 플러그가 세트되어 있지 않을 경우 통상의 초기화 처리가 실행되고(스텝 B2), 초기화 처리가 완료한 것을 나타내는 스위치 유효 코맨트가 전원 인터페이스(28)에 출력된다(스텁l B3), 그후 오퍼레이팅 시스템(OS)이 기동한다. 이것에 의하여 본 컴퓨터 시스템은 여러가지의 어플리 케이숀 처리의 실행이 가능한 상태로 된다.
스텝 B1에 있어서 리듐 플러그가 세트되어 있을 경우 스템 B4에서는 리듐 처리가 실행된다. 즉 백업RAM(19)에 백업 데이타가 독출된다. 스텝 B5에서는 리듐 처리가 완료한 것을 보이는 유효 코맨드가 전원인터페이스(28)에 출력된다. 이것에 의하여 전원 오프직전의 시스템 상태가 복원되게 된다.
한편, 전원 콘트롤러(50)의 CPU(51)는 ROM(52)에 기억되어 있는 제2의 전원 공급 제어 프로그램을 실행한다. 이 전압 공급 제어에는 리듐 처리 중에 전원스위치(45)가 눌러진 경우, 즉 리듐 처리 중에 전원오프의 요구가 있었을 경우에 있어서의 제어가 포함되어 있다.
제2의 제어 공급 제어에서는 RAM(53)에 플러그로서 할당되어 있는 메모리 영역의 내용이 참조된다. 또 스위치 무효 플래그는 전원스위치(45)가 눌리운 것을 무시하느냐 여부를 나타내는 플러그이다. 스위치(70)가 온되었을 경우 스위치 무효 플러그는 1에 세트된다. 따라서 이 상태에서 전원스위치(45)가 눌리어도스위치(70)는 온/오프되지 않는다. 즉 현재의 전압 공급 상태가 유지된다. 한편 스위치 유효 코맨드가CPU(11)에서 전원 인터페이스(28)를 통하여 입력포트(57)에서 수신되었을 경우, 혹은 타이머(54)의 타이머 치가 설정된 시간(예컨대 20초)에 대응하는 타이머치보다도 클 경우 스위치 무효 플러그는 0에 세트된다. 따라서 이 상태에서 전원스위치(45)가 눌리운 경우 스위치(70)가 온/오프된다.
스위치 온 플러그는 전원스위치(45)가 눌리었는냐 여부를 표시하는 플러그이다. 스위치 무효 플러그가 0으로 세트되어 있는 상태에서 전원스위치(45)가 눌리운 경우, 스위치 온 플러그는 1에 세트된다. 따라서 스위치(70)가 온/오프 된다. 한편 스위치(70)가 온 또는 오프 되었을 경우 스위치 온플러그는 0으로 세트된다.
제6A 및 제6B도에 있어서 스텝 C1에서는 초기 설정으로서 스위치 무효플러그 및 스위치 온 플러그가 각각 0으로 세트된다.
스텝 C2에서는 스위치 무효 플러그가 1이냐 어떤가가 판정된다. 즉, 전원스위치(45)가 눌리었는가 여부가 판정된다. C3에 있어서 전원스위치(45)가 눌리었을 경우 스위칭 온 플러그가 1에 세트된(스위치 C4)또 전원 콘트롤러(50)의 초기 상태 혹은 스위치(70)가 오프되어 있을 경우 스위치 무효 플러그는 0으로 되어 있으므로 스위치(70)가 오프 상태에서 전원스위치가 눌리었을 경우 항상 스위치 온플러그는 1에 세트된다.
스텝 C5에서는 스위치(70)가 온되어 있는지 여부가 판정된다. 스텝 C5에 있어서 스위치(70)가 온되어 있을 경우 스텝 C6에서는 스위치 온 플러그가 1에 세트되어 있는가 여부가 판정된다.
스텝 C6에 있어서 스위치 온 플러그가 1인 경우 스위치(70)를 오프하기 위한 제어 신호가 생성된다(스텝C7). 생성된 제어신호는 출력포트(55)에서 스위치(70)로 출력된다. 또 스위치 온플러그가 0으로 세트된다(스텝 C8).
스텝 C5에 있어서 스위치(70)가 온되어 있지 않을 경우, 스텝 C9에서는 스위치 온플러그가 1에 세트되어있는가 여부가 판정된다. 스텝 C9에 있어서 스위치 온 플러그가 1인 경우, 스위치(70)를 온하기 위한 제어신호가 생성된다(스텝 C10). 생성된 제어 신호는 출력 포트(55)에서 스위치(70)에 출력된다. 스텝 C11에서는 스위치 온플러그가 0에 세트되고, 스위치 무효 플러그가 1에 세트된다.
스텝 C12에서는 타이머(54)의 타이머치가 리세트된 후, 타이머(54)를 스타트 시키기 위한 제어 신호가 생성된다.
스텝 C13에서는 스위치 유효 코맨드가 입력 포트(57)에 수신되었는지 여부가 판정된다. 스텝 C13에 있어서 스위치 유효 코맨드가 입력 포트(57)에서 수신되었을 경우 스위치 무효 플러그가 0에 세트된다(스텝C14).
스텝 C15에서는 타이머(54)의 타이머치가 설정된 시간(예컨대 20초)에 대응하는 타이머치보다도 크냐 여부가 판정된다. 스텝 C15에 있어서 타이머(54)의 타이머치가 20초에 대응하는 설정 타이머치보다도 클 경우 스위치 무효 플러그가 0에 세트된다(스텝 C16).
또, 스텝 C15 및 C16의 처리가 설치되어 있는 것은 다음과 같은 이유에서 이다. 즉, 만약 메인 CPU(11)가 어느 장해에 의하여 전원 콘트롤러(50)의 CPU(51)에 스위치 유효 고맨드를 출력할 수 없을 경우,영구히 스위치(70)가 오프되지 않기 때문이다.
이상과 같은 처리에 의하여 리듐 처리중에 전원스위치가 오프되었을 경우에 있어서도 리듐 에러가 생기지않고 백업 데이타를 정상으로 복원할 수 있다.
또, 80386 SL CPU를 사용한 컴퓨터 시스템에 있어서 리듐 처리중에 전원스위치가 오프된 경우에 있어서도 이 CPU가 폭주 해버리는 것을 방지할 수 있다.
이상 본 발명의 실시예에 대하여 설명하였으나 본 발명은 상기 실시예에 한정되는 일없이 본 발명의 요지의 범위내 있어서 여러가지의 변형 실시가 가능하다.

Claims (10)

  1. 복수의 컴포넌트를 가지는 컴퓨터 시스템에 있어서, 전원스위치와, 각 컴포넌트에 전압을 공급하는 공급수단과, 상기 전원스위치의 스위칭 상태를 모니터하고 상기 전원스위치의 스위칭 상태에 의하여 상기공급 수단을 제어하는 제어수단을 가지며, 상기 각 컴포넌트에 대한 전압의 공급이 금지되어 있는 경우 상기 제어수단은 전압의 공급을 금지한 때 부터 소정 시간이 경과할때 까지 각 컴포넌트에 대한 전압의 공급을 계속 금지하도록 상기 공급수단을 제어하는 것을 특징으로 하는 컴퓨터 시스템.
  2. 제1항에 있어서, 상기 공급수단에서 각 컴포넌트에 전압이 공급되어 있을 경우 상기 제어 수단은 소정의 처리가 종료할 때까지 각 컴포넌트에 대한 전압을 계속 공급하도록 상기 공급수단을 제어하는 것을 특징으로 하는 컴퓨더 시스템.
  3. 제2항에 있어서, 상기 소정의 처리는 리듐 처리를 포함하고 상기 컴포넌트는 컴퓨터 시스템전체의 제어를 행하는 CPU를 포함하고 상기 리듐 처리가 완료한 후 상기 CPU는 러듐 처리가 완료한 것을 나타내는 코맨드를 상기 제어 수단에 출력하는 것을 특징으로 하는 컴퓨터 시스템.
  4. 제1항에 있어서, 상기 제어 수단은 각 컴포넌트에 대한 전압의 공급시로부터 시간 경과를 나타내는 타이머치를 발생하는 타이머를 지니고 이 타이머치에 따라서 상기 소정 기간이 경과하였는지 여부가 판정되는 것을 특징으로 하는 컴퓨터 시스템.
  5. 제l항에 있어서, 상기 전원스위치는 모멘타리 스위치이고 상기 공급수단에서 각 컴포넌트에 전압이공급되고 있는 사이에 상기 전원스위치가 눌려진 경우 전압의 공급 금지를 요구하는 신호가 상기 제어 수단에 입력되고, 각 컴포넌트에 대한 전압의 공급이 금지되어 있는 사이에 상기 전원스위치가 눌려진 경우 전압의 공급을 요구하는 신호가 상기 제어수단에 입력되는 것을 특징으로 하는 컴퓨터 시스템.
  6. 복수의 컴포넌트를 가지는 컴퓨터 시스템에 있어서, 전원스위치와, 각 컴포넌트에 전압을 공급하는 공급수단과, 상기 전원스위치의 스위칭 상태를 모니터하고 상기 전원스위치의 스위칭상태에 의하여 상기 공급 수단을 제어하는 제어 수단을 가지며, 상기 제어 수단은 상기 각 컴포넌트에 대하여 전압이 공급되고 있을 경우 소정의 처리가 완료할때까지 컴포넌트에 대하여 전압을 계속 공급하도록 상기 공급 수단을 제어하는 것을 특징으로 하는 컴퓨터 시스템.
  7. 제6항에 있어서, 상기 소정의 처리는 리듐 처리를 포함하고 상기 컴포넌트는 컴퓨터 시스템 전체의제어를 행하는 CPU를 포함하며 상기 리듐 처리가 완료한 후 상기 CPU는 리듐 처리가 완료한 것을 나타내는 코맨드를 상기 제어수단에 출력하는 것을 특징으로 하는 컴퓨터 시스템.
  8. 제6항에 있어서, 상기 전원스위치는 모멘타리 스위치이고 상기 공급 수단에서 각 컴포넌트에 전압이공급되고 있는 사이에 상기 전원스위치가 눌렸을 경우, 전압의 공급 금지를 요구하는 신호가 상기 제어수단에 입력되고 각 컴포넌트에 대한 전압의 공급이 금지되고 있는 사이에 상기 전원스위치가 눌렸을 경우 전압의 공급을 요구하는 신호가 상기 제어 수단에 입력되는 것을 특징으로 하는 컴퓨터 시스템.
  9. 복수의 컴포넌트를 갖는 컴퓨터 시스템에 있어서 전원스위치와, 각 컴포넌트에 전압을 공급하는 공급수단과, 상기 전원스위치의 스위칭 상태를 모니터하고, 상기 전원스위치의 스위칭 상태에 의하여 상기 공급수단을 제어하는 제어수단을 지니고, 상기 제어수단은 상기 각 컴포넌트에 대하여 전압이 공급되고 있을 경우 전압을 공급한때부터 소정시간이 경과할 때까지 각 컴포넌트에 대하여 전압을 계속 공급하도록 상기 공급 수단을 제어하는 것을 특징으로 하는 컴퓨터 시스템.
  10. 제9항에 있어서, 상기 제어수단은 각 컴포넌트에 대한 전압의 공급시부터 시간 경과를 나타내는 타이머치를 발생하는 타이머를 지니고, 이 타이머치에 따라 상기 소정 시간이 경과하였는지 여부가 판정되는것을 특징으로 하는 컴퓨터 시스템.
KR1019910019640A 1990-11-07 1991-11-06 컴퓨터 시스템의 전원 제어 방법 및 장치 KR950004205B1 (ko)

Applications Claiming Priority (2)

Application Number Priority Date Filing Date Title
JP90-301688 1990-11-07
JP2301688A JPH04172513A (ja) 1990-11-07 1990-11-07 電源スイッチ制御装置

Publications (2)

Publication Number Publication Date
KR920010448A KR920010448A (ko) 1992-06-26
KR950004205B1 true KR950004205B1 (ko) 1995-04-27

Family

ID=17899949

Family Applications (1)

Application Number Title Priority Date Filing Date
KR1019910019640A KR950004205B1 (ko) 1990-11-07 1991-11-06 컴퓨터 시스템의 전원 제어 방법 및 장치

Country Status (2)

Country Link
JP (1) JPH04172513A (ko)
KR (1) KR950004205B1 (ko)

Families Citing this family (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2003060555A (ja) * 2001-08-10 2003-02-28 Denso Corp 携帯機器及びその電源システム

Also Published As

Publication number Publication date
JPH04172513A (ja) 1992-06-19
KR920010448A (ko) 1992-06-26

Similar Documents

Publication Publication Date Title
EP0484745B1 (en) Apparatus for controlling the power supply in a computer system
US5218607A (en) Computer having a resume function and operable on an internal power source
KR920008442B1 (ko) 레쥼기능을 가지며, 내부전원을 사용하여 동작하는 컴퓨터
CA2120055C (en) Desktop computer system having multilevel power management
KR100395131B1 (ko) 스마트 배터리의 실제 잔류 용량을 표시하기 위한 장치 및방법
US6714016B2 (en) Method for displaying information concerning power consumption and electronic device
EP0635778A2 (en) Desktop computer having a single-switch suspend/resume function
US5469565A (en) Personal computer for disabling resume mode upon replacement of HDD
US6049884A (en) Information processing apparatus with hibernation function
KR940006802B1 (ko) 전원 제어방법 및 장치
KR950004205B1 (ko) 컴퓨터 시스템의 전원 제어 방법 및 장치
US5832281A (en) Power control apparatus and power control method
KR940006804B1 (ko) 전원 제어방법 및 장치
JP2997584B2 (ja) 電源制御装置
JP2000083325A (ja) バッテリー状態監視回路、バッテリー装置及び該バッテリー装置を搭載した電子機器
JPH10268981A (ja) コンピュータシステムの電源遮断装置及び方法
JP2724211B2 (ja) コンピュータシステム
JPH06138985A (ja) 拡張ユニットの電源制御回路
JP3190564B2 (ja) 電池電源を備えた電子機器
EP0429781A2 (en) Resume control system and method for executing resume processing while checking operation mode of CPU
JPH09128114A (ja) コンピュータシステム及びコンピュータシステムに適用するカード方式のインターフェース装置
JP3164729B2 (ja) バッテリー起動装置の電源管理機構
JP2659206B2 (ja) オートパワーオフ装置
JPH0212417A (ja) マイクロプロセッサ初期化保証システム
AU732436B2 (en) Desktop computer system having multi-level power management

Legal Events

Date Code Title Description
A201 Request for examination
G160 Decision to publish patent application
E701 Decision to grant or registration of patent right
GRNT Written decision to grant
FPAY Annual fee payment

Payment date: 20090410

Year of fee payment: 15

LAPS Lapse due to unpaid annual fee