KR940023056A - 동조전압 발생회로 - Google Patents

동조전압 발생회로 Download PDF

Info

Publication number
KR940023056A
KR940023056A KR1019940003250A KR19940003250A KR940023056A KR 940023056 A KR940023056 A KR 940023056A KR 1019940003250 A KR1019940003250 A KR 1019940003250A KR 19940003250 A KR19940003250 A KR 19940003250A KR 940023056 A KR940023056 A KR 940023056A
Authority
KR
South Korea
Prior art keywords
loop
tuning voltage
generating circuit
voltage generating
filters
Prior art date
Application number
KR1019940003250A
Other languages
English (en)
Other versions
KR100273883B1 (ko
Inventor
슈바르쯔 데틀레프
바텔스 슈테판
Original Assignee
고트프리트 두티네, 노르베르트 아일러스
블라우풍크트-베르케 게엠베하
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 고트프리트 두티네, 노르베르트 아일러스, 블라우풍크트-베르케 게엠베하 filed Critical 고트프리트 두티네, 노르베르트 아일러스
Publication of KR940023056A publication Critical patent/KR940023056A/ko
Application granted granted Critical
Publication of KR100273883B1 publication Critical patent/KR100273883B1/ko

Links

Classifications

    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03LAUTOMATIC CONTROL, STARTING, SYNCHRONISATION OR STABILISATION OF GENERATORS OF ELECTRONIC OSCILLATIONS OR PULSES
    • H03L7/00Automatic control of frequency or phase; Synchronisation
    • H03L7/06Automatic control of frequency or phase; Synchronisation using a reference signal applied to a frequency- or phase-locked loop
    • H03L7/08Details of the phase-locked loop
    • H03L7/10Details of the phase-locked loop for assuring initial synchronisation or for broadening the capture range
    • H03L7/107Details of the phase-locked loop for assuring initial synchronisation or for broadening the capture range using a variable transfer function for the loop, e.g. low pass filter having a variable bandwidth
    • H03L7/1075Details of the phase-locked loop for assuring initial synchronisation or for broadening the capture range using a variable transfer function for the loop, e.g. low pass filter having a variable bandwidth by changing characteristics of the loop filter, e.g. changing the gain, changing the bandwidth
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04BTRANSMISSION
    • H04B1/00Details of transmission systems, not covered by a single one of groups H04B3/00 - H04B13/00; Details of transmission systems not characterised by the medium used for transmission
    • H04B1/06Receivers
    • H04B1/16Circuits

Landscapes

  • Engineering & Computer Science (AREA)
  • Computer Networks & Wireless Communication (AREA)
  • Signal Processing (AREA)
  • Stabilization Of Oscillater, Synchronisation, Frequency Synthesizers (AREA)
  • Superheterodyne Receivers (AREA)
  • Circuits Of Receivers In General (AREA)
  • Inductance-Capacitance Distribution Constants And Capacitance-Resistance Oscillators (AREA)
  • Input Circuits Of Receivers And Coupling Of Receivers And Audio Equipment (AREA)
  • Details Of Television Scanning (AREA)
  • Channel Selection Circuits, Automatic Tuning Circuits (AREA)

Abstract

본 발명은, 위상 동기루프를 이용하여 라디오수신기내 발진기의 동조전압을 발생하기 위한 회로에 관한 것으로서, 루프필터의 절환은, 1의 루프증폭에 의해 정의되는 한계 주파수가 상기 절환에 의해 변동되는 한편, 상기 한계 주파수영역내에서 상기 증폭의 주파수에 대한 의존성은 거의 변동하지 않도록 행하여진다.

Description

동조전압 발생회로
본 내용은 요부공개 건이므로 전문내용을 수록하지 않았음
제1도는 제1실시예의 블록회로도, 제6도는 제1도의 본 발명에 따른 회로의 보드 다이어그램, 제7도는 본 발명에 따른 회로의 제2실시예, 제8도는 제3실시예이다.

Claims (9)

  1. 위상 동기루프를 이용하여 라디오수신기내 발진기의 동조전압을 발생하기 위한 회로에 있어서, 루프필터(23; 24; 31,32,33)의 절환은, 1의 루프증폭에 의해 정의되는 한계 주파수가 상기 절호나에 의해 변동되는 한편 상기 한계 주파수영역내에서 상기 증폭의 주파수에 대한 의존성은 거의 변동하지 않도록 행하여지는 것을 특징으로 하는 동조전압 발생회로.
  2. 제1항에 있어서, 상이한 한계 주파수를 갖는 다수의 루프필터(23,24)를 구비하며, 상기 루프필터의 입력부는 위상 검출기(5)에 의해 선택적으로 연결가능한 것을 특징으로 하는 동조전압 발생회로.
  3. 제2항에 있어서, 상기 각 루프필터(23,24)는 저역필터(25,26)와 직렬로 접속되며, 상기 저역필터(25,26)의 출력부는 상기 발진기(1)의 제어입력부와 선택적으로 연결가능한 것을 특징으로 하는 동조전압 발생회로.
  4. 제2항에 있어서, 상기 루프필터(C21,C21,R11;C12,C22,R21)는 공동의 저역필터(R11,C13)와 연결되어 있는 것을 특징으로 하는 동조전압 발생회로.
  5. 제2항 내지 제4항중 어느 한 항에 있어서, 상기 두 루프필터(C11,C21,R11; C12,C22,R21)의 입력부 사이에 저항(44)이 배치되어 있는 것을 특징으로 하는 동조전압 발생회로.
  6. 제5항에 있어서, 상기 저항(44)은, 상기 저항(44)과 이에 접속된 상기 루프필터의 콘덴서에 의해 형성되는 저역필터가 낮은 쪽 한계 주파수를 갖는 루프필터의 한계 주파수보다 낮은 한계 주파수를 갖도록 하는, 큰 값으로 선정되는 것을 특징으로 하는 동조전압 발생회로.
  7. 제1항에 있어서, 상기 루프필터(31,32,33)는 능동필터이며, 그 주파수 결정소자(32,33)는 절환가능한 것을 특징으로 하는 동조전압 발생회로.
  8. 위상 동기루프를 이용하여 라디오수신기내 발진기의 동조전압을 발생하기 위한 회로에 있어서, 두개의 루프필터(C11,C21,R11;C12,C22,R21)는 상이한 한계 주파수를 가지고, 그중의 하나의 입상상태에 따라 신호가 부여되며, 상기 두 루프필터 (C11,C21,R11;C12,C22,R21)의 입력부 사이에 저항(44)이 배치되어 있는 것을 특징으로 하는 동조전압 발생회로.
  9. 제8항에 있어서, 상기 저항(44)은, 상기 저항(44)과 이에 접속된 상기 루프필터의 콘덴서에 의해 형성되는 저역필터가 낮은 쪽 한계 주파수를 갖는 루프필터의 한계 주파수보다 낮은 한계 주파수를 갖도록 하는, 큰 값으로 선정되는 것을 특징으로 하는 동조전압 발생회로.
    ※ 참고사항 : 최초출원 내용에 의하여 공개하는 것임.
KR1019940003250A 1993-03-11 1994-02-23 위상고정루프(pll) 회로 및 동조전압 발생회로 KR100273883B1 (ko)

Applications Claiming Priority (2)

Application Number Priority Date Filing Date Title
DEP4307673.4 1993-03-11
DE4307673A DE4307673A1 (de) 1993-03-11 1993-03-11 Schaltungsanordnung zur Erzeugung einer Abstimmspannung

Publications (2)

Publication Number Publication Date
KR940023056A true KR940023056A (ko) 1994-10-22
KR100273883B1 KR100273883B1 (ko) 2000-12-15

Family

ID=6482492

Family Applications (1)

Application Number Title Priority Date Filing Date
KR1019940003250A KR100273883B1 (ko) 1993-03-11 1994-02-23 위상고정루프(pll) 회로 및 동조전압 발생회로

Country Status (7)

Country Link
US (1) US5537448A (ko)
EP (1) EP0615343B1 (ko)
JP (1) JPH0738457A (ko)
KR (1) KR100273883B1 (ko)
AT (1) ATE174458T1 (ko)
DE (2) DE4307673A1 (ko)
ES (1) ES2126663T3 (ko)

Families Citing this family (10)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
GB2299482B (en) * 1995-03-24 1999-03-17 Northern Telecom Ltd Telephone circuit
US6307906B1 (en) * 1997-10-07 2001-10-23 Applied Micro Circuits Corporation Clock and data recovery scheme for multi-channel data communications receivers
US6882680B1 (en) * 2000-06-09 2005-04-19 Umbrella Capital, Llc Quadrature phase modulation receiver for spread spectrum communications system
GB2377101B (en) 2001-06-29 2005-03-16 Motorola Inc Circuits for use in radio communications
US7295340B2 (en) * 2003-01-15 2007-11-13 Xerox Corporation Systems and methods for obtaining a spatial color profile, and calibrating a marking system
US7612589B2 (en) * 2007-10-12 2009-11-03 Mediatek Inc. Phase-locked loop and control method utilizing the same
US8373510B2 (en) * 2008-04-21 2013-02-12 International Business Machines Corporation Programmable filter for LC tank voltage controlled oscillator (VCO), design structure and method thereof
JP2010252094A (ja) * 2009-04-16 2010-11-04 Renesas Electronics Corp Pll回路
US8222932B2 (en) * 2010-02-23 2012-07-17 Agilent Technologies, Inc. Phase-locked loop with switched phase detectors
US9537492B2 (en) * 2014-06-20 2017-01-03 Analog Devices, Inc. Sampled analog loop filter for phase locked loops

Family Cites Families (11)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US3729688A (en) * 1971-12-15 1973-04-24 Motorola Inc Oscillator with switchable filter control voltage input for rapidly switching to discrete frequency outputs
US4009450A (en) * 1975-04-14 1977-02-22 Motorola, Inc. Phase locked loop tracking filter having enhanced attenuation of unwanted signals
US4608699A (en) * 1982-12-27 1986-08-26 Motorola, Inc. Simulcast transmission system
DE3709523A1 (de) * 1987-03-23 1988-10-13 Bosch Gmbh Robert Rundfunkempfaenger mit mindestens einem verkehrsfunkdecoder
US4888564A (en) * 1987-11-06 1989-12-19 Victor Company Of Japan, Ltd. Phase-locked loop circuit
JP2568110B2 (ja) * 1988-07-15 1996-12-25 パイオニア株式会社 フェーズロックドループ回路
US4926447A (en) * 1988-11-18 1990-05-15 Hewlett-Packard Company Phase locked loop for clock extraction in gigabit rate data communication links
US5341405A (en) * 1991-06-11 1994-08-23 Digital Equipment Corporation Data recovery apparatus and methods
US5146187A (en) * 1991-07-01 1992-09-08 Ericsson Ge Mobile Communications Inc. Synthesizer loop filter for scanning receivers
US5319680A (en) * 1991-09-03 1994-06-07 The Whitaker Corporation Phase locked loop synchronization system for use in data communications
US5315623A (en) * 1992-08-04 1994-05-24 Ford Motor Company Dual mode phase-locked loop

Also Published As

Publication number Publication date
EP0615343A1 (de) 1994-09-14
JPH0738457A (ja) 1995-02-07
KR100273883B1 (ko) 2000-12-15
DE4307673A1 (de) 1994-09-15
ES2126663T3 (es) 1999-04-01
US5537448A (en) 1996-07-16
ATE174458T1 (de) 1998-12-15
EP0615343B1 (de) 1998-12-09
DE59407419D1 (de) 1999-01-21

Similar Documents

Publication Publication Date Title
KR970004389A (ko) 더블 슈퍼 헤테로다인 수신기
KR970055313A (ko) 영상 트랩을 가지는 무선 주파수 필터 장치
KR930007116A (ko) 다수 안테나를 구비한 초단파 수신기
KR950022154A (ko) 클록 신호 발생 회로
GB1428720A (en) Variable-frequency oscillator having at least two frequency ranges
KR970031278A (ko) 전압제어가변 동조회로(variable tuning circuit for voltage control)
KR940023056A (ko) 동조전압 발생회로
KR900002648A (ko) 움직임검출회로
US5486794A (en) Variable frequency LC oscillator using variable impedance and negative impedance circuits
US6163222A (en) Buffer amplifier with frequency selective mechanism
KR940005140A (ko) 텔레비젼 수신기 동조 회로
KR970055330A (ko) Am라디오 수신기
KR100427106B1 (ko) 가변주파수발진기회로
KR940005139A (ko) 입력 및 출력 신호용 공통 라인을 갖는 부궤환 제어 회로
KR840004326A (ko) 수신기용 회로장치
US4482869A (en) PLL Detection circuit having dual bandwidth loop filter
US3353126A (en) Resonant circuit tunable over a large frequency range
GB2147753A (en) Voltage controlled oscillator
KR840001019A (ko) 위상 고정루프 동조시스템
US5115212A (en) Integrable variable-frequency oscillator circuit
US5404587A (en) AFC circuit and IC of the same adapted for lower heterodyne conversion and upper heterodyne conversion
US4888567A (en) Voltage-controlled crystal oscillator with variable phase feedback
JP3961238B2 (ja) 周波数切替水晶発振器
MY107908A (en) Controllable oscillator circuit.
JP4346948B2 (ja) 周波数切替水晶発振器

Legal Events

Date Code Title Description
A201 Request for examination
E902 Notification of reason for refusal
E701 Decision to grant or registration of patent right
GRNT Written decision to grant
FPAY Annual fee payment

Payment date: 20090826

Year of fee payment: 10

LAPS Lapse due to unpaid annual fee