KR940017141A - 모스에프이티를 이용한 멀티락 시스템 - Google Patents

모스에프이티를 이용한 멀티락 시스템 Download PDF

Info

Publication number
KR940017141A
KR940017141A KR1019920026990A KR920026990A KR940017141A KR 940017141 A KR940017141 A KR 940017141A KR 1019920026990 A KR1019920026990 A KR 1019920026990A KR 920026990 A KR920026990 A KR 920026990A KR 940017141 A KR940017141 A KR 940017141A
Authority
KR
South Korea
Prior art keywords
power
buffer
rack
bus
ttl
Prior art date
Application number
KR1019920026990A
Other languages
English (en)
Inventor
이규수
Original Assignee
백중영
금성통신 주식회사
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 백중영, 금성통신 주식회사 filed Critical 백중영
Priority to KR1019920026990A priority Critical patent/KR940017141A/ko
Publication of KR940017141A publication Critical patent/KR940017141A/ko

Links

Landscapes

  • Logic Circuits (AREA)

Abstract

본 발명은 다층으로 구성된 시스템의 경우 어느한 랙에서 파워를 OFF하면 CMOS BUFFER로 입력되는 랙간 신호선은 CMOS BUFFER의 고유특성으로 인해 END로 묶이게 되어 시스템 전체의 동작이 정지된다. 이를 해결하기 위해 POWER OFF된 RACK의 신호선을 MOSFET를 이용하여 시그널버스로부터 이소레이숀하기 위한 고안이다.
본 발명은 도면 제 3 도 "본 발명의 구성 및 동작도"에서 예시한 바와 같이 "2층부 rack"내의 드라이버부에 MOSFET1,D1,D2,C1,R1,R2로 구성된 BUS 이소레이숀회로(붉은 점선내)로 구성되며 CMOS BUFFER의 문제점을 고려하여 Buffer를 TTL Buffer로 변경하였다. 또한 고속 DATA 전송 및 FAN OUT문제를 해결하기 위해서 드라이버 타입도 CMOS에서 TTL로 변경하였다. TTL드라이버 경우 전원공급이 중단되면 출력이 "LOW" 묶이는 문제점이 존재한다. Driver뒷단에 부가된 ISOLATION 회로는"2층랙" 파워 OFF시 신호선을 Tx BUS로부터 이소레이숀하기 위한 회로이다.

Description

모스에프이티를 이용한 멀티락 시스템
본 내용은 요부공개 건이므로 전문내용을 수록하지 않았음
제 3 도는 본 발명의 구성도.

Claims (1)

  1. HOSFER1,D1,D2,C1,R1,R2,C1,R3로 구성되는 버스 이소레이숀 회로로서 파워 OFF시 신호선 분리 기능을 위한 MOSFET를 이용한 멀티락 시스템.
    ※ 참고사항 : 최초출원 내용에 의하여 공개하는 것임.
KR1019920026990A 1992-12-30 1992-12-30 모스에프이티를 이용한 멀티락 시스템 KR940017141A (ko)

Priority Applications (1)

Application Number Priority Date Filing Date Title
KR1019920026990A KR940017141A (ko) 1992-12-30 1992-12-30 모스에프이티를 이용한 멀티락 시스템

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
KR1019920026990A KR940017141A (ko) 1992-12-30 1992-12-30 모스에프이티를 이용한 멀티락 시스템

Publications (1)

Publication Number Publication Date
KR940017141A true KR940017141A (ko) 1994-07-25

Family

ID=67214932

Family Applications (1)

Application Number Title Priority Date Filing Date
KR1019920026990A KR940017141A (ko) 1992-12-30 1992-12-30 모스에프이티를 이용한 멀티락 시스템

Country Status (1)

Country Link
KR (1) KR940017141A (ko)

Similar Documents

Publication Publication Date Title
TW325539B (en) Bus configuration and input/output buffer
EP0358501A3 (en) Programmable input/output circuit
KR910010335A (ko) 인터페이스 회로
KR840004805A (ko) 정보출력 시스템
KR960009411A (ko) 인터버스 버퍼
KR950026117A (ko) 고속 데이타 전송을 위한 부스트랩 회로
KR860001482A (ko) Ic 장치
FI940407A (fi) Suurinopeuksinen väyläjärjestelmä ja menetelmä sen käyttämiseksi
KR960042413A (ko) 데이터 처리 시스템
KR960015911A (ko) 집적회로
KR890702142A (ko) 백플레인 버스용 노드장치
KR960039679A (ko) 구동기 회로, 수신기 회로 및 신호 송신 회로
KR940017141A (ko) 모스에프이티를 이용한 멀티락 시스템
KR940022292A (ko) 디지탈 신호 프로세서 칩의 버스 구조
KR970007572A (ko) 컴퓨터 확장 슬롯의 전원 제어 회로
EP1335294A3 (en) Fast turn-off slow turn-on arbitrator for reducing tri-state driver power dissipation on a shared bus
KR970078007A (ko) 극성 자동전환 회로
KR940027383A (ko) 버스 다중화 회로
KR920020884A (ko) 버스 점유 중재장치
KR950020167A (ko) 피씨아이(pci)카드의 아이사(isa) 카드로의 전환장치
KR950009456A (ko) 마이크로 콘트롤러의 입출력 제어회로
KR950033812A (ko) 산술 논리 연산장치와 다중 가산기들 사이의 데이타 전송회로
KR980006872A (ko) 반도체 장치의 입력 프리드라이버(predriver)
KR920015720A (ko) 가변 지연 회로
KR980007357A (ko) 전전자 교환기의 정합 장치 송신기

Legal Events

Date Code Title Description
WITN Withdrawal due to no request for examination