KR940015838A - 메모리 맵 방식의 인터페이스 장치 - Google Patents

메모리 맵 방식의 인터페이스 장치 Download PDF

Info

Publication number
KR940015838A
KR940015838A KR1019920027543A KR920027543A KR940015838A KR 940015838 A KR940015838 A KR 940015838A KR 1019920027543 A KR1019920027543 A KR 1019920027543A KR 920027543 A KR920027543 A KR 920027543A KR 940015838 A KR940015838 A KR 940015838A
Authority
KR
South Korea
Prior art keywords
signal
address
inputting
control
peripheral device
Prior art date
Application number
KR1019920027543A
Other languages
English (en)
Inventor
우태진
Original Assignee
윤종용
삼성전자 주식회사
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 윤종용, 삼성전자 주식회사 filed Critical 윤종용
Priority to KR1019920027543A priority Critical patent/KR940015838A/ko
Priority to JP5335158A priority patent/JPH076132A/ja
Priority to US08/174,025 priority patent/US5548777A/en
Priority to CN93121521A priority patent/CN1051383C/zh
Publication of KR940015838A publication Critical patent/KR940015838A/ko

Links

Classifications

    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F3/00Input arrangements for transferring data to be processed into a form capable of being handled by the computer; Output arrangements for transferring data from processing unit to output unit, e.g. interface arrangements
    • G06F3/06Digital input from, or digital output to, record carriers, e.g. RAID, emulated record carriers or networked record carriers
    • G06F3/0601Interfaces specially adapted for storage systems
    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F13/00Interconnection of, or transfer of information or other signals between, memories, input/output devices or central processing units
    • G06F13/38Information transfer, e.g. on bus
    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F3/00Input arrangements for transferring data to be processed into a form capable of being handled by the computer; Output arrangements for transferring data from processing unit to output unit, e.g. interface arrangements
    • G06F3/06Digital input from, or digital output to, record carriers, e.g. RAID, emulated record carriers or networked record carriers
    • G06F3/0601Interfaces specially adapted for storage systems
    • G06F3/0668Interfaces specially adapted for storage systems adopting a particular infrastructure
    • G06F3/0671In-line storage system
    • G06F3/0673Single storage device

Landscapes

  • Engineering & Computer Science (AREA)
  • Theoretical Computer Science (AREA)
  • Physics & Mathematics (AREA)
  • General Engineering & Computer Science (AREA)
  • General Physics & Mathematics (AREA)
  • Human Computer Interaction (AREA)
  • Communication Control (AREA)
  • Information Transfer Systems (AREA)
  • Bus Control (AREA)
  • Computer And Data Communications (AREA)

Abstract

본 발명은 퍼스널 컴퓨터와 주변장치간에 저가의 효율적인 인터페이스를 달성하기 위하여 ISA 버스를 이용한 메모리 맵에 의한 인터페이스 장치블 제공하는 것으로, 어드레스 선택수단, 제1논리수단, 제2논리수단, 버스 트랜시버수단, 제3논리수단, 제4논리수단, 제5논리수단, 제6논리수단, 제7논리수단으로 구성되어 퍼스널 컴퓨터와 주변장치(CD-ROM등)간의 인터페이스를 저렴한 비용으로 간편하게 구현할 수 있다.

Description

메모리 맵 방식의 인터페이스 장치
본 내용은 요부공개 건이므로 전문내용을 수록하지 않았음
제3도는 본 발명에 의한 입출력 인터페이스 신호의 기능을 도시한 표이고, 제5도는 본 발명에 의한 메모리 맵방식의 인터페이스 장치의 블럭도이고, 제6도는 본 발명에 의한 메모리 맵방식의 인터페이스 장치의 회로도이다.

Claims (1)

  1. 퍼스널 컴퓨터와 주변장치간 확장슬롯(PC-BUS)을 이용하여 인터페이스 하는 장치에 있어서, 어드레스 버스 입력이 미리 할당된 베이스 어드레스와 동일할때 버퍼 어드레스 래치 인에이블 신호에 따라 선택신호를 출력하는 어드레스 선택수단; 상기 선택신호와 제2어드레스(SA11)신호를 입력하여 제1제어신호를 출력하는 제1제어 게이트수단; 상기 선택신호와 상기 제2어드레스(SA11) 신호와 메모리 리드(/SMEMR) 신호를 입력하여 제2제어 신호를 출력하는 제2제어게이트 수단; 상기 제1제어신호와 상기 메모리 리드(/SMEMR)신호에 따라 PC측 데이터(SD0∼SD7)와 주변장치측 데이타(HD0∼HD7)를 양방향으로 전달하는 버스 트랜시버수단; 상기 제2제어신호에 따라 제어정보를 PC측으로 전달하는 제1버퍼수단; 상기 제1제어신호에 따라 메모리 리드/라이트신호를 입력하여 주변장치의 리드/라이트신호로 출력하는 제2버퍼수단; 제1어드레스(SA10)신호와 리셋 드라이브신호를 입력하여 컴맨드(/CMD)신호와 주변장치 리셋(/RESET)신호를 출력하는 제3버퍼수단을 구비한 것을 특징으로 하는 메모리 맵방식의 인터페이스 장치.
    ※ 참고사항 : 최초출원 내용에 의하여 공개하는 것임.
KR1019920027543A 1992-12-31 1992-12-31 메모리 맵 방식의 인터페이스 장치 KR940015838A (ko)

Priority Applications (4)

Application Number Priority Date Filing Date Title
KR1019920027543A KR940015838A (ko) 1992-12-31 1992-12-31 메모리 맵 방식의 인터페이스 장치
JP5335158A JPH076132A (ja) 1992-12-31 1993-12-28 インタフェイス制御装置
US08/174,025 US5548777A (en) 1992-12-31 1993-12-28 Interface control system for a CD-ROM driver by memory mapped I/O method having a predetermined base address using an ISA BUS standard
CN93121521A CN1051383C (zh) 1992-12-31 1993-12-30 Cd-rom驱动器接口控制系统

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
KR1019920027543A KR940015838A (ko) 1992-12-31 1992-12-31 메모리 맵 방식의 인터페이스 장치

Publications (1)

Publication Number Publication Date
KR940015838A true KR940015838A (ko) 1994-07-21

Family

ID=19348750

Family Applications (1)

Application Number Title Priority Date Filing Date
KR1019920027543A KR940015838A (ko) 1992-12-31 1992-12-31 메모리 맵 방식의 인터페이스 장치

Country Status (4)

Country Link
US (1) US5548777A (ko)
JP (1) JPH076132A (ko)
KR (1) KR940015838A (ko)
CN (1) CN1051383C (ko)

Families Citing this family (18)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US5815678A (en) * 1995-07-14 1998-09-29 Adaptec, Inc. Method and apparatus for implementing an application programming interface for a communications bus
KR0174713B1 (ko) * 1996-07-13 1999-04-15 삼성전자주식회사 컴퓨터 시스템용 씨디-롬 통합 제어 장치 및 그의제어방법
US6134380A (en) * 1997-08-15 2000-10-17 Sony Corporation Editing apparatus with display of prescribed information on registered material
US6895448B2 (en) * 1998-03-26 2005-05-17 O2 Micro, Inc. Low-power audio CD player for portable computers
US6226237B1 (en) * 1998-03-26 2001-05-01 O2 Micro International Ltd. Low power CD-ROM player for portable computer
US6954804B2 (en) * 1998-03-26 2005-10-11 Micro, Inc. Controller for portable electronic devices
US6675233B1 (en) 1998-03-26 2004-01-06 O2 Micro International Limited Audio controller for portable electronic devices
EP1218882A4 (en) 1999-08-24 2009-07-22 O2Micro Int Ltd LOW ENERGY CONSUMPTION LAUNCHED CD-ROM READER FOR PORTABLE COMPUTERS
US7130930B1 (en) * 2000-06-16 2006-10-31 O2 Micro Inc. Low power CD-ROM player with CD-ROM subsystem for portable computer capable of playing audio CDs without supply energy to CPU
US7526349B2 (en) * 2000-12-01 2009-04-28 O2Micro International Limited Low power digital audio decoding/playing system for computing devices
US7522964B2 (en) * 2000-12-01 2009-04-21 O2Micro International Limited Low power digital audio decoding/playing system for computing devices
US7522965B2 (en) * 2000-12-01 2009-04-21 O2Micro International Limited Low power digital audio decoding/playing system for computing devices
US7522966B2 (en) * 2000-12-01 2009-04-21 O2Micro International Limited Low power digital audio decoding/playing system for computing devices
US7890741B2 (en) * 2000-12-01 2011-02-15 O2Micro International Limited Low power digital audio decoding/playing system for computing devices
US7818443B2 (en) * 2000-12-01 2010-10-19 O2Micro International Ltd. Low power digital audio decoding/playing system for computing devices
US6868460B1 (en) 2001-06-05 2005-03-15 Silicon Motion, Inc. Apparatus for CD with independent audio functionality
US6924667B2 (en) 2002-07-19 2005-08-02 O2Micro International Limited Level shifting and level-shifting amplifier circuits
TWI587295B (zh) * 2015-06-26 2017-06-11 英業達股份有限公司 硬碟重置裝置

Family Cites Families (20)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US3715725A (en) * 1971-01-11 1973-02-06 Dick Co Ab Address responsive controller for computer handling of peripheral equipment
US4815034A (en) * 1981-03-18 1989-03-21 Mackey Timothy I Dynamic memory address system for I/O devices
US4628478A (en) * 1983-07-07 1986-12-09 Motorola, Inc. Remote data controller for a communication system
JPS60114954A (ja) * 1983-11-25 1985-06-21 Hitachi Ltd 超小形計算機
US4617624A (en) * 1984-04-16 1986-10-14 Goodman James B Multiple configuration memory circuit
US4868738A (en) * 1985-08-15 1989-09-19 Lanier Business Products, Inc. Operating system independent virtual memory computer system
US4924432A (en) * 1986-03-29 1990-05-08 Hitachi, Ltd. Display information processing apparatus
US4930065A (en) * 1987-08-20 1990-05-29 David Computer Corporation Automatic data channels for a computer system
JPH01158552A (ja) * 1987-09-07 1989-06-21 Nec Eng Ltd 外部インターフェースの一致検出回路
US5163132A (en) * 1987-09-24 1992-11-10 Ncr Corporation Integrated controller using alternately filled and emptied buffers for controlling bi-directional data transfer between a processor and a data storage device
US5089953A (en) * 1987-12-28 1992-02-18 Sundstrand Corporation Control and arbitration unit
JPH01226066A (ja) * 1988-03-04 1989-09-08 Hitachi Ltd ディジタル信号処理プロセッサ
US5003463A (en) * 1988-06-30 1991-03-26 Wang Laboratories, Inc. Interface controller with first and second buffer storage area for receiving and transmitting data between I/O bus and high speed system bus
EP0425550B1 (en) * 1988-06-30 1995-01-04 Wang Laboratories, Inc. Memory control unit
US5218689A (en) * 1988-08-16 1993-06-08 Cray Research, Inc. Single disk emulation interface for an array of asynchronously operating disk drives
DE68925772T2 (de) * 1988-09-29 1996-10-10 Nec Corp In einem Mikrocomputersystem benutzter Programm-Daten-Speicher
US5150465A (en) * 1988-11-30 1992-09-22 Compaq Computer Corporation Mode-selectable integrated disk drive for computer
US5058004A (en) * 1990-01-19 1991-10-15 Gonen Ravid Computer gate control circuitry and apparatus to enable a single computer to simultaneously and selectively control a multiplicity of hard disk drives
JPH04163655A (ja) * 1990-10-26 1992-06-09 Mitsubishi Electric Corp 入出力装置
US5291584A (en) * 1991-07-23 1994-03-01 Nexcom Technology, Inc. Methods and apparatus for hard disk emulation

Also Published As

Publication number Publication date
CN1090939A (zh) 1994-08-17
JPH076132A (ja) 1995-01-10
CN1051383C (zh) 2000-04-12
US5548777A (en) 1996-08-20

Similar Documents

Publication Publication Date Title
KR940015838A (ko) 메모리 맵 방식의 인터페이스 장치
KR940012146A (ko) Cpu와 승산기를 갖는 반도체집적회로
KR960025719A (ko) 깊이와 폭을 조정가능한 선입선출 버퍼
KR890013648A (ko) 내부적으로 기입신호발생기능을 갖는 반도체 메모리장치
KR850007154A (ko) Lsi메모리회로
KR880003328A (ko) 반도체 메모리장치
KR950015039A (ko) 컴팩트 디스크-롬 드라이브 인터페이스 회로
KR860003551A (ko) 기 억 회 로
KR920004946A (ko) Vga의 입출력 포트 액세스 회로
KR940015866A (ko) 입출력 맵 방식의 인터페이스 장치
US5566350A (en) Information device for providing fast data transfer with minimum overhead
AU9755798A (en) Method and apparatus for controlling shared memory access
KR100189553B1 (ko) 정보저장장치와 컴퓨터 시스템간에 데이타를 인터페이싱하기위한회로
KR920013998A (ko) 데이터중계 제어신호 중계회로
KR940004643A (ko) 듀얼 포트 디램 장치
KR870010440A (ko) Cd- rom드라이버의 인터페이싱 제어회로
KR960042328A (ko) 디지탈 출력의 제어회로
JPS58111184A (ja) 記憶装置
KR940015752A (ko) 64 비트-32 비트 데이타 버스 인터페이스 장치
KR970017660A (ko) 반도체 메모리 장치의 확장된 데이타 출력을 갖는 쿼드 카스 모드 제어회로
EP0646921A2 (en) Information transmission system
KR910012928A (ko) 컴퓨터의 메모리 확장 시스템
KR860006736A (ko) Sram 억세스 제어회로
KR930014604A (ko) 메모리 리세트회로
JPS63200392A (ja) 半導体記憶装置

Legal Events

Date Code Title Description
A201 Request for examination
E902 Notification of reason for refusal
WITB Written withdrawal of application