KR940009547B1 - 디지탈 영상처리장치 및 그 방법 - Google Patents

디지탈 영상처리장치 및 그 방법 Download PDF

Info

Publication number
KR940009547B1
KR940009547B1 KR1019910019337A KR910019337A KR940009547B1 KR 940009547 B1 KR940009547 B1 KR 940009547B1 KR 1019910019337 A KR1019910019337 A KR 1019910019337A KR 910019337 A KR910019337 A KR 910019337A KR 940009547 B1 KR940009547 B1 KR 940009547B1
Authority
KR
South Korea
Prior art keywords
signal
data
counter
address
output
Prior art date
Application number
KR1019910019337A
Other languages
English (en)
Other versions
KR930009410A (ko
Inventor
이영만
Original Assignee
삼성전자 주식회사
강진구
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 삼성전자 주식회사, 강진구 filed Critical 삼성전자 주식회사
Priority to KR1019910019337A priority Critical patent/KR940009547B1/ko
Publication of KR930009410A publication Critical patent/KR930009410A/ko
Application granted granted Critical
Publication of KR940009547B1 publication Critical patent/KR940009547B1/ko

Links

Classifications

    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04NPICTORIAL COMMUNICATION, e.g. TELEVISION
    • H04N7/00Television systems
    • H04N7/12Systems in which the television signal is transmitted via one channel or a plurality of parallel channels, the bandwidth of each channel being less than the bandwidth of the television signal

Landscapes

  • Engineering & Computer Science (AREA)
  • Multimedia (AREA)
  • Signal Processing (AREA)
  • Compression Or Coding Systems Of Tv Signals (AREA)
  • Compression Of Band Width Or Redundancy In Fax (AREA)
  • Compression, Expansion, Code Conversion, And Decoders (AREA)

Abstract

내용 없음.

Description

디지탈 영상처리장치 및 그 방법
제 1 도는 종래의 디지탈 영상처리장치의 전체 구성회로도.
제 2 도는 제 1 도에 채용된 프레임메모리의 어드레스맵 구조를 설명하기 위한 도면.
제 3 도는 본 발명에 의한 디지탈 영상처리장치의 실시예에 따른 회로도
제 4 도는 본 발명에 의한 블럭포맷팅시 어드레스맵 구조를 설명하기 위한 도면.
제 5 도는 제 4 도에 따른 블럭에서 데이타스캔을 설명하기 위한 도면.
제 6 도는 본 발명에 채용된 마이콤에서 수행되는 흐름도.
제 7 도는 제 3 도에 채용된 제 2 어드레스발생기의 구체회로도.
제 8 도는 제 7 도에 따른 제 2 어드레스발생기에 대한 동작 파형도.
* 도면의 주요부분에 대한 부호의 설명
10, 100 : 영상입력부 20, 120 : A/D 변환부
30, 130 : 프레임메모리 40, 140 : 디멀티플렉서
50, 81, 150, 230, 240, 250 : 멀티플렉서 60, 160 : 주메모리
70, 170 : 데이타 압축부 80, 210, 220 : 어드레스발생기
90, 180 : 마이콤 G1 : 앤드게이트
본 발명은 디지탈 영상처리장치 및 그 방법에 관한 것으로, 특히 데이타압축을 행하는 디지탈 영상처리장치에 있어서 한 화면분의 데이타를 데이타의 상관도를 고려하여 블럭으로 어드레싱 함으로써 데이타압축율을 개선하는 장치 및 그 방법에 관한 것이다.
일반적으로, 화상정보를 디지탈 신호형태로 효율적으로 전송 또는 축적하기 위하여 많은 화상정보를 압축하고 코딩한 다음 전송하거나 축적한다.
데이타 압축시, 데이타의 상관관계가 있는 데이타를 압축할 경우 데이타 압축율이 좋아진다. 영상신호는 전, 후, 좌, 우에 위치한 데이타가 상관관계가 크므로 상관관계가 큰 데이타로서 압축할 필요가 있다.
그러나, 종래에는 제 1 도에 도시된 바와 같이 영상입력부(10)를 통해 픽업된 영상신호를 A/D변환부(20)에서 디지탈신호형태로 변환한다.
멀티플렉서(81)에서는 마이콤(90)의 선택제어신호에 따라 어드레스 발생기(80)로부터 출력되는 행어드레스 스트로보신호(Row Address Strove : 이하 RAS라고 함) 및 열어드레스 스트로브신호(Column Address Strove ; 이하 CAS라고 함)을 선택하여 프레임메모리(30)의 어드레스단자에 입력된다.
상기 프레임메모리(30)에서는 상기 마이콤(90)으로부터 출력되는 기입제어신호에 따라 상기 A/D변환부(20)로부터 출력되는 데이타를 기입한다. 프레임메모리(30)에 기입된 데이타를 독출할 경우 상기 마이콤(90)으로부터 출력되는 독출제어신호에 따라 어드레스발생기(80)의 RAS, CAS에 의해 프레임메모리(30)에 저장된 데이타가 순차적으로 독출된다.
이때, 어드레스발생기(80)로부터 출력되는 RAS, CAS는 제 2 도에 도시된 바와 같이 프레임메모리(30)에 기입되는 한화면분에 해당하는 512×512 각 화소에 대한 어드레스신호이며, 순차적으로 증가되는 RAS, CAS에 의해 프레임메모리(30)로부터 데이터가 독출된다. 한편, 마이콤(90)에서는 디멀티플렉서(40) 및 멀티플렉서(50)에 선택제어신호를 출력한다.
즉, 비압축모드에서는 마이콤(90)으로부터 "로우"논리신호가 디멀티플렉서(40) 및 멀티플렉서(50)의 선택단자(SEL)에 입력됨에 따라 상기 디멀티플렉서(40)의 제 1 출력단자및 상기 멀티플렉서(50)의 제 1 입력단자를 선택한다. 따라서, 상기 디멀티플렉서(40)에서는 상기 프레임메모리(30)에서 독출된 데이타를 멀티플렉서(50)의 제 1 입력단자에 출력하여 데이타 압축을 행하지 않는 프레임메모리(30)의 데이타를 주메모리(60)에 저장한다.
압축모드시에는 마이콤(90)으로부터 "하이"논리신호가 디멀티플렉서(40) 및 멀티플렉서(50)의 선택단자(SEL)에 입력됨에 따라 상기 디멀티플렉서(40)의 제 2 출력단자(B) 및 상기 멀티플렉서(50)의 제 2 입력단자(B)를 선택한다. 상기 디멀티플렉서(40)에서는 제 2 출력단자(B)로부터 출력되는 상기 프레임메모리(30)로부터 독출된 데이타를 데이타 압축부(70)에 입력시킨다.
데이타압축부(70)에서는 상기 프레임메모리(30)로부터 출력되는 데이타를 압축한다.
멀티플렉서(50)에서는 제 2 입력단자(B)에 입력되는 데이타 압축부(70)로부터 출력되는 데이타를 선택하여 주메모리(60)에 저장한다.
상술한 디지탈 영상처리장치는 데이타 압축시 영상데이타의 상관관계를 고려하지 않고 프레임의 각 화소에 해당하는 어드레스신호에 따라 선순차적으로 데이타를 독출하여 한 프레임분의 데이타를 압축함으로써 데이타 압축율이 저하되는 문제점이 있었다.
상술한 문제점을 극복하기 위하여, 본 발명의 목적은 유입되는 영상신호로부터 상관관계가 큰 영상데이타들을 블럭으로 취해서 블럭 어드레스를 발생시키고 블럭별로 순차적으로 데이타압축을 행하여 데이타 압축율을 개선하는 디지탈 영상처리장치를 제공하는데 있다.
본 발명의 다른 목적을 유입되는 영상신호로부터 상관관계가 큰 영상데이타들을 블럭으로 취해서 블럭어드레스를 발생시키고, 블럭별로 순차적으로 데이타압축을 행하여 데이타압축율을 개선하는 디지탈 영상처리방법을 제공하는데 있다.
상술한 목적을 달성하기 위하여, 본 발명은 신호입력원으로부터 유입되는 아날로그영상신호를 디지탈신호형태로 변환하기 위한 A/D변환수단과, 상기 A/D변환수단으로부터 출력되는 데이타를 적어도 한 화면분 이상을 저장하기 위한 화면메모리와, 상기 화면메모리로부터 출력되는 데이타를 압축하기 위한 데이타압축수단과, 상기 화면메모리의 데이타의 기입 및 독출을 제어하고, 키입력수단의 압축모드 지정에 따른 키데이타를 인식하여 상기 화면메모리로부터 독출되는 데이타가 상기 데이타 압축수단에 공급되도록 제어하는 제어수단을 구비한 디지탈 영상처리장치에 있어서, 상기 화면메모리의 전영역을 데이타의 상관도를 고려하여 복수의 소영역으로 분할하고, 분할된 각 소영역을 블럭지정하고, 블럭지정된 소영역내의 데이타를 선순차주사방식으로 어드레싱한 후 전영역에 대해서 각 블럭을 선순차주사방식으로 어드레싱하기 위한 어드레스 신호를 발생하는 제 1 어드레스발생수단을 포함함을 특징으로 하고 있다.
또한, 본 발명은 다른 실시예로는 상기 일실시예에 있어서, 상기 화면메모리의 전영역에 대하여 선순차주사방식으로 어드레싱하기 위한 어드레스신호를 발생하는 제 2 어드레스발생수단과, 키입력수단의 모드지정에 따라 독출 및 압축모드에서는 상기 제 1 어드레스발생수단을 선택하고, 그외 모드에서는 제 2 어드레스발생수단을 선택하는 선택수단을 더 포함함을 특징으로 하고 있다.
또한, 본 발명에 의한 디지탈 영상처리방법은 2차원 화면메모리에 저장된 한화면데이타를 독출하여 데이타 압축하는 디지탈 영상처리방법에 있어서, 상기 2차원화면메모리의 전영역을 데이타의 상관도를 고려하여 복수의 소영역으로 분할하고, 분할된 각 소영역을 블럭지정하고, 블럭지정된 소영역내에 데이타를 선순차주사방식으로 어드레싱하고, 전영역에 대해서 각 블럭을 선순차주사방식으로 어드레싱하여 한화면 데이타를 독출하여 데이타를 압축함을 특징으로 하고 있다.
이하, 첨부된 도면을 참조하여 본 발명에 의한 디지탈 영상처리장치 및 그 방법의 바람직한 실시예를 설명하기로 된다.
제 3 도는 본 발명에 의한 디지탈 영상처리장치의 실시예에 따른 구성회로도이다.
제 3 도에 의하면, 광학정보를 입력하는 영상입력부(110)의 출력단자는 A/D변환부(120)의 입력단자에 접속되어 있다.
프레임메모리(130)의 데이타 입력단자는 상기 A/D변환부(120)의 출력단자에 접속되고, 데이타 출력단자는 디멀티플렉서(140)의 입력단자에 접속된다.
상기 디멀티플렉서(140)의 제 1 출력단자(A)는 멀티플렉서(150)의 제 1 입력단자에 접속되고, 제 2 출력단자(B)는 데이타 압축부(170)의 입력단자에 접속되며, 선택단자(SEL)는 상기 마이콤(180)의 선택제어신호 출력단자에 접속된다.
상기 멀티플렉서(150)의 제 2 입력단자(B)는 상기 데이타 압축부(170)의 출력단자에 접속되고, 선택단자(SEL)는 상기 마이콤(180)의 선택 제어신호 출력단자에 접속되며, 출력단자는 주메모리(160)의 입력단자에 접속된다.
앤드게이트(G1)의 제 1 입력단자는 상기 마이콤(180)의 선택제어신호 출력단자에, 제 2 입력단자는 상기 마이콤(180)의 기입/독출제어신호 출력단자에 출력단자는 제1 및 제 2 멀티플렉서(230, 240)의 선택단자(SEL)에 각각 접속되어 있다.
상기 제 1 멀티플렉서(230)의 제 1 입력단자는 제 2 어드레스발생기(210)의 열어드레스 스트로브 출력단자(CAS1)에 접속되고, 제 2 입력단자(B)는 제 2 어드레스발생기(220)는 열어드레스 스트로브 출력단자(CAS2)에 접속되며, 출력단자는 제 3 멀티플렉서(250)의 제 1 입력단자에 접속된다.
상기 제 2 멀티플렉서(240)의 제 1 입력단자는 제 1 어드레스 발생기(210)의 행어드레스 스트로브 출력단자(RAS1)에 접속되고, 제 2 입력단자는 상기 제 1 어드레스발생기(220)의 행어드레스 스트로보출력단자(RAS2)에 접속되고, 출력단자는 제 3 멀티플렉서(250)의 제 2 입력단자(B)에 접속된다.
상기 프레임메모리(130)의 기입/독출제어신호입력단자(R/)는 상기 마이콤(180)의 기입/독출제어신호출력단자에 접속되고, 어드레스신호 입력단자(ADDR)는 상기 제 3 멀티플렉서(250)의 출력단자에 접속되며, 상기 제 3 멀티플렉서(250)의 선택단자(SEL)는 상기 제 2 어드레스 발생기(220)의 제 2 출력단자(228)에 결합되어 있다.
이어서, 제 3 도의 동작을 제 4 도 내지 제 6 도를 결부시켜 설명하면 다음과 같다.
제 3 도에 있어서 영상입력부(110)에서는 입사되는 광학정보를 전기적인 신호로 변환한다. 이 전기적인 신호는 아날로그 영상신호에 해당한다.
이 영상입력부(110)는 비디오카메라, 전자스틸카메라인 경우 CCD(Charge Couppled Device)로 구성된다.
A/D변환부(120)에서는 상기 영상입력부(110)로부터 출력되는 아날로그영상신호를 디지탈신호형태로 변환된다.
프레임메모리(130)에서는 상기 A/D변환부(120)로부터 출력되는 디지탈 영상신호를 기입할때는 마이콤(180)으로부터 기입/독출 제어신호 출력단자로부터 "로우"논리신호가 출력되므로 앤드게이트(G1)에서도 "로우"논리신호가 출력된다.
데이타기입시 상기 앤드게이트(G1)는 압축, 비압축모드와는 관계없이 프레임메모리(130)에 "로우"논리상태를 유지하므로 제 1 멀티플렉서(230) 및 제 2 멀티플렉서(240)의 선택단자(SEL)는 "로우"논리신호가 입력된다.
상기 제 1 및 제 2 멀티플레서(230, 240)에서는 선택단자(SEL)에 입력되는 "로우"논리신호에 따라 제 1 어드레스발생기(210)로부터 발생되는 RAS1, CAS1를 선택하여 제 3 멀티플렉서(250)의 제 1 입력단자에 CAS1 어드레스를, 제 2 입력단자(B)에 RAS1어드레스르 입력시킨다.
상기 프레임메모리(130)에서는 상기 마이콤(180)의 기입/독출 제어신호출력단자로부터 출력되는 기입신호 즉 "로우"논리신호가 출력되는 동안 상기 A/D변환부(120)의 출력신호를 RAS1, CAS1에 의해 지정된 어드레스에 기입한다. 이때, 상기 제 3 멀티플렉서(250)에서는 제 2 어드레스발생기(220)로부터 출력되는 선택제어신호에 따라 상기 제 1 어드레스발생기(210)의 RAS1, CAS1를 선택해서 프레임메모리(130)에 출력한다. 상기 제 1 어드레스발생기(210)에서는 프레임메모리내 512×512 각 화소의 어드레스신호를 발생시킨다.
한편, 프레임메모리(130)에 기입된 데이타를 독출할때는 압축, 비압축모드에 따라 독출하는 어드레스가 바뀌게 된다.
비압축모드시, 마이콤(180)의 기입/독출제어신호 출력단자 및 선택제어신호출력단자로부터 "하이" 및 "로우"상태의 논리신호가 출력된다.
앤드게이트(G1)에서는 상기 기입/독출제어신호 및 선택제어신호인 "하이", "로우"신호를 입력하므로 "로우"상태의 논리신호를 제1 및 제 2 멀티플렉서(230, 240)의 선택단자(SEL)에 입력한다.
상기 제 1 및 제 2 멀티플렉서(230, 240)에서는 앤드게이트(G1)의 출력인 "로우"신호의 입력에 따라 제 1 어드레스발생기(210)로부터 출력되는 RAS1, CAS1를 선택하여 제 3 멀티플렉서(250)의 제 1 입력단자에 CAS1 어드레스를, 제 2 입력단자(B)에 RAS1 어드레스를 입력시킨다.
따라서, RAS1, CAS1에 따라 프레임메모리(130)에 저장된 데이타를 독출하여 디멀티플렉서(140)에 출력한다.
상기 디멀티플렉서(140) 및 멀티플랙서(150)에서는 상기 마이콤(180)의 선택제어신호인 "로우"논리신호가 선택단자(SEL)에 입력됨에 따라 디멀티플렉서(140)에서는 제 1 출력단자를, 멀티플렉서(150)에서는 제 1 입력단자를 선택해서, CAS1, RAS1에 따라 독출된 프레임메모리(130)의 데이타를 주메모리(160)에 저장한다. 여기서, 상기 주메모리(160)는 IC카드나 기타의 메모리 보드를 의미한다.
한편, 압축모드시에는 프레임메모리(130)에 데이타를 기입할 경우 압축, 비압축모드에 상관없이 RAS1, CAS1에 따라 상기 A/D변환부(120)의 출력신호를 프레임메모리(130)에 기입한다.
프레임메모리(130)에 저장된 데이타를 독출할 경우에는 마이콤(180)의 선택제어신호출력단자 및 기입/독출제어신호 출력단자로부터 모두 "하이"상태의 논리신호가 출력된다.
따라서 "하이"상태의 상기 기입/독출제어신호 및 선택제어신호를 입력하는 앤드게이트(G1)의 출력신호를 "하이"상태가 되므로 제 1 및 제 2 멀티플렉서(230, 240)의 선택단자(SEL)에 "하이"논리신호가 입력된다.
상기 제 1 및 제 2 멀티플렉서(230, 240)에서는 선택단자(SEL)에 입력되는 "하이" 논리신호에 따라 "하이"상태를 나타내는 제 2 입력단자를 (B)을 선택해서 제 2 어드레스 발생기(220)에서 발생되는 블럭어드레스신호 RAS2, CAS2를 제 3 멀티플렉서(250)를 통해 프레임메모리(130)의 어드레스 단자(ADDR)에 공급한다.
이때, 제 2 어드레스발생기(220)에서는 제 1 어드레스발생기(210)로부터 발생되는 프레임메모리(130)의 512×512 각 화소에 대한 행, 열 어드레스와는 달리 제 4 도에 도시된 바와 같이 8×8 단위로 블럭을 구성하여, 이 64×64에 대한 블럭 행, 열 어드레스신호가 발생된다.
즉, 제 5 도에 도시된 바와 같이 제 4 도에 도시된 1, 1블럭에서 8돗트×8라인 각 화소의 데이타를 스캔한후 1.2블럭의 8돗트×8라인 각 화소의 데이타를 스캔하는 형태로 한 프레임에 대해 블럭밀도 순차적으로 스캔한다.
디멀티플렉서(140)에서는 상기 마이콤(180)의 선택제어신호출력단자로부터 출력되는 "하이"상태의 논리신호가 선택단자(SEL)에 입력됨에 따라 상기 프레임메모리(130)로부터 RAS2, CAS2에 의해 독출되는 데이타를 데이타압축부(170)에 출력한다.
데이타압축부(170)에서는 상기 프레임메모리(130)로부터 RAS2, CAS2에 의해 독출되는 데이타 즉, 상관관계가 큰 블럭단위의 데이타를 압축시킨다.
멀티플렉서(150)에서는 상기 마이콤(180)의 선택제어신호가 "하이"상태의 논리신호가 선택단자(SEL)에 입력됨에 따라 제 2 입력단자에 유입되는 상기 데이타압축부(170)로부터 출력되는 압축된 데이타를 선택해서 주메모리(160)에 저장한다.
제 6 도는 마이콤(190)에서 데이타 압축모드 또는 비압축모드에 따라 제어신호를 출력하는 흐름도이다.
제 6 도에 있어서, 프레임메모리(130)에 데이타를 독출할때는 마이콤(180)의 기입/독출 제어신호출력단자에서 "하이"논리신호가 출력되고, 기입할때는 기입/독출 제어신호출력단자에서 "로우"논리신호가 출력된다(S1∼S3단계). 압축모드일 경우에는 마이콤(180)의 선택제어 신호출력단자에서 "하이"논리신호가 출력되고, 비압축모드일 경우에는 선택제어 신호출력자에서 "로우"논리신호가 출력된다.
즉, 비압축모드이고 데이타 기입시에는 마이콤(180)의 선택제어신호 출력단자 및 기입/독출제어신호출력단자로부터 모두 "로우"신호가 출력되어 제 1 어드레스발생기(210)에서 발생되는 RAS1, CAS1에 의해 프레임메모리(130)에 데이타를 기입한다.
비압축모드이고 데이타 독출시에는 마이콤(180)의 선택제어신호 출력단자 및 기입/독출제어신호 출력단자로부터 "로우" 및 "하이"신호가 출력되어 RAS1, CAS1에 의해 프레임메모리(130)로부터 데이타를 독출한다.
압축모드이고 데이타 기입시는 마이콤(180)의 선택제어신호 출력단자 및 기입/독출제어신호 출력단자로부터 "하이" 및 "로우"신호가 출력되므로 RAS1, CAS1에 의해 프레임메모리(130)에 데이타를 기입한다.
압축모드이고 데이타 독출시에는 마이콤(180)의 선택제어신호 출력단자 및 기입/독출제어신호 출력단자로부터 로우 "하이"논리신호가 출력되므로 제 2 어드레스 발생기(220)에서 발생되는 RAS2, CAS2에 의해 프레임메모리(130)에 저장된 데이타를 독출한다.
상술한 내용을 정리하면 아래 〈표1〉과 같다.
[표 1]
제 7 도는 제 3 도에 채용된 제 2 어드레스 발생기의 구체회로도이다.
제 7 도에 의하면, 주클럭발생기(221)의 출력단자는 열어드레스용 제 1 카운터(222)의 반전클럭단자(CLK1)에 결합되고, 이 열어드레스용 제 1 카운터(222)의 제 1 내지 제 3 출력단자(C0∼C2)는 제 3 도에 도시된 제 1 멀티플렉서(230)의 제 2 입력단자(B)에 , 제 4 출력단자(C3)는 행어드레스용 제 1 카운터(225)의 반전클럭단자 및 오아게이트(G2)의 제 1 입력단자에 각각 접속되어 있고, 제 3 도에 도시된 제 3 멀티플렉서(250)의 선택단자(SEL)에 접속된다. 열어드레스용 제 2 카운터(223)의 반전클럭단자(CLK2)는 상기 행어드레스용 제 1 카운터(225)의 제 4 출력단자와 연결된 인버터(INV1)의 출력단자에 접속되고, 제1 내지 제 4 출력단자(C4∼C7)는 상기 제 1 멀티플렉서(23)의 제 2 입력단자(B)에 접속된다. 열어드레스용 제 3 카운터(224)의 반전클럭단자(CLK3)는 상기 열어드레스용 제 2 카운터(223)의 제 4 출력단자(C7)에, 제1 및 제 2 출력단자(C8∼C9)는 상기 제 1 멀티플렉서(230)의 제 2 입력단자(B)에 제 3 출력단자(C10)는 열어드레스용 제 2, 제 3 카운터(223, 224)의 클리어단자(CLR2, CLR3) 및 행어드레스용 제 2 카운터(226)의 반전클럭단자(CLK5)에 각각 접속된다. 행어드레스용 제 1 카운터(225)의 제 1 내지 제 3 출력단자(R0∼R2)는 제 3 도에 도시된 제 2 멀티플렉서(240)의 제 2 입력단자(B)에 접속되고, 행어드레스용 제 2 카운터(226)의 제 1 내지 제 4 출력단자(R4∼R7)는 상기 제 2 멀티플렉서(240)의 제 2 입력단자(B)에 접속된다. 행어드레스용 제 3 카운터(227)의 반전클럭단자(CLK6)는 상기 행어드레스용 제 2 카운터(226)의 제 4 출력단자(R7)에, 제 1 및 제 2 출력단자(R8, R9)는 제 2 멀티플렉서(240)의 제 2 입력단자(B)에 각각 접속되고, 제 3 출력단자는 오아게이트(G2)의 제 2 입력단자에 접속된다.
상기 오아게이트(G2)의 출력단자는 제 1 카운터(222)의 클리어단자(CLR1)에 결합된다. 상기 행어드레스용 제 2 및 제 3 카운터(226, 227)의 클리어단자(CLR5, CLR6)는 접지되어 있다.
이어서, 제 7 도의 동작을 제 4 도, 제 5 도 및 제 8 도와 결부시켜 설명하기로 한다.
제 7 도에 있어서, 제 5 도에 도시된 한 블럭에 해당하는 8돗트×8라인 단위로 제 4 도에 도시된 한 화면분의 64×64블럭어드레스를 발생시키는 제 2 어드레스발생기(220)의 주클럭발생기(221)로부터 제 8a 도에 도시된 바와 같이 4배의 색부반송파에 해당하는 주파수(4fsc)를 갖는 클럭신호가 제 1 카운터(222)의 클럭단자(CLK1)에 입력된다. 열어드레스용 제 1 카운터(222)에서는 제 5 도에 도시된 1.1블럭의 열어드레스에 해당하는 0 내지 7까지 카운팅한다. 이때, 열어드레스용 제 1 카운터(222)의 제 1 내지 제 3 출력단자(C0∼C2)로부터 출력되는 신호의 파형은 제 8b, d 도에 도시되어 있다. 열어드레스용 제 1 카운터(222)에서 카운팅한 값이 7이면 제 8e 도에 도시된 바와 같이 제 4 출력단자(C3)로부터 출력되는 신호에 의해 열어드레스 제 1 카운터(222)를 오아게이트(G2)를 통해 클리어시키고, 행어드레스용 제 1 카운터(225)의 클럭신호로 입력시켜 구동시킨다.
상기 열어드레스용 제 1 카운터(222)의 제 4 출력단자(C3)로부터 출력되는 신호(제 8e 도는 제 3 멀티플렉서(250)의 선택단자(SEL)에 입력되는 선택제어신호(228)가 된다. 상기 행어드레스용 제 1 카운터(225)에서는 상기 열어드레스용 제 1 카운터(222)가 1.1블럭의 한 라인의 열어드레스가 0 내지 7까지 카운팅할때마다 1씩 증가시켜 출력단자(R0~R2)를 통해 행어드레스를 0 내지 7까지 카운팅한 값이 출력된다. 이때, 출력단자(R0∼R2)의 출력신호의 파형은 제 8f, h 도에 도시된 바와 같다. 상기 행어드레스용 제 1 카운터(225)로부터 출력되는 카운팅한 값이 7이면 제 4 출력단자(R3)로부터 제 8i 도에 도시된 바와 같은 신호가 출력되고, 이 신호(제 8i 도)는 행어드레스용 제 1 카운터(225)를 클리어시키고, 인버터(INV1)를 통해 열어드레스용 제 1 카운터(223)의 클럭신호로 입력된다.
상술한 동작으로 1.1블럭의 CAS2, RAS2 어드레스를 발생시키고, 상기 열어드레스용 제 2 카운터(223)에서는 1.2블럭 내지 1.16블럭의 열어드레스를 카운팅하여 제 1 내지 제 4 출력단자(C4∼C7)로부터 카운팅한 값이 10진수로 8 내지 127까지 출력된다. 제 8j, k 도에 도시된 열어드레스용 제 2 카운터(223)의 제 1, 제 2 출력단자로부터 출력되는 신호의 파형이다. 여기서, 예를들어 1.2블럭의 열어드레스는 열어드레스용 제 2 카운터(123)의 출력값은 1이고, 열어드레스용 제 1 카운터(222)는 0 내지 7까지 카운팅을 계속하면서 행어드레스용 제 1 카운터(125)의 카운팅한 값이 7이 될때까지 반복하게 된다.
상기 열어드레스용 제 2 카운터(223)의 출력값이 127이 될때 제 4 출력단자(C7)로부터 출력되는 신호가 열어드레스용 제 3 카운터(224)의 클럭신호로 입력되어 열어드레스용 제 3 카운터(224)를 동작시킨다. 상기 열어드레스용 제 3 카운터(224)에서는 1.17블럭 내지 1.64의 열어드레스 128 내지 512까지 카운팅하게 되고, 이 카운팅된 값이 1 내지 제 2 출력단자(C8∼C9)로부터 출력된다. 상기 열어드레스용 제 3 카운터(224)의 카운팅한 값이 511이 되면 열어드레스용 제 2 및 제 3 카운터(223, 224)를 클리어시키고, 행어드레스용 제 2 카운터(226)의 클럭단자에 입력시켜 동작시킨다. 이때, 열어드레스용 제 1 내지 제 3 카운터(222∼224)의 출력단자(C0∼C9)로부터 출력되는 9비트의 신호 C0, C1, C2, C3, C4, C5, C6, C7, C8, C9는 CAS2 신호가 되고 제 3 도에 도시된 제 3 멀티플렉서(250)의 제 1 선택단자에 입력된다. 한편, 1.1 내지 1.64블럭어드레스가 발생되면 상기 행어드레스용 제 2 카운터(226)가 카운팅하기 시작한다. 예를들어, 2.1블럭 어드레스는 행어드레스용 제 2 카운터(226)의 열어드레스용 제 1 카운터(222)가 0 내지 7까지 카운팅할때마다 행어드레스용 제 1 카운터(225)는 출력값이 1씩 증가하면서 7까지 카운팅하게 된다. 2.2 내지 2.64블럭어드레스는 상술한 1.2 내지 1.64블럭의 열어드레스발생동작과 동일하다. 3.1블럭어드레스부터는 상기 행어드레스용 제 2 카운터(226)의 출력을 1증가시켜 반복함으로써 상기 열어드레스용 제1 내지 제 3 카운터(222∼224), 상기 행어드레스용 제 1 및 제 2 카운터(225, 226)는 2.1 내지 16.16블럭어드레스를 발생시킨다. 16. 16블럭의(127, 127)포인트의 어드레스가 발생되면 상기 행어드레스용 제 2 카운터(226)의 제 4 출력단자(R7)로부터 출력되는 신호가 행어드레스용 제 3 카운터(227)의 클럭신호로 입력됨에 따라 동작된다. 상기 행어드레스용 제 3 카운터(227)의 출력값으로 17.1 내지 64. 64블럭의 행어드레스를 발생시키고, 64. 64블럭어드레스, 즉 한화면분의 블럭어드레스가 발생하면 상기 행어드레스용 제 3 카운터(227)의 제 3 출력단자(R10)으로부터 출력되는 신호가 상기 열어드레스용 제 1 카운터(222)를 클리어시킨다. 이때, 행어드레스용 제 1 내지 제 3 카운터(225∼227)의 출력단자(R0∼R9)로부터 출력되는 9비트의 신호(R0, R1, R2, R3, R4, R5, R6, R7, R8, R9)는 RAS2 신호가 되고, 제 3 도에 도시된 제 5 멀티플렉서(250)의 제 2 선택단자(B)에 입력된다.
이상으로 설명한 바와 같이, 본 발명에 의한 디지탈 영상처리장치는 신호처리된 데이타를 프레임메모리에 기입할 때는 프레임메모리 용량의 각 화소에 대한 어드레스에 기입하고 데이타를 독출할때는 신호의 상관관계가 큰 데이타를 블럭화한 어드레스를 발생시켜, 이 블럭어드레스에 따라 블럭별로 순차적으로 독출된 블럭데이타를 압축함으로써 데이타 압축율을 증가시킬 수 있다.
본 발명은 디지탈 스틸카메라, 디지탈 VCR, 디지탈 캠코더등의 영상기기에 이용될 수 있다.

Claims (13)

  1. 신호입력원으로부터 유입되는 아날로그영상신호를 디지탈신호형태로 변환하기 위한 A/D변환수단, 상기 A/D변환수단으로부터 출력되는 데이타를 적어도 한 화면분 이상을 저장하기 위한 화면메모리, 상기 화면메모리로부터 출력되는 데이타를 압축하기 위한 압축수단, 상기 화면메모리의 데이타의 기입 및 독출을 제어하고, 키입력수단의 압축모드 지정키에 따른 키데이타를 인식하여 상기 화면메모리로부터 독출되는 데이타가 상기 압축수단에 공급되도록 제어하는 제어수단을 구비한 디지탈영상처리장치에 있어서, 상기 화면메모리의 전영역을 데이타의 상관도를 고려하여 복수의 소영역으로 분할하고, 분할된 각 소영역을 블럭지정하고, 블럭지정된 소영역내의 데이타를 선순차주사방식으로 어드레싱한 후 전영역에 대하여 각 블럭을 선순차 주사방식으로 어드레싱 하기 위한 어드레스신호를 발생하여 압축모드시 상기 화면메모리로부터 데이타를 이 어드레스에 따라 독출하여 상기 압축수단에 공급하는 제 1 어드레스발생수단을 포함함을 특징으로 하는 디지탈 영상처리장치.
  2. 제 1 항에 있어서, 상기 화면메모리의 전영역에 대하여 선순차주사방식으로 어드레싱하기 위한 어드레스신호를 발생하는 제 2 어드레스발생수단과, 키입력수단의 키모드지정에 따라 독출 및 압축모드에서는 상기 제 2 어드레스발생수단의 어드레스신호를 선택해서 상기 화면메모리에 공급하고, 그외 모드에서는 제 1 어드레스발생수단의 어드레스 신호를 선택해서 상기 화면메모리에 공급하는 선택수단을 더 포함함을 특징으로 하는 디지탈 영상처리장치.
  3. 제 1 항에 있어서, 상기 제 1 어드레스발생수단을 소정배의 색부반송파 주파수에 해당하는 클럭신호를 발생하기 위한 클럭발생기와, 상기 클럭발생기로부터 출력되는 클럭에 따라 소정범위값까지 카운팅하는 열어드레스용 제 1 카운터와, 상기 열어드레스용 제 1 카운터가 소정범위값까지 카운팅한 후 클리어될때마다 이 클리어신호가 클럭신호로 입력되어 1씩 증가하는 행어드레스용 제 1 카운터와, 상기 행어드레스용 제 1 카운터가 소정범위값까지 카운팅하면 클리어되고, 이 클리어신호가 클럭신호로 입력되어 동작되는 열어드레스용 제 2 카운터와, 상기 열어드레스용 제 2 카운터가 소정범위값까지 카운팅하면 동작되어 소정범위값까지 카운팅한 후 상기 열어드레스용 제 2 카운터를 클리어하는 열어드레스용 제 3 카운터와, 상기 열어드레스용 제 3 카운터가 소정범위값까지 카운팅하면 클리어되고, 이 클리어신호가 클럭신호로 입력되어 동작되는 행어드레스용 제 2 카운터와, 상기 행어드레스용 제 2 카운터가 소정범위값까지 카운팅하면 동작되어 소정범위값까지 카운팅한 후 열어드레스용 제 1 카운터를 클리어하는 행어드레스용 제 3 카운터를 포함함을 특징으로 하는 디지탈 영상처리장치.
  4. 제 3 항에 있어서, 상기 선택수단은 제어수단으로부터 출력되는 기입/독출 제어신호 및 압축/비압축모드 선택제어신호를 논리곱하는 논리소자와, 상기 제 1 또는 제 2 어드레스발생수단의 행어드레스신호를 상기 논리소자로부터 출력된느 특정레벨의 논리신호에 따라 선택하는 제 1 멀티플렉서와, 상기 제 1 또는 제 2 어드레스발생수단의 열어드레스신호를 상기 논리소자로부터 출력되는 특정레벨의 논리신호에 따라 선택하고 제2 멀티플렉서와, 상기 열어드레스용 제 1카운터를 클리어하고 행어드레스용 제1카운터의 클럭신호로 입력하는 상기 열어드레스용 제1카운터의 출력신호에 따라 상기 제1또는 제 2 멀티플렉서의 출력신호인 행 또는 열어드레스를 상기 화면메모리에 출력하는 제 3 멀티플렉서를 포함함을 특징으로 하는 디지탈 영상처리장치.
  5. 제 4 항에 있어서, 상기 제 1 및 제 2 멀티플렉서에는 독출 및 압축모드시 상기 논리소자로부터 출력되는 여기상태의 논리신호에 따라 상기 제 2 어드레스발생수단의 블럭행 열어드레스를 선택하고 그외 모드에서는 상기 제 1 어드레스발생수단의 행, 열어드레스를 선택함을 특징으로 하는 디지탈 영상처리장치.
  6. 제 5 항에 있어서, 상기 제어수단으로부터 출력되는 모드제어신호가 정상모드를 뜻하는 기저상태의 논리신호일때는 제 1 어드레스발생수단의 행, 열어드레스에 따라 상기 프레임메모리로부터 독출된 데이타를 출력하거나 압축모드를 뜻하는 여기상태의 논리신호일때는 제 2 어드레스발생수단의 행, 열어드레스에 따라 상기 프레임메모리로부터 독출된 데이타를 데이타압축수단에 출력하는 디멀티플렉서와, 상기 모드제어신호가 기저상태의 논리신호일때는 상기 디멀티플렉서의 출력을 선택하고, 여기상태의 논리신호일때는 상기 데이타 압축수단의 출력신호를 선택하는 제 4 멀티플렉서와, 상기 제 4 멀티플렉서로부터 출력되는 데이타를 저장하는 주메모리를 더 포함함을 특징으로 하는 디지탈 영상처리장치.
  7. 신호입력원으로부터 유입되는 아날로그영상신호를 디지탈신호형태로 변환하기 위한 A/D변환수단, 상기 A/D변환수단으로부터 출력되는 데이타를 적어도 한 화면분 이상을 저장하기 위한 화면메모리, 상기 화면메모리로부터 출력되는 데이타를 압축하기 위한 데이타압축수단, 상기 화면메모리의 데이타의 기입 및 독출을 제어하고, 키입력수단의 압축모드지정키에 따른 키데이타를 인식하여 상기 화면메모리로부터 독출되는 데이타가 상기 압축수단에 공급되도록 제어하는 제어수단을 구비한 디지탈 영상처리장치에 있어서, 상기 화면메모리의 전영역에 대하여 선순차주사방식으로 어드레싱하기 위한 어드레스 신호를 발생하는 제 1 어드레스발생수단 ; 상기 화면메모리의 전영역을 데이타의 상관도를 고려하여 복수의 소영역으로 분할하고, 분할된 각 소영역을 블럭지정하고 블럭지정된 소영역내의 데이타를 선순차주사방식으로 어드레싱한 후 전영역에 대해서 각 블럭을 선순차주사방식으로 어드레싱하기 위한 어드레스신호를 발생하기 위한 제 2 어드레스발생수단 ; 키입력수단의 키모드지정에 따라 독출 및 압축모드에서는 상기 제 2 어드레스발생수단의 어드레스신호를 선택해서 상기 화면메모리에 공급하고, 그외 모드에서는 제 1 어드레스발생수단의 어드레스신호를 선택하는 선택수단 ; 을 포함함을 특징으로 하는 디지탈 영상처리장치.
  8. 제 7 항에 있어서, 상기 제 2 어드레스발생수단은 소정배의 색부반송파주파수에 해당하는 클럭신호를 발생하기 위한 클럭발생기와, 상기 클럭발생기로부터 출력되는 클럭에 따라 소정범위값까지 카운팅하는 열어드레스용 제 1 카운터와, 상기 열어드레스용 제 1 카운터가 소정범위값까지 카운팅한 후 클리어될때마다 이 클리어신호가 클럭신호로 입력되어 1씩 증가하는 행어드레스용 제 1 카운터와, 상기 행어드레스용 제 1 카운터가 소정범위값까지 카운팅하면 클리어되고, 이 클리어신호가 클럭신호로 입력되어 동작되는 열어드레스용 제 2 카운터와, 상기 열어드레스용 제 2 카운터가 소정범위값까지 카운팅하면 동작되어 소정범위값까지 카운팅한 후 상기 열어드레스용 제 2 타운터를 클리어하는 열어드레스용 제 3 카운터와, 상기 열어드레스용 제 3 카운터가 소정범위값까지 카운팅하면 클리어되고, 이 클리어신호가 클럭신호로 입력되어 동작되는 행어드레스 제 2 카운터와, 상기 행어드레스용 제 2 카운터가 소정범위값까지 카운팅하면 동작되어 소정범위값까지 카운팅한 후 열어드레스용 제 1 카운터를 클리어하는 행어드레스용 제 3 카운터를 포함함을 특징으로 하는 디지탈 영상처리장치.
  9. 제 8 항에 있어서, 상기 제어수단으로부터 출력되는 기입/독출 제어신호 및 압축/비압축모드 선택제어신호를 논리곱하는 논리소자와, 상기 제 1 또는 제 2 어드레스발생수단의 행어드레스신호를 상기 논리소자로부터 출력되는 특정레벨의 논리신호에 따라 선택하는 제 1 멀티플렉서와, 상기 제 1 또는 제 2 어드레스발생수단의 열어드레스신호를 상기 논리소자로부터 출력되는 특정레벨의 논리신호에 따라 선택하는 제 2 멀티플렉서와, 상기 열어드레스용 제 1 카운터를 클리어하고 행어드레스용 제 1 카운터의 클럭신호로 입력하는 상기 열어드레스용 제 1 카운터의 출력신호에 따라 상기 제 1 또는 제 2 멀티플렉서의 출력신호인 행 또는 열어드레스를 상기 화면메모리에 출력하는 제 3 멀티플렉서를 포함함을 특징로 하는 디지탈 영상처리장치.
  10. 제 9 항에 있어서, 상기 제 1 및 제 2 멀티플렉서에서는 제 1 및 제 2 멀티플렉서에서는 독축 및 압축모드시 논리신호에 따라 상기 제 2 어드레스발생수단의 블럭행 열어드레스를 선택하고 그외 모드에서는 상기 제 1 어드레스발생수단의 행, 열어드레스를 선택함을 특징으로 하는 디지탈 영상처리장치.
  11. 제 10 항에 있어서, 상기 제어수단으로부터 출력되는 모드제어신호가 정상모드를 뜻하는 기저상태의 논리신호일때는 제 1 어드레스발생수단의 행, 열어드레스에 따라 상기 프레임메모리로부터 독출된 데이타를 출력하거나 데이타압축수단에 출력하는 디멀티플렉서와, 상기 모드제어신호가 기저상태의 논리신호일때는 상기 프레임메모리로부터 독출된 데이타를 데이타압축수단에 출력하는 디멀티플렉서와, 상기 모드제어신호가 기저상태의 논리신호일때는 상기 디멀티플렉서의 출력을 선택하고, 여기상태의 논리신호일때는 상기 데이타 압축수단의 선택하는 제 4 멀티플렉서와, 상기 제 4 멀티플렉서로부터 출려고디는 데이타를 저장하는 주메모리를 더 포함함을 특징으로 하는 디지탈 영상처리장치.
  12. 2차원 화면메모리에 저장된 한 화면데이타를 독출하여 데이타압축하는 디지탈 영상처리방법에 있어서, 상기 2차원 화면메모리의 전영역을 데이타의 상관도를 고려하여 복수의 소영역으로 분할하고, 분할된 각 소영역을 블럭지정하고, 블럭지정된 소영역내의 데이타를 선순차주사방식으로 어드레싱하고, 화면의 전영역에 대하여 각 블럭을 선순차주사방식으로 어드레싱하여 한 화면분의 데이타를 독출하여 데이타를 압축함을 특징으로 하는 디지탈 영상처리방법.
  13. 제 12 항에 있어서, 상기 각 블럭의 크기는 8돗트×8라인인 것을 특징으로 하는 디지탈 영상처리방법.
KR1019910019337A 1991-10-31 1991-10-31 디지탈 영상처리장치 및 그 방법 KR940009547B1 (ko)

Priority Applications (1)

Application Number Priority Date Filing Date Title
KR1019910019337A KR940009547B1 (ko) 1991-10-31 1991-10-31 디지탈 영상처리장치 및 그 방법

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
KR1019910019337A KR940009547B1 (ko) 1991-10-31 1991-10-31 디지탈 영상처리장치 및 그 방법

Publications (2)

Publication Number Publication Date
KR930009410A KR930009410A (ko) 1993-05-22
KR940009547B1 true KR940009547B1 (ko) 1994-10-14

Family

ID=19322111

Family Applications (1)

Application Number Title Priority Date Filing Date
KR1019910019337A KR940009547B1 (ko) 1991-10-31 1991-10-31 디지탈 영상처리장치 및 그 방법

Country Status (1)

Country Link
KR (1) KR940009547B1 (ko)

Also Published As

Publication number Publication date
KR930009410A (ko) 1993-05-22

Similar Documents

Publication Publication Date Title
US4417276A (en) Video to digital converter
US4698674A (en) Interlace/non-interlace data converter
KR960013023A (ko) 디지탈 텔레비전 수신기
JPH02503138A (ja) ビデオデータを伸張するための補間器
US20030007082A1 (en) Digital camera with electronic zooming function
KR100194922B1 (ko) 화면비 변환장치
JPH08171384A (ja) 走査変換方法及びその装置
KR940009547B1 (ko) 디지탈 영상처리장치 및 그 방법
JPS61269265A (ja) 映像信号時間軸補正装置
US5867137A (en) Display control device and method for generating display data to display images in gray scale
US20030043162A1 (en) Memory apparatus of digital video signal
JP2510019B2 (ja) 画像表示方法および装置
US20030142096A1 (en) Circuit for controlling display of modulated image in an image display device, and image display method and device
KR100260889B1 (ko) 8비트 디지탈 영상 신호 처리용 어드레스 생성 회로 및 방법
KR100399239B1 (ko) 이미지데이터메모리관리방법
KR100223876B1 (ko) 비디오 포맷 변환장치
JP3646839B2 (ja) デジタルオシロスコープ
JPH08220145A (ja) デジタルオシロスコープの波形表示方法
JPH10334226A (ja) 画像データ記憶装置
SU1403091A1 (ru) Устройство дл отображени графической информации на экране телевизионного индикатора
KR100252636B1 (ko) 제이.피.이.쥐.영상압축을위한8*8블럭어드레스발생회로
KR100238209B1 (ko) 라인메모리를 이용한 모자이크 처리장치
JP3241065B2 (ja) ラインメモリ
SU1038965A1 (ru) Устройство дл отображени информации
JPH05500140A (ja) デジタル信号の伸長方法

Legal Events

Date Code Title Description
A201 Request for examination
G160 Decision to publish patent application
E701 Decision to grant or registration of patent right
GRNT Written decision to grant
FPAY Annual fee payment

Payment date: 20070928

Year of fee payment: 14

LAPS Lapse due to unpaid annual fee