KR940007881A - 데이타 입출력라인의 프리차아지 및 등화회로 - Google Patents
데이타 입출력라인의 프리차아지 및 등화회로 Download PDFInfo
- Publication number
- KR940007881A KR940007881A KR1019920016334A KR920016334A KR940007881A KR 940007881 A KR940007881 A KR 940007881A KR 1019920016334 A KR1019920016334 A KR 1019920016334A KR 920016334 A KR920016334 A KR 920016334A KR 940007881 A KR940007881 A KR 940007881A
- Authority
- KR
- South Korea
- Prior art keywords
- input
- output line
- precharge
- equalization
- data
- Prior art date
Links
Landscapes
- Static Random-Access Memory (AREA)
- Dram (AREA)
Abstract
본 발명은 반도체 메모리장치의 고속 데이타 억세스를 수행하고, 에러 데이타의 발생을 감소하는 데이타 입출력 프리차아지 및 등화희로를 제공함에 목적이 있다, 상기 목적을 달성하기 위하여 본 발명은 입출력 라인쌍의 전위를 프리차아지 및 등화하는 프리차아지 및 등화수단과, 스트랩핑영역에 형성되어 상기 입출력라인의 전위를 등화하는 다수개의 등화수단을 구비하여, 메모리셀 어레이에 기억된 데이타를 입출력 라인쌍을 통하여 독출하거나 상기 입출력 라인쌍을 통하여 입력되는 데이타를 상기 메모리 셀 어레이에 기록한다.
Description
본 내용은 요부공개 건이므로 전문내용을 수록하지 않았음
제2도는 본 발명에 따른 입출력라인 프리차아지 및 등화회로도.
Claims (3)
- 메모리셀 어레이에 기억된 데이타를 입출력 라인쌍(IO,IO)을 통하여 독출하고, 상기 입출력 라인쌍(IO,IO)을 통하여 데이타를 상기 메모리 셀 어레이에 기록하는 반도체 메모리장치에 있어서, 상기 입출력 라인쌍(IO,IO)에 연결되어, 상기 제1제어신호의 제어하에 상기 입출력 라인쌍의 전위를 프리차아지 및 등화하는 프리차아지 및 등화수단과, 상기 입출력 라인쌍(IO,IO)과 상기 프리차아지 및 등화수단에 연결되고 서로 소정 거리 이격되어, 상기 제1제어신호의 제어하에 상기 입출력 라인쌍의 전위를 등화하는 다수개의 등화수단을 구비함을 특징으로 하는 데이타 입출력라인 프리차아지 및 등화회로.
- 상기 제1항에 있어서, 상기 다수개의 등화수단이 스트랩핑 영역에 형성됨을 특징으로 하는 데이타 입출력라인 프리차아지 및 등화회로.
- 상기 제2항에 있어서, 상기 각 등화수단은 일단이 상기 출력 라인쌍(IO,IO)중의 입출력라인(IO)에 연결되고 타단이 상기 입출력 라인쌍(IO,IO)중의 상보 입출력라인(IO)에 연결된 엔 모오스 트랜지스터임을 특징으로 하는 데이타 입출력라인 프리차아지 및 등화회로.※ 참고사항 : 최초출원 내용에 의하여 공개하는 것임.
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
KR1019920016334A KR940007881A (ko) | 1992-09-08 | 1992-09-08 | 데이타 입출력라인의 프리차아지 및 등화회로 |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
KR1019920016334A KR940007881A (ko) | 1992-09-08 | 1992-09-08 | 데이타 입출력라인의 프리차아지 및 등화회로 |
Publications (1)
Publication Number | Publication Date |
---|---|
KR940007881A true KR940007881A (ko) | 1994-04-28 |
Family
ID=67147787
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
KR1019920016334A KR940007881A (ko) | 1992-09-08 | 1992-09-08 | 데이타 입출력라인의 프리차아지 및 등화회로 |
Country Status (1)
Country | Link |
---|---|
KR (1) | KR940007881A (ko) |
Cited By (2)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
KR20020045036A (ko) * | 2000-12-07 | 2002-06-19 | 김우진 | 인삼을 이용하여 쿠키를 제조하는 방법 및 그 방법에 의해제조된 인삼 함유 쿠키 |
KR100392598B1 (ko) * | 2000-11-27 | 2003-07-23 | 주식회사 대신제과 | 인삼호도과자 및 그 제조방법 |
-
1992
- 1992-09-08 KR KR1019920016334A patent/KR940007881A/ko not_active IP Right Cessation
Cited By (2)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
KR100392598B1 (ko) * | 2000-11-27 | 2003-07-23 | 주식회사 대신제과 | 인삼호도과자 및 그 제조방법 |
KR20020045036A (ko) * | 2000-12-07 | 2002-06-19 | 김우진 | 인삼을 이용하여 쿠키를 제조하는 방법 및 그 방법에 의해제조된 인삼 함유 쿠키 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
KR100546307B1 (ko) | 글로벌 입출력라인을 프리차지 및/또는 이퀄라이징하기위한 프리차지 회로를 구비하는 반도체 장치 및프리차지 및/또는 이퀄라이즈하는 트랜지스터의 레이아웃 | |
KR850008569A (ko) | 반도체 메모리장치 | |
KR880004479A (ko) | 다이나믹형 반도체기억장치 | |
EP0107387A2 (en) | Semiconductor memory device | |
KR970017616A (ko) | 고속액세스를 위한 데이타 출력패스를 구비하는 반도체 메모리장치 | |
KR920022291A (ko) | 프리챠지된 비트선을 갖는 멀티 포트 메모리 장치 | |
KR940016225A (ko) | 반도체 기억장치 | |
KR950020732A (ko) | 다이나믹 반도체 기억장치 | |
KR870008320A (ko) | 상이형 메모리셀로 구성되는 반도체 메모리장치 | |
KR100261219B1 (ko) | 격리게이트들이 독립적으로 동작되는 반도체 메모리장치 | |
US5625598A (en) | Semiconductor memory device having precharge circuit | |
KR920022292A (ko) | 반도체 기억 장치 | |
KR880006698A (ko) | 씨모오스 반도체 메모리장치의 입출력 회로 | |
KR100225826B1 (ko) | 반도체 메모리 장치 | |
KR880013070A (ko) | 디지탈 신호처리장치 | |
KR940007881A (ko) | 데이타 입출력라인의 프리차아지 및 등화회로 | |
KR910019057A (ko) | 반도체 메모리 장치 | |
US4558434A (en) | Semiconductor memory device | |
KR920022306A (ko) | 메모리장치의 입출력 라인프리차아지 방법 | |
US5828613A (en) | Random-access memory | |
KR900008523A (ko) | 반도체 메모리 소자 | |
KR100249160B1 (ko) | 반도체 메모리장치 | |
KR950002042A (ko) | 서로 분리된 제 1 및 제 2 입출력선 그룹을 가지는 다이나믹랜덤 엑세스 메모리장치 | |
KR0172518B1 (ko) | 싱글 에스램 셀을 사용한 이중 포트 에스램 | |
KR930001210A (ko) | 비트 클리어 및 레지스터 초기화 기능을 갖는 반도체 기억 회로 |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
A201 | Request for examination | ||
E902 | Notification of reason for refusal | ||
SUBM | Submission of document of abandonment before or after decision of registration |