KR940004078Y1 - 컬러 모니터의 수평변화에 대한 클램프회로 - Google Patents

컬러 모니터의 수평변화에 대한 클램프회로 Download PDF

Info

Publication number
KR940004078Y1
KR940004078Y1 KR2019880010124U KR880010124U KR940004078Y1 KR 940004078 Y1 KR940004078 Y1 KR 940004078Y1 KR 2019880010124 U KR2019880010124 U KR 2019880010124U KR 880010124 U KR880010124 U KR 880010124U KR 940004078 Y1 KR940004078 Y1 KR 940004078Y1
Authority
KR
South Korea
Prior art keywords
circuit
horizontal
color monitor
resistor
clamp circuit
Prior art date
Application number
KR2019880010124U
Other languages
English (en)
Other versions
KR900001925U (ko
Inventor
박웅남
Original Assignee
삼성전자 주식회사
안시환
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 삼성전자 주식회사, 안시환 filed Critical 삼성전자 주식회사
Priority to KR2019880010124U priority Critical patent/KR940004078Y1/ko
Publication of KR900001925U publication Critical patent/KR900001925U/ko
Application granted granted Critical
Publication of KR940004078Y1 publication Critical patent/KR940004078Y1/ko

Links

Classifications

    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04NPICTORIAL COMMUNICATION, e.g. TELEVISION
    • H04N5/00Details of television systems
    • H04N5/14Picture signal circuitry for video frequency region
    • H04N5/16Circuitry for reinsertion of dc and slowly varying components of signal; Circuitry for preservation of black or white level
    • H04N5/18Circuitry for reinsertion of dc and slowly varying components of signal; Circuitry for preservation of black or white level by means of "clamp" circuit operated by switching circuit
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04NPICTORIAL COMMUNICATION, e.g. TELEVISION
    • H04N5/00Details of television systems
    • H04N5/14Picture signal circuitry for video frequency region
    • H04N5/148Video amplifiers

Landscapes

  • Engineering & Computer Science (AREA)
  • Multimedia (AREA)
  • Signal Processing (AREA)
  • Picture Signal Circuits (AREA)
  • Processing Of Color Television Signals (AREA)

Abstract

내용 없음.

Description

컬러 모니터의 수평변화에 대한 클램프회로
제1도는 종래의 회로도.
제2도는 본 고안의 회로도.
제3도는 본 고안에 따른 출력 파형도.
* 도면의 주요부분에 대한 부호의 설명
100,210 : 미분을 겸한 증폭회로 110 : 쌍안정 멀티 바이브레이터
120 : 증폭회로 220 : 커플링을 겸한 적분회로
225 : 커플링회로 230 : 클램프회로
TR1: 트랜지스터 R1~R6: 저항
C1,C2: 콘덴서 L1: 코일
본 고안은 컬러 모니터의 클램프(CLAMP)회로에 관한 것으로 특히 멀티싱크(MULTI SYNC) 컬러모니터의 수평동기신호 변화에 적용되는 직류신호재생을 위한 컬러모니터의 수평변화에 대한 클램프회로에 관한 것이다.
종래에는 제1도에 도시한 바와같이 미분회로를 겸한 증폭회로(100)와 쌍안정 멀티 바이브레이터(110) 및 영상신호를 얻기 위한 증폭회로(120)로 구성되어 집적회로를 이용한 복잡한 회로구성으로 원가가 상승되는 요인이 되었으며 또 종래의 회로구성은 개인용 컴퓨터(PC)에서 출력되는 3신호(CGA, EGA, PGA)를 각각 처리하므로 동작의 불안정으로 수평 출력이 정확하지 못한 문제점이 있었다.
본 고안은 상기와 같은 문제점을 해결하기 위하여 안출한 것인바, 고가의 집적회로를 이용한 회로구성을 지양하고 수평동기신호를 미분하여 증폭시키는 수단에 커플링을 겸한 적분수단과 직류신호를 얻기위한 클램프수단을 가미한 것으로 이하 첨부된 도면에 의하여 본 고안을 상세히 설명하면 다음과 같다.
제2도는 본 고안의 회로도로서 수평동기 입력단(A)에 저항(R1, R2)과 콘덴서(C1)로 구성된 미분회로는 트랜지스터(TR1)의 베이스에 접속하고 상기 트랜지스터(TR1)의 에미터는 전원(Vcc)에 접속하되 콜렉터는 커플링을 겸한 적분회로(220)에 접속하도록 구성한 미분회로를 겸한 증폭회로(210)에 있어서, 상기 커플링을 겸한 적분회로(220)는 코일(L1)과 저항(R3)을 병렬로 연결한 커플링회로(225)를 클램프회로(230)에 접속함과 아울러 저항(R4)과 콘덴서(C2)가 병렬로 연결된 적분회로에 접속하여 구성하며 상기 클램프회로(230)는 다이오드(D1)에 저항(R5, R6)을 연결하되 상기 저항(R5)은 전원(Vcc)에 저항(R6)은 접지시켜 구성한다.
이하 이들의 작용효과를 설명한다.
제3도에 도시한 상기 수평동기 입력단의 수평펄스파(a)가 제2도의 수평입력단자(A)에 인가되면 저항(R1, R2)과 콘덴서(C1)로 구성된 미분회로에 의하여 전류가 저항(R2)쪽으로 흘러 콘덴서(C1)에 급격한 충방전이 반복되어 제3도의 파형(b)과 같은 미분파가 출력된다.
상기 미분파(B)는 트랜지스터(TR1)의 베이스에 인가되는데 이때 베이스에는 에미터에 걸린 전압보다 낮은 전압이 인가될때 상기 트랜지스터(TR1)는 도통하여 콜렉터에는 제3도의 파형(c)가 같이 나타나지만 상기 파형(c)은 리플(RIPPLE)이 발생하게 된다.
상기 미분회로를 겸한 증폭회로(210)의 출력파형(C)은 커플링을 겸한 적분회로(220)에 인가되고 상기 신호파(C)는 코일(L1)과 저항(R3)으로 구성된 커플링회로(225)와 저항(R4)과 콘덴서(C2)로 구성된 적분회로에 의하여 충방전되어 제3도의 파형(d)과 같이 만들어 진다.
상기 커플링을 겸한 적분회로(220)의 출력파(D)는 소정레벨의 신호파형만 통과시키는 다이오드(D1)와 저항(R5, R6)으로 구성된 클램프회로(230)에 인가되고 상기 다이오드(D1)와 저항(R5, R6)간의 접점(E)에 흐르는 전위는와 같이 되어 이 전위치에 의해서 제3도의 파형(e)과 같이 출력되므로 정확한 클램프 펄스를 얻을 수 있다.
이상에서 설명한 바와같이 본 고안은 커플링을 겸한 적분 수단과 직류신호를 얻기위한 클램프수단을 이용함으로써 수평 주파수가 변화하거나 비디오신호가 처리되는 회로에서는 어느 곳에서나 정확한 클램프신호를 얻을 수 있는 효과가 있는 것이다.

Claims (1)

  1. 변화하는 수평주파수와 비디오신호를 미분하고 증폭시켜 처리하는 증폭회로(210)에 있어서, 상기 증폭회로(210)에서 증폭된 수평동기신호를 코일(L1)과 저항(R3)을 병렬로 연결하여 구성된 커플링회로(225)와 저항(R4) 및 콘덴서(C2)가 병렬로 연결하여 구성된 적분회로에 의해서 적분파형을 얻는 수단(220)과, 상기 적분파형을 얻는 수단(220)으로부터 출력된 신호 파형을 다이오드(D1)와 저항(R5, R6)의 전위차에 의해서 정형하여 클램프파를 얻는 수단(230)을 포함하는 것을 특징으로 하는 컬러모니터의 수평변화에 대한 클램프 회로.
KR2019880010124U 1988-06-28 1988-06-28 컬러 모니터의 수평변화에 대한 클램프회로 KR940004078Y1 (ko)

Priority Applications (1)

Application Number Priority Date Filing Date Title
KR2019880010124U KR940004078Y1 (ko) 1988-06-28 1988-06-28 컬러 모니터의 수평변화에 대한 클램프회로

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
KR2019880010124U KR940004078Y1 (ko) 1988-06-28 1988-06-28 컬러 모니터의 수평변화에 대한 클램프회로

Publications (2)

Publication Number Publication Date
KR900001925U KR900001925U (ko) 1990-01-19
KR940004078Y1 true KR940004078Y1 (ko) 1994-06-17

Family

ID=19276804

Family Applications (1)

Application Number Title Priority Date Filing Date
KR2019880010124U KR940004078Y1 (ko) 1988-06-28 1988-06-28 컬러 모니터의 수평변화에 대한 클램프회로

Country Status (1)

Country Link
KR (1) KR940004078Y1 (ko)

Also Published As

Publication number Publication date
KR900001925U (ko) 1990-01-19

Similar Documents

Publication Publication Date Title
KR940004078Y1 (ko) 컬러 모니터의 수평변화에 대한 클램프회로
KR0155615B1 (ko) 영상출력장치의 동기신호분리회로
JPS585594B2 (ja) 整流回路
US5539356A (en) DC coupled amplifier fed by an RF detector
US4132907A (en) Full wave rectifier circuit
US6114909A (en) Differential amplifier for correcting offsets at inputs using low capacitance capacitor
KR900007372Y1 (ko) Vcr의 영상동기 신호 검파회로
JPS5941637B2 (ja) 色信号処理装置
JPH04172004A (ja) 差動回路
KR890004960Y1 (ko) 수평동기신호를 이용한 모드 절환회로
JP2572758B2 (ja) 直流再生回路
JPH048700Y2 (ko)
JP3423150B2 (ja) レベル検出回路
JP3165173B2 (ja) 静電容量センサ回路
JPH0154913B2 (ko)
JPH0438391Y2 (ko)
JP2821606B2 (ja) バッファ回路
KR900004347Y1 (ko) 모니터의 라인 상관 검출 회로
JPS6359196B2 (ko)
JPS5847891B2 (ja) 直流再生回路
JPS59127478A (ja) 同期分離装置
JPS6115477A (ja) 自動利得制御回路
JPH01318315A (ja) 同期分離回路
JPS61184056A (ja) 映像信号処理回路
JPH0216042B2 (ko)

Legal Events

Date Code Title Description
A201 Request for examination
E902 Notification of reason for refusal
E701 Decision to grant or registration of patent right
REGI Registration of establishment
FPAY Annual fee payment

Payment date: 19970829

Year of fee payment: 6

LAPS Lapse due to unpaid annual fee