KR940003934B1 - 비데오 카메라의 자동셔터스피드 제어회로 - Google Patents

비데오 카메라의 자동셔터스피드 제어회로 Download PDF

Info

Publication number
KR940003934B1
KR940003934B1 KR1019910001917A KR910001917A KR940003934B1 KR 940003934 B1 KR940003934 B1 KR 940003934B1 KR 1019910001917 A KR1019910001917 A KR 1019910001917A KR 910001917 A KR910001917 A KR 910001917A KR 940003934 B1 KR940003934 B1 KR 940003934B1
Authority
KR
South Korea
Prior art keywords
signal
output
circuit
pulse
switch
Prior art date
Application number
KR1019910001917A
Other languages
English (en)
Other versions
KR920017459A (ko
Inventor
안병의
Original Assignee
삼성전자 주식회사
강진구
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 삼성전자 주식회사, 강진구 filed Critical 삼성전자 주식회사
Priority to KR1019910001917A priority Critical patent/KR940003934B1/ko
Priority to JP4016815A priority patent/JP2889037B2/ja
Priority to GB9202208A priority patent/GB2253761B/en
Priority to US07/829,438 priority patent/US5243432A/en
Publication of KR920017459A publication Critical patent/KR920017459A/ko
Application granted granted Critical
Publication of KR940003934B1 publication Critical patent/KR940003934B1/ko

Links

Images

Classifications

    • GPHYSICS
    • G01MEASURING; TESTING
    • G01SRADIO DIRECTION-FINDING; RADIO NAVIGATION; DETERMINING DISTANCE OR VELOCITY BY USE OF RADIO WAVES; LOCATING OR PRESENCE-DETECTING BY USE OF THE REFLECTION OR RERADIATION OF RADIO WAVES; ANALOGOUS ARRANGEMENTS USING OTHER WAVES
    • G01S11/00Systems for determining distance or velocity not using reflection or reradiation
    • G01S11/12Systems for determining distance or velocity not using reflection or reradiation using electromagnetic waves other than radio waves
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04NPICTORIAL COMMUNICATION, e.g. TELEVISION
    • H04N23/00Cameras or camera modules comprising electronic image sensors; Control thereof
    • H04N23/60Control of cameras or camera modules
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04NPICTORIAL COMMUNICATION, e.g. TELEVISION
    • H04N23/00Cameras or camera modules comprising electronic image sensors; Control thereof
    • H04N23/70Circuitry for compensating brightness variation in the scene
    • H04N23/73Circuitry for compensating brightness variation in the scene by influencing the exposure time
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04NPICTORIAL COMMUNICATION, e.g. TELEVISION
    • H04N23/00Cameras or camera modules comprising electronic image sensors; Control thereof
    • H04N23/70Circuitry for compensating brightness variation in the scene
    • H04N23/75Circuitry for compensating brightness variation in the scene by influencing optical camera components
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04NPICTORIAL COMMUNICATION, e.g. TELEVISION
    • H04N23/00Cameras or camera modules comprising electronic image sensors; Control thereof
    • H04N23/80Camera processing pipelines; Components thereof
    • H04N23/81Camera processing pipelines; Components thereof for suppressing or minimising disturbance in the image signal generation
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01HELECTRIC SWITCHES; RELAYS; SELECTORS; EMERGENCY PROTECTIVE DEVICES
    • H01H2231/00Applications
    • H01H2231/046Camera

Abstract

내용 없음.

Description

비데오 카메라의 자동셔터스피드 제어회로
제1도는 종래의 비데오 카메라의 셔터스피드 제어회로를 나타낸 상세회로도.
제2도는 이 발명에 따른 비데오 카메라의 자동셔터스피드 제어회로를 나타낸 상세회로도.
제3도는 이 발명에 따른 비데오 카메라의 자동셔터스피드 제어회로의 주요 출력신호의 상태를 나타낸 타이밍도이다.
* 도면의 주요부분에 대한 부호의 설명
100 : 펄스 발생 수단 101 : 신호 검출회로
101-1 : 스위칭부 101-2, 101-3 : 아날로그/디지털변환기
101-4, 101-5 : 지연기 101-6, 101-7 : 디지탈/아날로그 변환기
101-8, 101-9 : 가산기 102 : 제1스위치
103 : 정형회로 104 : 스위칭 제어회로
105 : 제2스위치 106 : 펄스 발생회로
106-1 : 발진기 106-2~106-4 : 분주기
107 : 조합회로 200 : 펄스 처리 수단
201 : 신호처리회로 202 : 에러보정 회로
203 : 제3스위치 300 : 신호 출력 수단
301 : 제4스위치 302 : 제어신호 발생회로
SW1~SW7 : 스위치 AMP1 : 증폭기
TR1~TR4 : 트랜지스터 FF1~FF13 : 플립플롭
INV : 인버터 게이트 AD1, AD2 : 앤드 게이트
OR1 : 오아게이트 R1~R4 : 저항
이 발명은 비데오 테이프 레코더(Video Tape Recorder)와 카메라의 기능이 합쳐진 비데오 카메라에 관한 것으로서, 보다 상세하게는 입력되는 파사체의 움직임에 따라 셔터의 스피드가 자동으로 제어되는 비데오 카메라의 자동 셔터스피드 제어회로에 관한 것이다.
종래에는 제1도에 나타낸 바와같이 스위치(SW1)의 접속상태에 따라 마이크로 프로세서(MP)에서 출력되는 신호가 변하고, 이때 출력되는 신호에 따라 셔터의 스피드가 제어된다. 즉 스위치(SW1)가 단자(A)에 접속되면 마이크로 프로세서(MP)에서는 셔터의 스피드를 증가하는 신호가 출력되고, 상기 스위치(SW1)가 단자(B)에 접속되면, 상기 마이크로 프로세서(MP)에서는 셔터의 스피드를 감소하는 신호가 출력되는 셔터의 스피드가 제어된다. 이때 스위치(SW1)는 수동으로 제어된다. 상기에서와 같은 종래의 비데오 카메라에 있어서, 셔터의 스피드제어는 수동으로 제어되며, 이때 피사체의 움직이는 속도가 일정한 경우 셔터의 스피드제어가 용이하나 피사체의 움직이는 속도가 불규칙한 경우에는 셔터의 스피드제어가 불가능한 문제점이 있었다.
이 발명은 이와 같은 문제점을 해결하기 위한 것으로서, 입력되는 휘도신호로부터 피사체의 움직이는 속도가 검출되고, 이 검출된 신호에 따라 발생되는 펄스신호에 의하여 셔터의 스피드가 자동으로 조절되는 비데오 카메라의 자동셔터스피드 제어회로를 제공하고자 함에 있다.
이와 같은 목적을 달성하기 위한 이 발명의 특징은 마이크로프로세서에 의하여 셔터의 스피드가 제어되는 비데오 카메라에 있어서, 수평동기신호에 따라 입력되는 휘도 신호로부터 피사체의 움직이는 속도가 감지되어 셔터의 스피드를 자동으로 제어하는 제어펄스로 발생하는 펄스발생수단과, 상기 펄스발생수단의 출력측에 연결되어 입력되는 제어 펄스의 수를 카운팅하여 특정치 이하의 갯수로 제한하고 상기 제어 펄스수의 에러의 보정하는 펄스처리수단과, 상기 펄스 처리수단의 출력측에 연결되어 입력되는 제어펄스의 개수를 필드별도 카운트한 결과에 따른 제어신호를 출력하는 신호 출력 수단으로 구성되는 비데오 카메라의 자동셔터스피드 제어 회로에 있다.
이하, 이 발명에 따른 일실시예를 첨부된 도면에 의거하여 상세하게 설명한다. 제2도는 이 발명에 따른 비데오 카메라의 자동셔터스피드 제어회로를 나타낸 상세회로도로서, 펄스발생수단(100)과, 펄스처리수단(200)과, 신호출력수단(300)으로 이루어져 있다. 여기서 펄스발생수단(100)은 입력된 휘도신호(Y)로부터 피사체의 움직이는 속도가 검출되는 신호 검출회로(101)와, 상기 신호검출회로(101)로부터 출력되는 신호가 선택되는 제1스위치(102)와, 상기 제1스위치(102)에서 출력되는 신호가 증폭된후 정형되는 신호정형회로(103)와, 입력되는 하나의 수평동기신호동안에 신호정형회로(103)로 부터 출력되는 신호중 첫번째 입력되는 신호만이 출력되도록 제어되는 스위치 제어회로 및 제2스위치(104), (105)와, 셔터의 스피가 제어되는 펄스가 발생되는 펄스발생회로(106)와, 상기 펄스발생회로(106)와 상기 제2스위치(105)에서 출력되는 신호가 조합되어 셔터의 스피드를 제어하는 펄스가 출력되는 조합회로(107)로 이루어져 있다.
또한, 상기 펄스처리수단(200)은 상기 펄스발생수단(100)의 조합회로(107)에서 출력되는 펄스중 셔터스피드가 제어되는 펄스를 제외한 나머지 펄스의 입력이 제거되는 신호처리회로(201)와, 상기 신호처리회로(201)에서 출력된 펄스와 상기 신호처리회로(201)에서 출력된 신호의 1H지연된 펄스가 일치하지 않는 경우 1V동안에 입력되는 펄스중 최대값을 선택하여 출력되는 에러보정회로 (202)와, 상기 펄스발생수단(100)의 조합회로(107)로부터 출력된 신호가 출력되는 제3스위치(203)로 이루어져 있다.
한편 상기 신호 출력수단(300)은 펄스처리수단(200)의 제3스위치(203)로부터 출력된 신호가 통과하는 제4스위치(301)와, 입력되는 수직동기신호 동안에 셔터스피드 제어신호(C0-C3)가 발생되어 출력되는 제어신호 발생회로(302)로 이루어져 있다.
이를 좀더 상세하게 설명하면, 수직동기신호(V)가 입력되는 경우 고신호가 출력되는 신호검출회로(101)의 플립플롭(FF1)의 출력측에는 플립플롭(FF1)의 출력신호에 따라 제어되는 신호 검출회로(101)의 스위칭부(101-1)가 연결되고, 이 스위칭부(101-1)는 두 개의 스위치(SW1), (SW2)로 이루어져 있다. 그리고 상기 스위칭부(101-1)의 스위치(SW1), (SW2)의 각 출력측에는 입력되는 휘도신호(Y)가 디지털신호로 변환되는 신호검출회로(101)의 아날로그/디지탈 변환기(101-2), (101-3)가 연결되고, 이 아날로그/디지탈 변환기 (101-2), (101-3)의 각 출력측에는 입력되는 휘도신호(Y)의 1필드가 지연되는 신호검출회로(101)의 지연기(101-4), (101-5)가 연결된다.
상기 지연기(101-4), (101-5)의 각 출력측에는 1필드 지연된 휘도신호가 아날로그신호로 변환되는 신호검출회로(101)의 디지털/아날로그 변환기(101-6), (101-7)가 연결되고, 이 디지털/아날로그 변환기(101-6), (101-7)의 출력측에는 입력되는 휘도신호(Y)와 디지털/아날로그 변환기(101-6), (101-7)의 출력신호의 차신호가 출력되는 신호검출회로(101)의 가산기(101-8), (101-9)가 각각 연결된다. 상기 신호검출회로(101)의 가산기(101-8), (101-9)의 출력측에는 가산기(101-8), (101-9)로부터 출력되는 신호(S7), (S8)가 신호발생회로(101)의 플립플롭(FF1)에 의하여 선택되는 제1스위치(102)가 연결되고, 이 제1스위치(102)의 출력측에는 선택된 신호가 증폭되는 신호정형회로(103)의 증폭기(AMP1)가 연결된다. 상기 중폭기(AMKP1)의 출력측에는 중폭된 신호(S10)가 정형되는 신호정형회로 (102)의 정형부(102-1)가 연결되고, 상기 정형부(102-1)는 두 개의 트랜지스터(TR1), (TR2)로 이루어져 있다. 상기 정형부(102-1)의 출력측에는 제2스위치(105)가 연결되어 있다. 한편, 스위칭 제어회로(104)는 수평동기신호(H)의 입력에 따라 제어되는 플립플롭(FF2)으로 이루어져 있다. 상기 이 플립플롭(FF2)의 출력신호에 의하여 제2스위치(105)가 제어된다.
또한 셔터의 스피드를 제어하는 펄스가 발생되는 펄스발생회로(106)의 발진기(106-1)의 출력측에는 발진기(106-1)에 의하여 출력된 펄스가 분주되는 펄스발생회로(106)의 분주기(106-2), (106-3), (106-4)가 연결되어 있고, 이 발진기(106-1)와 각 분주기(106-2~106-4)의 출력측에는 사용자에 의하여 펄스가 선택되는 펄스발생회로(106)의 스위치(SW3)가 연결된다. 상기 제2스위치(105)의 출력측과 펄스발생회로(106)의 스위치(SW3)의 출력측에는 입력되는 두신호가 고신호인 경우 고신호로 출력되는 조합회로(107)의 앤드게이트(AD1)가 연결되고, 이 앤드게이트(AD1)의 출력측에는 입력되는 펄스중 9번째 이후로 입력되는 펄스를 제거하기 위한 신호처리회로(201)의 플립플롭(FF3), (FF4), (FF5)이 연결되어 있다. 그리고 상기 플립플롭(FF3), (FF4), (FF5)의 각 출력측에는 각 출력되는 신호가 모두 고신호인 경우 고신호로 출력되는 각 출력되는 신호처리회로(201)의 앤드게이트(AD2)가 연결되고, 이 앤드게이트(AD2)의 출력측에는 조합회로(107)에서 출력되는 신호와 앤드게이트(AD2)에서 출력되는 신호가 선택되는 신호처리회로(202)의 스위치(SW4)가 연결된다.
상기 스위치(SW4)의 출력측에는 스위치(SW4)를 통하여 입력되는 신호가 1H지연되는 에러보정회로(202)의 지연기(202-1)가 연결되고, 이 지연기(202-1)의 출력측에는 스위치(SW4)를 통과한 신호와 지연된 신호가 가산되는 에러보정회로(202)의 가산기(202-2)가 연결된다. 그리고 이 가산기(202-2)의 출력측에는 입력되는 신호가 정형되는 에러보정회로(202)의 정형기(202-3)가 연결되고, 이 정형기(202-3)는 트랜지스터(TR3), (TR4)로 이루어져 있다. 상기 에러보정회로(202)의 정형기(202-3)의 트랜지스터(TR2)출력측에는 입력되는 트랜지스터(TR2)의 출력신호와 입력되는 수직동기신호(V)가 모두 저신호인 경우 저신호로 출력되는 에러보정회로(202)의 오아게이트(OR1)가 연결되고, 이 오아게이트(OR1)의 출력측에는 오아게이트(OR1)의 출력신호에 따라 지연되는 에러보정회로 (202)의 플립플롭(FF6)이 연결된다. 상기 플립플롭(FF6)의 출력측에는 이 플립플롭(FF6)의 출력신호에 의하여 스위치(SW4)를 통과한 신호가 선택되도록 제어되는 제3스위치(203)가 연결된다.
한편, 입력되는 수직동기신호(
Figure kpo00001
)가 지연되는 제어신호 발생회로(302)의 플립플롭(FF7)이 연결되고, 이 플립플롭(FF7)의 출력측에는 제3스위치(203)를 통과한 신호가 플립플롭(FF7)의 출력신호에 따라 제어되는 제4스위치(301)가 연결된다. 상기 제4스위치(301)의 출력측에는 제4스위치(301)의 출력신호에 따라 선택되어 셔터의 스피드가 제어되는 신호가 발생되는 제어신호 발생회로(302)의 플립플롭(FF8~FF13)이 연결된다. 상기 제4스위치(301)에 따라 각 세 개의 플립플롭(FF8~FF10), (FF11~FF13)이 선택되고 이 선택된 플립플롭(FF8~FF11)의 신호에 따라 각각 다른 제어신호가 출력된다.
이때 각 플립플롭(FF8~FF11)의 출력측에는 플립플롭(FF8~FF11)에서 출력되는 신호가 통과되도록 제어되는 제어신호 발생회로(302)의 선택스위치(SW5), (SW6), (SW7)가 연결되고, 또한 플립플롭(FF7)의 출력측에는 상기 선택스위치(SW5), (SW6), (SW7)가 제어되도록 하는 신호가 출력되는 제어신호 발생회로(302)의 인버터 게이트(INV)가 연결된다.
이와 같이 구성된 이 발명에 있어서, 수직 동기신호(
Figure kpo00002
)가 신호검출회로(101)의 플립플롭(FF1)에 인가되면, 이 플립플롭(FF1)의 지연된 출력신호(Q)는 신호검출회로(101)의 스위칭부(101-1)의 스위치(SW1), (SW2)와 제1스위치(102)에 인가된다. 상기 플립플롭(FF1)의 출력신호가 고신호이면, 입력된 휘도신호(Y)는 신호검출회로(101)의 아날로그/디지털변환기(101-2), (102-3)에 인가되어 제3a도의 디지털신호(S2), (S3)로 변환되고, 상기 디지털로 변환된 휘도신호는 신호검출회로(101)의 지연기(101-4), (101-5)에 인가되어 1H 지연된다. 이때 지연된 휘도신호는 신호검출회로(101)의 디지털/아날로그 변환기(101-6), (101-7)에 의하여 아날로그 형태로 변환되고, 상기 아날로그 형태로 변환된 휘도신호(S4), (S5)는 신호검출회로(101)의 가산기(101-8), (101-9)에 인가된다. 가산기(101-8), (101-9)는 입력된 본래의 휘도신호(S6)와 지연된 휘도신호(S4), (S5)의 차신호를 제3a도와 같이 출력한다. 이때 상기 스위칭부(101-1)의 스위치(SW1)는 단자(H)에 접속되어 있어 입력된 본래의 휘도신호(Y)가 신호검출회로(101)의 가산기(101-8), (101-9)로 출력된다.
상기 신호검출회로(101)의 가산기(101-8), (101-9)에서 출력되는 제3a도의 신호(S7), (S8)는 제1스위치(102)에 인가되고, 이때 제1스위치(102)는 단자(H)에 접속되어 있어 가산기(101-8)로부터 출력된신호(S7)가 출력된다. 여기서 하나의 수직동기신호(
Figure kpo00003
)가 지나가면 스위치(SW1), (SW2)와 제1스위치(102)는 단자(L)에 각각 접속되어 가산기(101-9)에서 출력되는 신호(S8)는 제1스위치(102)에 의하여 선택된다.
상기 제1스위치(102)를 통과한 신호(S9)는 신호정형회로(103)의 중폭기(AMP1)에 의하여 증폭되고, 여기서 제3b도와 같이 중폭된 신호(S10)는 트랜지스터(TR1), (TR2)의 게이트에 인가된다. 이때 중폭된 신호(S10)가 부신호인 경우 트랜지스터(TR1)가 턴온되어 신호(S11)가 출력되고 상기 증폭된 신호(S10)가정신호인 경우 트랜지스터(TR2)가 턴온되어 신호(S11)가 출력된다. 상기와 같이 출력된 신호는 제2스위치(105)를 통하여 조합회로(107)의 앤드게이트(AD1)의 일측단자에 인가된다. 이때 촬상면중 움직이는 피사체가 여러개인 경우 제3c도의 트리거 신호(S12)에 여러개의 펄스가 통과하는 것을 방지하기 위하여 수평동기신호(
Figure kpo00004
)가 스위치제어회로(104)의 플립플롭(FF2)에 입력되면, 이 플립플롭(FF2)에서 출력되는 신호(C3)에 의하여 신호 정형회로(103)에서 출력되는 첫번째 신호만 통과된다.
한편, 펄스발생회로(106)의 발진기(106-1)에서 출력되는 주파수는 펄스발생회로(106)의 분주기(106-2), (106-3), (106-4)에 의해 분주되고, 상기 분주된 신호는 스위치(SW3)에 의하여 선택된다. 이때 이 스위치(SW3)에 의하여 피사체의 빠른 움직임에 대하여서도 셔터의 스피드를 빠르게 할 수 있으며, 반대로 피사체의 느린 움직임에 대하여서도 셔터의 스피드를 느리게 조정할 수 있다.
즉, 제3d도는 피사체의 움직임에 비하여 펄스발생회로(106)의 신호(S14)주파수가 상대적으로 높게 설정되어 있는 경우이고, 제3e도는 피사체의 움직임에 비하여 펄스발생회로(106)의 신호(S14)주파수가 상대적으로 낮게 설정되어 있는 경우이다. 조합회로(107)의 앤드게이트(AD1)에서 출력되는 신호(S13)는 연속된 펄스(S14)가 신호(S12)폭 만큼만 통과된 펄스모양을 하게된다. 그러나 상기 펄스발생회로(106)에서 출력되는 주파수가 낮게 설정되어 있고, 피사체의 움직임이 빠른 경우 앤드게이트(AD1)에서 출력되는 펄스(S12)의 갯수가 적게 출력된다. 트리거 신호(S13)에 최대한 실려서 이용할 수 있는 트리거 펄스의 수는 8개이므로 너무 적은 트리거 펄스가 출력되면 피사체의 빠른 움직임을 제대로 표현하지 못한다. 따라서 트리거 펄스의 수를 증가시키기 위해서 스위치(SW3)를 절환하여 기준 주파수 발진신호(S14)의 주파수가 높아지도록 한다. 반대로, 피사체의 움직임에 비하여 주파수가 상대적으로 너무 높게 설정되어 있는 경우 신호(S12)의 피사체 움직임에 대한 정보를 나타내는 신호(S13)의 트리거 펄스수가 필요 이상으로 많아지게되어 실제로 이용하게 되는 최대 8개 펄스 이상의 펄스는 소용없게된다. 이때도 역시 스위치(SW3)를 절환하여 주파수가 낮아지도록 한다. 즉 스위치(SW3)에 의하여 신호(S13)와 신호(S14)가 거의 동일한 펄스수를 갖도록 스위치(SW3)를 조정하여 피사체의 움직임에 대하여 셔터의 스피드의 범위를 전체적으로 포함할 수 있도록 중심 위치를 조정하게 된다.
상기 신호검출회로(101)에서 출력되는 신호(S13)는 움직이는 속도에 따라 가변되는 3비트 제어신호(C0~C2)로 변환되어 8개의 트리거펄스가 되어야 한다. 따라서 9번째 입력되는 펄스를 제거하기 위하여 입력되는 신호(S13)가 신호처리회로(201)의 플립플롭(FF3~FF5)에 의하여 지연되고, 이때 상기 플립플롭(FF3~FF5)에서 출력되는 신호가 모두 고신호인 경우 신호처리회로(201)의 앤드게이트(AD2)에서는 고신호가 출력된다. 즉 신호(S13)에 의하여 8개의 트리거 펄스가 검출되고 이 8개의 트리거 펄스가 검출되는 동안 신호(S13)가 에러보정회로(202)에 인가되도록 신호처리회로(201)의 스위치(SW4)가 단자(L)에 접속된다. 그리고 상기 신호(S13)의 앞에서부터 8개의 트리거 펄스가 출력된 이후 스위치(SW4)는 단자(H)에 접속되어 9번째이후로 입력되는 트리거 펄스가 제거된다. 따라서 제3f도의 신호(S32)가 출력된다.
상기 신호처리 회로(201)의 스위치(SW4)를 통하여 입력되는 신호(S32)는 에러보정회로(202)의 지연기(202-1)에 인가되고, 상기 지연기(202-1)에 인가된 신호는 한 수평라인 지연된다. 즉 현재의 신호와 한 수평라인 지연된 신호가 에러보정회로(202)의 가산기(202-2)에 인가되어 그 차신호(S16)가 출력되고, 여기서 출력된 차신호는 정형기(202-3)에 인가된다. 이때 상기 지연기(202-1)에 의하여 출력되는 신호(S15)의 트리거펄스수가 신호처리회로(201)에서 출력되는 신호(S22)의 트리거 펄스수보다 많은 경우 제3h도와 같이 부신호가 가산기(202-2)에서 출력되어 정형기 (202-3)의 트랜지스터(TR3)가 턴온되고, 따라서 정형기(202-3)에서는 제3도의 신호(S17)가 출력된다. 상기 신호(S17)는 플립플롭(FF6)에 의하여 지연된후 제3스위치(203)에 인가되어 제3스위치(203)가 단자(H)에 접속되도록 제어된다.
그러나 상기 지연기(202-1)에 의하여 출력되는 신호(S15)의 트리거펄스수가 신호처리회로(201)의 스위치(SW4)를 통하여 출력된 신호(S32)의 트리거 펄스수보다 적은 경우 제3g도와 같이 가산기(202-2)에서 출력되는 신호(S16)는 정신호가 되고, 여기서 정신호는 정형기(202-3)의 트랜지스터(TR4)에 인가되어 트랜지스터(TR4)가 턴온된다. 상기 트랜지스터(TR4)의 턴온에 의하여 제3스위치(203)은 단자(L)로 절환된다. 즉, 입력되는 수직동기신호(VS)내에서 수평동기신호들을 계속하여 비교한후 피사체의 움직임을 나타내는 신호(S32)가 출력되고, 여기서 출력되는 신호(S32)를 움직이는 피사체의 아랫부분으로 내려갈수록 트리거수가 감소될 수 있고, 이와 같은 트리거수의 감소는 움직임을 나타내는 신호(S32)의 신호를 왜곡 시킬 수 있어 한 주기의 수직동기신호의 입력동안 움직이는 최대치를 선택하여 셔터의 스피드를 고정시키도록하여 신호(C0-C2)로 출력된다.
이 때, 상기 지연기(202-1)에서 출력되는 신호(S16)와 신호처리회로(201)의 스위치(SW4)를 통하여 출력되는 신호(S13')의 차는 에러보정회로(202)의 오아게이트(OR1)에 의하여 보정된다.
한편 입력되는 수직동기신호(
Figure kpo00005
)는 플립플롭(FF7)에 의하여 클럭지연되고, 여기서 지연된 신호(C10)에 의하여 제4스위치(301)는 절환된다. 즉, 플립플롭(FF7)이 고신호로 출력되는 경우 신호(C10)에 의하여 제4스위치(301)는 단자(H)에 접속되고, 이때, 제4스위치(301)를 통하여 출력되는 신호(S21)에 의하여 제어신호 발생회로(302)의 플립플롭(FF8~FF10)이 구동된다. 상기 플립플롭(FF8~FF10)에 저장된 데이터는 다음 필드에 사용되기 위해 일단 저장상태를 유지하게 된다. 카운터 동작을 예로들면, 신호(S32)가 3개의 펄스인 경우 필립플롭(FF8~FF10)의 출력신호(
Figure kpo00006
)는 110이고 신호(S32)가 8개의 펄스인 경우 출력신호(
Figure kpo00007
)는 111로 변환된다. 즉 셔터의 스피드가 고속으로 변환된다. 한편 상기 플립플롭(FF8~FF10)에서 출력되는 신호는 제어신호 발생회로(302)의 스위치(SW5~SW7)에 의하여 출력된다. 이때 스위치(SW5~SW7)은 인버터게이트(INV)에서 출력되는 신호(C11)에 의하여 단자(L)에 접속되어 있기 때문에 이전 필드에서 만들어진 플립플롭(FF11~FF13)의 데이터가 출력되고 있다. 수직 동기신호(
Figure kpo00008
)가 다시 입력되면 신호(S10)가 로우로 되고 플립플롭(FF7)에서 출력되는 신호(C10)에 의하여 제4스위치(301)가 단자(L)로 절환되는 경우 제어신호발생회로(302)의 플립플롭(FF11~FF13)이 구동되고, 상기 플립플롭(FF11~FF13)의 출력신호(
Figure kpo00009
~
Figure kpo00010
)에 의하여 제어신호(C0~C2)가 출력된다. 이때 상기 플립플롭(FF1~FF13)의 출력신호는 스위치(SW5~SW7)의 단자(H)를 통하여 출력된다. 상기 셔터의 스피드는 제어신호(C0~C2)에 의하여 고속으로 변환된다.
이상에 본 바와 같이 이 발명은 입력되는 비데오신호중 휘도성분을 검출하여 피사체의 움직임에 따라 신호가 발생되고, 이때 발생되는 신호의 형태에 따라 신호의 폭이 변환되며, 그 신호 폭의 변환에 따라 셔터 스피드를 제어하는 제어신호가 발생함으로서 촬상되는 피사체의 움직임에 따라 셔터제어속도의 스피드가 자동제어된다.
또한 피사체의 움직임에 따라 셔터 스피드가 자동으로 조절되어 피사체가 빠르게 움직이면 셔터의 스피드가 빠르게 조절되고, 또한 피사체의 속도가 느리게 움직이는 경우 셔터의 스피드를 느리게 조절해줌으로써 디스플레이상에서 피사체의 움직임이 일정한 피사체인 것처럼 촬영되어 촬영의 효과를 극대화 시킬 수 있는 효과가 있다.

Claims (4)

  1. 마이크로 프로세서에 의하여 셔터의 스피드가 제어되는 비데오 카메라에 있어서, 수평동기신호(
    Figure kpo00011
    )에 따라 입력되는 휘도신호(S1)로부터 피사체의 움직이는 속도가 감지되어 셔터의 스피드를 자동으로 제어하는 제어펄스로 발생하는 펄스발생수단(100)과; 상기 펄스발생수단(100)의 출력측에 연결되어 입력되는 제어펄스의 수를 카운팅하여 특정치 이하의 갯수로 제한하고 상기 제어 펄스수의 에러를 보정하는 펄스 처리수단(200)과; 상기 펄스 처리수단(200)의 출력측에 연결되어 입력되는 제어펄스의 갯수를 필드별로 카운트한 결과에 따른 제어신호를 출력하는 신호 출력 수단(300)으로 구성되는 비데오 카메라의 자동 셔터 스피드 제어회로.
  2. 제1항에 있어서, 상기 펄스발생수단(100)은, 입력된 휘도신호(S1)로부터 피사체의 움직이는 속도가 검출되는 신호검출회로(101)와, 상기 신호검출회로(101)로부터 출력되는 신호가 선택되는 제1스위치(102)와, 상기 제1스위치(102)에서 출력되는 신호가 증폭된후 정형되는 신호정형회로(103)와, 입력되는 수평동기신호(
    Figure kpo00012
    )동안에 신호정형회로(103)로부터 출력되는 신호중 첫번째 입력되는 신호만이 출력되도록 제어 되는 스위치제어회로 및 제2스위치(104), (105)와, 셔터의 스피드가 제어되는 펄스가 발생되는 펄스발생회로(106)와, 상기 펄스발생회로(106) 및 상기 제2스위치(105)에서 출력되는 신호가 조합되어 셔터의 스피드를 제어하는 펄스가 출력되는 조합회로(107)로 이루어진 비데오 카메라의 자동 셔터 스피드 제어회로.
  3. 제1항에 있어서, 상기 펄스처리수단(200)은, 상기 펄스발생수단(100)의 조합회로(107)에서 출력되는 펄스 중 셔터 스피드가 제어되는 펄스를 제외한 나머지 펄스의 입력이 제거되는 신호처리회로(201)와, 상기 신호처리회로(201)에서 출력된 펄스와 상기 신호처리회로(201)에서 출력된 신호의 지연된 펄스가 일치하지 않는 경우 수직동기신호(
    Figure kpo00013
    )동안에 입력되는 펄스중 최대값을 선택하여 출력되는 에러보정회로(202)와, 상기 펄스발생수단(100)의 조합회로(107)로부터 출력된 신호가 출력되는 제3스위치(203)로 이루어진 비데오 카메라의 자동셔터 스피드 제어회로.
  4. 제1항에 있어서, 상기 신호 출력수단(300)은, 입력되는 신호가 통과하는 제4스위치(301)와, 상기 입력되는 수직동기신호(
    Figure kpo00014
    )동안 제4스위치(301)로부터 출력되는 신호에 의하여 셔터 스피드가 제어되는 제어신호(C0~C2)가 발생되어 출력되는 제어신호 발생회로(302)로 이루어지는 비데오 카메라의 자동 셔터 스피드 제어회로.
KR1019910001917A 1991-02-01 1991-02-01 비데오 카메라의 자동셔터스피드 제어회로 KR940003934B1 (ko)

Priority Applications (4)

Application Number Priority Date Filing Date Title
KR1019910001917A KR940003934B1 (ko) 1991-02-01 1991-02-01 비데오 카메라의 자동셔터스피드 제어회로
JP4016815A JP2889037B2 (ja) 1991-02-01 1992-01-31 シャッタ速度制御回路
GB9202208A GB2253761B (en) 1991-02-01 1992-02-03 Shutter speed control circuit
US07/829,438 US5243432A (en) 1991-02-01 1992-02-03 Circuit for controlling shutter speed in accordance with the motion of the object photographed

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
KR1019910001917A KR940003934B1 (ko) 1991-02-01 1991-02-01 비데오 카메라의 자동셔터스피드 제어회로

Publications (2)

Publication Number Publication Date
KR920017459A KR920017459A (ko) 1992-09-26
KR940003934B1 true KR940003934B1 (ko) 1994-05-09

Family

ID=19310755

Family Applications (1)

Application Number Title Priority Date Filing Date
KR1019910001917A KR940003934B1 (ko) 1991-02-01 1991-02-01 비데오 카메라의 자동셔터스피드 제어회로

Country Status (4)

Country Link
US (1) US5243432A (ko)
JP (1) JP2889037B2 (ko)
KR (1) KR940003934B1 (ko)
GB (1) GB2253761B (ko)

Families Citing this family (6)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
WO1997048226A1 (fr) * 1996-06-11 1997-12-18 Sony Corporation Dispositif de prise de vues et son unite de commande
US6028630A (en) * 1996-11-05 2000-02-22 Sony Corporation Driving control method for imaging element, imaging control method, imaging control device, imaging system and imaging device
JP3681152B2 (ja) * 1999-02-25 2005-08-10 株式会社日立国際電気 テレビカメラの制御方法及びテレビカメラ
JP2006245815A (ja) * 2005-03-01 2006-09-14 Fuji Photo Film Co Ltd 撮像装置
GB2562722B (en) 2017-05-18 2019-07-31 George Gould Daniel Vehicle imaging apparatus
CN108810413B (zh) * 2018-06-15 2020-12-01 Oppo广东移动通信有限公司 图像处理方法和装置、电子设备、计算机可读存储介质

Family Cites Families (14)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
DE2738804C2 (de) * 1977-08-29 1983-10-20 Canon Inc., Tokyo Einrichtung zum Erkennen der Relativbewegung zwischen einem Objekt und dieser Vorrichtung
US4264161A (en) * 1977-10-12 1981-04-28 Canon Kabushiki Kaisha Motion detecting device in exposure control system for optical instruments
US4396950A (en) * 1982-02-26 1983-08-02 Honeywell Inc. CCD Camera
JPH0744661B2 (ja) * 1982-12-14 1995-05-15 オリンパス光学工業株式会社 固体撮像装置
JPS6032488A (ja) * 1983-08-02 1985-02-19 Canon Inc 撮像装置
US5060007A (en) * 1986-11-20 1991-10-22 Canon Kabushiki Kaisha Image blur display device
JPH01218272A (ja) * 1988-02-26 1989-08-31 Nec Home Electron Ltd 電子スチルカメラ装置
JPH01218273A (ja) * 1988-02-26 1989-08-31 Nec Home Electron Ltd ビデオカメラ装置
JPH02151180A (ja) * 1988-12-02 1990-06-11 Canon Inc 撮像装置
JPH02214830A (ja) * 1989-02-16 1990-08-27 Suminosuke Kawase ブレ撮影を防止するカメラおよびブレ撮影にならないシャッタースピードを測定する装置
KR950003569B1 (ko) * 1990-04-19 1995-04-14 미쯔비시덴끼 가부시끼가이샤 촬상장치 및 이를 이용한 자동 초점맞춤 장치
US5030984A (en) * 1990-07-19 1991-07-09 Eastman Kodak Company Method and associated apparatus for minimizing the effects of motion in the recording of an image
EP0855716A1 (de) * 1997-01-25 1998-07-29 Hans-Jürgen Luckow CD-Kassette mit Halteeinrichtung
JPH10218273A (ja) * 1997-01-31 1998-08-18 Idec Izumi Corp Cd等の盗難防止用ケース体およびそのロック解除装置

Also Published As

Publication number Publication date
JP2889037B2 (ja) 1999-05-10
GB2253761A (en) 1992-09-16
GB9202208D0 (en) 1992-03-18
US5243432A (en) 1993-09-07
GB2253761B (en) 1995-01-11
KR920017459A (ko) 1992-09-26
JPH0614255A (ja) 1994-01-21

Similar Documents

Publication Publication Date Title
US5341218A (en) Video signals clamping circuit for maintaining DC level of video signals
AU641589B2 (en) Video signal gradation corrector
JP3034542B2 (ja) ホワイトバランス制御装置
KR940003934B1 (ko) 비데오 카메라의 자동셔터스피드 제어회로
JPH0619904B2 (ja) デジタル信号の波形処理方式
US5181115A (en) Digital phase-locked loop
KR100274527B1 (ko) 동기화 회로
EP0516460B1 (en) Digital signal processing system for color camera apparatus
JPH08265605A (ja) 撮像装置
JPS5815376A (ja) テレビジヨン信号用振幅検出回路
CA2078161C (en) Image sensing apparatus having two image sensing portions and one signal processing portion and allowing improved white balance control
JP3610882B2 (ja) 映像信号処理装置
JPH0634510B2 (ja) 自動ホワイトバランス調整回路
US5483295A (en) Adaptive clamping circuit for video signal receiving device
JP2956431B2 (ja) 同期信号すげ替え装置
KR0185910B1 (ko) 다중방식 vtr의 헤드스위칭 자동조정방법 및 그 장치
JP2737346B2 (ja) 映像信号の時間差補正装置
JPH0634511B2 (ja) 自動ホワイトバランス調整回路
JP2789498B2 (ja) ビデオカメラ
EP0547882A1 (en) Method and apparatus for determining the average picture level of a video signal
EP0507346B1 (en) Image signal outline enhancing device
JPH0646145Y2 (ja) 位相同期ル−プ回路
JPH05211654A (ja) ホワイトバランス調整装置
JP3091607B2 (ja) セカム信号のクランプ回路
JPS61102871A (ja) 画像a/d変換回路

Legal Events

Date Code Title Description
A201 Request for examination
E902 Notification of reason for refusal
G160 Decision to publish patent application
E701 Decision to grant or registration of patent right
GRNT Written decision to grant
FPAY Annual fee payment

Payment date: 20020429

Year of fee payment: 9

LAPS Lapse due to unpaid annual fee