KR940003032A - 반도체 메모리 장치 - Google Patents
반도체 메모리 장치 Download PDFInfo
- Publication number
- KR940003032A KR940003032A KR1019920012787A KR920012787A KR940003032A KR 940003032 A KR940003032 A KR 940003032A KR 1019920012787 A KR1019920012787 A KR 1019920012787A KR 920012787 A KR920012787 A KR 920012787A KR 940003032 A KR940003032 A KR 940003032A
- Authority
- KR
- South Korea
- Prior art keywords
- semiconductor memory
- pads
- pad
- circuit
- memory device
- Prior art date
Links
- 239000004065 semiconductor Substances 0.000 title claims abstract description 10
- 230000000903 blocking effect Effects 0.000 claims abstract 2
- 230000007547 defect Effects 0.000 abstract 2
- 230000015556 catabolic process Effects 0.000 abstract 1
Classifications
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L27/00—Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate
- H01L27/02—Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having potential barriers; including integrated passive circuit elements having potential barriers
- H01L27/04—Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having potential barriers; including integrated passive circuit elements having potential barriers the substrate being a semiconductor body
- H01L27/10—Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having potential barriers; including integrated passive circuit elements having potential barriers the substrate being a semiconductor body including a plurality of individual components in a repetitive configuration
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L27/00—Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate
- H01L27/02—Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having potential barriers; including integrated passive circuit elements having potential barriers
- H01L27/04—Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having potential barriers; including integrated passive circuit elements having potential barriers the substrate being a semiconductor body
Landscapes
- Engineering & Computer Science (AREA)
- Power Engineering (AREA)
- Physics & Mathematics (AREA)
- Condensed Matter Physics & Semiconductors (AREA)
- General Physics & Mathematics (AREA)
- Computer Hardware Design (AREA)
- Microelectronics & Electronic Packaging (AREA)
- Semiconductor Integrated Circuits (AREA)
- Semiconductor Memories (AREA)
Abstract
본 발명은 반도체 메모리 장치에 관한 것으로 ESD(Electro-Static Discharge) 특성검사시 강한 방전전류로 인하여 집직회로소자에 결함이 유발되는 것을 방지하기 위하여 다수의 패드(전원 또는 접지패드, 입출력패드, 클럭입력패드, 패드입력보호수단) 및 다수의 회로소자군을 갖는 반도체 메모리칩에 있어서, 상기 패드들과 다수의 회로소자군들 사이에 전류통로를 차단하는 별도의 회로보호수단이 구비되어 이루어진 것을 특징으로 한다.
따라서 상기한 본 발명에 의하면 반도체 메모리 장치의 ESD검사시 패드에 가해지는 강한 전압에 의해 내압이 약한 회로소자군의 일부 소자에 결함이 유발되는 것을 방지할 수 있어 ESD 특성이 개선되는 효과가 있다
Description
본 내용은 요부공개 건이므로 전문내용을 수록하지 않았음
제3도는 본 발명의 반도체 메모리 칩에 있어서 회로 구성요소의 일평면도이고,
제4도는 본 발명의 방법에 의한 전류 프로텍션수단의 설계시 개략적인 일평면 배치도를 나타내고,
제5도는 본 발명의 패드와 회로소자들 사이에 있어서 전류프로텍션 수단과 필드트랜지스터의 일 구성예이다.
Claims (3)
- 다수의 패드(전원 또는 접지 패드, 입출력패드. 클럭입력패드. 패드입력보호수단) 및 다수의 회로수자군을 갖는 반도체 메모리 칩에 있어서, 상기 패드들과 다수의 회로소자군들 사이에 전류통로를 차단하는 별도의 회로 보호수단이 구비된 것을 특징으로 하는 반도체 메모리 장치.
- 제1항에 있어서, 상기 회로보호수단은 패드와 회로소자군 사이의 전면, 또는 상기 캐드와 회로군 사이의 일부를 가릴 수 있도록 선택적으로 배치되는 것을 특징으로 하는 반도체 메모리장치.
- 제1항에 있어서, 반도체 메모리 칩상에 있는 모든 패드, 또는 요구되는 일부패드 전면에 회로보호수단이 선택적으로 배치되는 것을 특징으로 하는 반도체 메모리장치※ 참고사항 : 최초출원 내용에 의하여 공개하는 것임.
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
KR1019920012787A KR960011175B1 (ko) | 1992-07-16 | 1992-07-16 | 반도체 메모리 장치 |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
KR1019920012787A KR960011175B1 (ko) | 1992-07-16 | 1992-07-16 | 반도체 메모리 장치 |
Publications (2)
Publication Number | Publication Date |
---|---|
KR940003032A true KR940003032A (ko) | 1994-02-19 |
KR960011175B1 KR960011175B1 (ko) | 1996-08-21 |
Family
ID=19336527
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
KR1019920012787A KR960011175B1 (ko) | 1992-07-16 | 1992-07-16 | 반도체 메모리 장치 |
Country Status (1)
Country | Link |
---|---|
KR (1) | KR960011175B1 (ko) |
-
1992
- 1992-07-16 KR KR1019920012787A patent/KR960011175B1/ko not_active IP Right Cessation
Also Published As
Publication number | Publication date |
---|---|
KR960011175B1 (ko) | 1996-08-21 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
US4876584A (en) | Electrostatic discharge protection circuit | |
KR100297014B1 (ko) | Npn 바이폴라 트랜지스터를 사용하는 정전방전(esd)보호 | |
KR100200057B1 (ko) | 집적 회로용 정전방전 보호회로 | |
KR920010845B1 (ko) | 반도체장치 | |
EP0171495A1 (en) | MOS transistor circuit with breakdown protection | |
KR0134285B1 (ko) | 반도체 장치를 전압 서지(voltage surge)로부터 보호하는 보호 회로 | |
KR100394250B1 (ko) | 정전방전으로부터보호하기위한구조물을가진반도체소자 | |
KR950012707A (ko) | 반도체 장치 | |
KR930020660A (ko) | Esd 보호장치 | |
KR960030398A (ko) | Esd 보호 회로를 갖는 반도체장치 | |
KR930003237A (ko) | 반도체 웨이퍼 | |
KR940003032A (ko) | 반도체 메모리 장치 | |
KR20010030106A (ko) | 반도체 집적 회로 | |
KR950020965A (ko) | 반도체 장치 | |
KR920003496A (ko) | 반도체장치 | |
JPS61263255A (ja) | 半導体装置のサ−ジ保護回路 | |
JPH0461371A (ja) | 半導体装置 | |
KR910007374B1 (ko) | 반도체소자의 입력단 지연시간 개선용 입력보호장치 | |
KR0126631B1 (ko) | 정전기 보호회로 | |
KR0164801B1 (ko) | 반도체 메모리 장치의 퓨즈소거 유무를 확인하기 위한 회로 | |
KR900001020A (ko) | 반도체 집적회로 장치 | |
EP0135395B1 (en) | Mis ic protected from static charge breakdown | |
KR970017917A (ko) | 정전기 방전 보호를 개선한 반도체 장치 | |
KR19990062207A (ko) | 반도체장치의 정전기방지회로 | |
CN110739302A (zh) | 电源静电防护电路、电源模块和半导体器件 |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
A201 | Request for examination | ||
E902 | Notification of reason for refusal | ||
G160 | Decision to publish patent application | ||
E701 | Decision to grant or registration of patent right | ||
GRNT | Written decision to grant | ||
FPAY | Annual fee payment |
Payment date: 20060728 Year of fee payment: 11 |
|
LAPS | Lapse due to unpaid annual fee |