KR940001828Y1 - 신호발생 회로 - Google Patents

신호발생 회로 Download PDF

Info

Publication number
KR940001828Y1
KR940001828Y1 KR2019910014212U KR910014212U KR940001828Y1 KR 940001828 Y1 KR940001828 Y1 KR 940001828Y1 KR 2019910014212 U KR2019910014212 U KR 2019910014212U KR 910014212 U KR910014212 U KR 910014212U KR 940001828 Y1 KR940001828 Y1 KR 940001828Y1
Authority
KR
South Korea
Prior art keywords
counter
signal
output
flop
timer
Prior art date
Application number
KR2019910014212U
Other languages
English (en)
Other versions
KR930007235U (ko
Inventor
김예태
Original Assignee
금성일렉트론 주식회사
문정환
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 금성일렉트론 주식회사, 문정환 filed Critical 금성일렉트론 주식회사
Priority to KR2019910014212U priority Critical patent/KR940001828Y1/ko
Publication of KR930007235U publication Critical patent/KR930007235U/ko
Application granted granted Critical
Publication of KR940001828Y1 publication Critical patent/KR940001828Y1/ko

Links

Classifications

    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F1/00Details not covered by groups G06F3/00 - G06F13/00 and G06F21/00
    • G06F1/02Digital function generators
    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F1/00Details not covered by groups G06F3/00 - G06F13/00 and G06F21/00
    • G06F1/04Generating or distributing clock signals or signals derived directly therefrom
    • G06F1/14Time supervision arrangements, e.g. real time clock
    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03KPULSE TECHNIQUE
    • H03K21/00Details of pulse counters or frequency dividers
    • H03K21/08Output circuits
    • H03K21/10Output circuits comprising logic circuits

Landscapes

  • Engineering & Computer Science (AREA)
  • Theoretical Computer Science (AREA)
  • Physics & Mathematics (AREA)
  • General Engineering & Computer Science (AREA)
  • General Physics & Mathematics (AREA)
  • Microcomputers (AREA)

Abstract

내용 없음.

Description

신호발생 회로
제1도는 종래의 신호발생 회로도.
제2도는 본 고안의 신호발생 회로도.
제3도의 a 내지 l는 제2도에 따른 각부의 타이밍도.
* 도면의 주요부분에 대한 부호의 설명
1 : 마이크로 프로세서 2 : 디코더
3, 5 : 리로드 레지스터 4, 6, 7 : 회수 카운터
8, 9 : RS 플립플롭 10, 11 : N채널 모스트랜지스터
12, 13 : 타이머 카운터 14~16 : T 플립플롭
17 : 멀티플렉서 18, 19 : 카운터 제어부
본 고안은 마이크로 컴퓨터로 부터 각종 제어기기등에 공급하는 제어신호와 같은 신호를 발생하는 신호발생 회로에 관한 것으로 특히 신호의 펄스수 및 폭을 설정함과 아울러 주파수의 변화를 가능케 한 신호발생 회로에 관한 것이다.
종래에는 제1도에 도시된 바와같이 마이크로 프로세서(1)의 출력을 디코딩하는 디코더(2)와 클럭신호를 카운트하는 타이머 카운터(12)와 이 타이머 카운터(12)의 설정치를 마이크로 프로세서(1)로 부터 입력받아 기억하는 리로드 레지스터(3)와, 상기 타이머 카운터(12)의 출력 펄스수를 카운트하는 회수 카운터(4)와, 상기 디코더(2) 및 회수 카운터(4)의 출력에 따라 상기 타이머 카운터(12)의 카운트 동작을 제어하는 타이머 제어부(18)로 구성된다.
여기서 미설명 부호 14는 T 플롭플롭이다.
이와같이 구성된 종래이 회로는 마이크로 프로세서(1)로부터 어드레스버스(AB)에 출력된 신호가 디코더(2)에 의해 디코드되고, 이 디코더(2)의 세트신호(PS1)에 따라 리로드 레지스터(3)는 데이타 버스(DB)를 통해 마이크로 프로세서(1)로 부터 타이머 카운터용 설정치를 세트시키고, 이어서 상기 디코더(2)로 부터 세트신호(PS2)가 회수 카운터(4)에 출력되면 마이크로 프로세서(1)로 부터 출력되는 설정치를 세트시킨다.
상기 디코더(2)의 세트신호(PS2)가 플롭플롭(8)의 리세트단자가 입력되어 리세트시키면 그 플롭플롭(8)의 반전단자를 통해 출력되는 신호는 하이신호로 앤드게이트(AND1) 및 오아게이트(OR1)를 통해 N채널 MOSFET(10)가 온되어 상기 리로드 레지스터(3)의 설정치는 타이머 카운터(12)에 세트된다. 이 타이머 카운터(12)는 클럭신호(CLK)가 들어올 때 마다 설정치로 부터 다운카운터를 행하고, 그 내용의 "0"이면 타이머 카운터(12)의 T 플롭플롭(14)을 통해 반전되어 소정의 주기를 갖는 신호가 출력되고, 회수 카운터(4)에 의해 출력되는 시간을 결정한다.
또한 주파수를 변화시키고자 할 경우 현주파수의 신호가 끝나는 시점에서 인터럽트를 발생하여 마이크로 프로세서(1)에 의해 변화될 주파수에 해당하는 값을 레지스터(3)에 로드시키어 상기의 동작을 반복하고, 모든 동작이 완료된 후 인터럽트를 발생시켜 마이크로 프로세서(1)에 전달한다.
그러나, 이와같은 종래의 회로에 있어서는 한가지의 클럭을 출력할 경우엔 큰 무리가 없으나 펄스의 듀티(duty)나 주파수를 변환하고자 할 경우에는 모두 인터럽트를 필요로 하기 때문에 그 동안에 마이크로 프로세서는 다른 연산처리등을 할 수 없을 뿐만 아니라 소프트웨어의 부담이 증대되는 단점이 있다.
상기와 같은 종래의 결함을 감안하여 본 고안은 마이크로 프로세서로 부터 한번 리로드 레지스터 및 회수 카운터에 적당한 설정치를 지정하는 것만으로 원하는 주기 및 펄스수의 신호를 출력할 수 있도록 함과 아울러 다른 주파수로의 변환도 가능하도록 한 신호발생 회로를 안출한 것으로 이를 첨부한 도면에 의하여 상세히 설명하면 다음과 같다.
제2도는 본 고안의 신호발생 회로도로서, 마이크로 프로세서(1)의 출력을 디코딩하는 디코더(2)와, 클럭신호를 카운트하는 타이머 카운터(12),(13)와, 상기 타이머 카운터(12),(13)의 출력펄스수를 카운트하는 회수카운터(4),(6)와, 상기 타이머 카운터(12),(13)의 설정치를 상기 마이크로 프로세서(1)로 부터 입력받아 기억하는 리로드 레지스터(3),(5)와, 상기 디코더(2) 및 회수 카운터(4),(6)의 출력에 따라 상기 타이머 카운터(12),(13)의 카운팅 동작을 제어하는 카운트 제어부(18),(19)와, 상기 타이머 카운터(12),(13)의 출력을 T 플롭플롭(14),(15)을 통해 반전된 레벨을 입력받아 변화된 신호를 출력하는 멀티플렉서(17)와, 상기 T 플롭플롭(15)의 신호에서 원하는 펄스신호가 출력되는 시점을 계수하는 회수 카운터(7)로 구성한다.
이와같이 구성된 본 고안의 작용,효과를 상세히 설명하면 다음과 같다.
마이크로 프로세서(1)로 부터 어드레스 버스(AB)에 출력된 신호가 디코더(2)에 의해 디코드되고, 상기 디코더(2)의 세트신호(PS1)가 리로드 레지스터(3),(5)를 데이타 버스(DB)를 통해 마이크로 프로세서(1)로 부터 타이머 카운터용 설정치(A)(C)로 세트시키고, 상기 디코더(2)의 세트신호(PS2)가 회수 카운터(4)(6)(7)에 출력되면 마이크로 프로세서(1)로 부터 회수 카운터(4)(6)(7)에 설정치(B)(D)(F)를 세트함과 아울러 RS 플롭플롭(8)(9)을 리세트한다.
리세트된 RS 플롭플롭(8)(9)의 반전단자를 통해 출력되는 하이신호는 앤드게이트(AND1),(AND2) 및 오아게이트(OR1),(OR2)를 통하여 N채널 MOSFET(10)(11)의 게이트에 인가되므로, 상기 N채널 MOSFET(10)(11)는 온되어 리로드 레지스터(3)(5)의 설정치(A,C)가 타이머 카운터(12),(13)에 세트된다.
상기 타이머 카운터(12),(13)는 제3도의 (a)와 같은 클럭신호(CLK)가 인식될때 마다 설정치(A,C)로 부터 다운 카운트를 행하고, 그 다운 카운트를 행한 후 "0"가 되면 상기 타이머 카운터(12),(13)로 부터 제3도의 (b) 및 (c)와 같은 신호 T 플롭플롭(14),(15)에 인가되면 상기 T 플롭플롭(14)(15)을 통해 제3도의 (h) 및 (j)와 같이 반전되어 레벨이 변화된다.
상기 T 플롭플롭(14),(15)의 출력은 멀티플렉서(17)를 통해 출력(Qout)되어 각종 제어기기에 공급한다.
제3도의 (b) 및 (c)와 같은 타이머 카운터(12),(13)의 출력 (Qt1),(Qt2)은 회수 카운터(4)(6)에 입력되어 설정치(B,D)로부터 다운 카운트를 하게하고, 카운트 구동부의 앤드게이트(AND1),(AND2)의 한 입력단자에 입력하게 되는 데, 상기 앤드게이트(AND1),(AND2)의 타측 입력단자에는 전술한 바와같이 제3도의 (f), (g)의 하이신호가 입력된다.
따라서 앤드게이트(AND1),(AND2)의 출력은 오아게이트(OR1),(OR2)를 통해 N채널 MOSFET(10)(11)를 동작시키게 된다. 이 동작에 의해 리로드 레지스터(3)(5)에 기억되어 있는 설정치(a), (c)가 다시 타이머 카운터(12),(13)에 공급되어 전술한 동작을 반복한다.
그리고, 제어신호의 주파수를 변화하고자 하는 시점을 T 플롭플롭(14),(15)의 출력(Q1),(Q2)에 의거한 설정치를 세트신호(PS2)에 의해 세트하고, 상기 플립플롭(15)의 출력(Q3)을 회수 카운터(7)에서 설정치(E)로 부터 다운 카운트하여 "0"이 디면 상기 회수 카운터(7)의 출력(Qe)(제3도의 (j)에 도시)으로 하이신호의 펄스를 1회 출력하여 T플롭플롭(16)에 출력하면, 그 신호는 T플롭롭(16)을 통해 제3도의 (k)와 같이 반전되어 멀티플렉서(17)의 세트단자(S)로 인가하여 현재 출력되고 있는 멀티플렉서(17)의 출력신호(Qout)의 입력선을 변경하여 변환된 주파수를 출력한다.
소정의 펄스신호를 모두 출력하면, 즉 회수 카운터(4)(6)의 설정치를 다운 카운트하여 "0"이 되면 회수 카운터(4)(6)의 출력(Qb)(Qd)의 펄스신호가 발생되어 RS 플립플롭(8)(9)을 세트시킨다.
이 세트된 RS 플롭플롭(8)(9)의 출력(Qr1)(Qr2)은 반전되어 로우신호가 되며 앤드게이트(AND1) (AND2)에 의해 N채널 MOSFET(10),(11)는 오프상태가 되어 리로드 레지스터(3)(15)의 설정치(A,C)는 타이머 카운터(12),(13)로 더이상 공급되지 않으며, 플롭플롭(8),(9)의 출력(Q)은 하이레벨로 반전되어 액티브 로우 인터럽트 신호를 발생시켜 신호발생 회로의 동작을 종료시킨다.
이상에서 상세히 설명한 바와같이 본 고안은 한번 마이크로 프로세서로 부터 리로드 레지스터 및 회수 카운터에 적당한 설정치를 지정하여 원하는 주기 및 펄스수의 신호를 출력할 수 있을뿐만 아니라 다른 주파수의 변환, 즉 한번의 설정치를 리로드 레지스터 및 회수 카운터에 입력하고 난 후 마이크로 프로세서는 메인 프로그램으로 돌아가 다른 연산처리 기능을 수행할 수 있기 때문에 마이크로 프로세서의 가동율은 향상되며, 소프트웨어의 부담이 감소되는 효과가 있다.

Claims (1)

  1. 마이크로 프로세서(1)의 출력을 디코딩하는 디코더(2)와, 클럭신호를 카운트하는 타이머 카운터(12)(13)와, 상기 타이머 카운터(12)(13)의 출력 펄스수를 카운트하는 회수 카운터(4),(6)와, 상기 마이크로 프로세서(1)로 부터 입력받아 기억하는 리로드 레지스터(3)(5)와, 상기 디코더(2) 및 회수 카운터(4)(6)의 출력에 따라 상기 타이머 카운터(12)(13)의 카운팅동작을 제어하는 카운터 제어부(18)(19)와, 상기 타이머 카운터(13)의 동작에 따라 원하는 펄스신호가 출력되는 시점을 카운트하는 회수 카운터(7)와, 신호중 한 신호를 선택하여 변화된 신호를 출력하는 멀티플렉서(17)를 포함하며 구성함을 특징으로 하는 신호발생 회로.
KR2019910014212U 1991-09-02 1991-09-02 신호발생 회로 KR940001828Y1 (ko)

Priority Applications (1)

Application Number Priority Date Filing Date Title
KR2019910014212U KR940001828Y1 (ko) 1991-09-02 1991-09-02 신호발생 회로

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
KR2019910014212U KR940001828Y1 (ko) 1991-09-02 1991-09-02 신호발생 회로

Publications (2)

Publication Number Publication Date
KR930007235U KR930007235U (ko) 1993-04-24
KR940001828Y1 true KR940001828Y1 (ko) 1994-03-25

Family

ID=19318715

Family Applications (1)

Application Number Title Priority Date Filing Date
KR2019910014212U KR940001828Y1 (ko) 1991-09-02 1991-09-02 신호발생 회로

Country Status (1)

Country Link
KR (1) KR940001828Y1 (ko)

Also Published As

Publication number Publication date
KR930007235U (ko) 1993-04-24

Similar Documents

Publication Publication Date Title
US6263450B1 (en) Programmable and resettable multifunction processor timer
EP0388131A2 (en) Random number generator
KR940001828Y1 (ko) 신호발생 회로
US5325341A (en) Digital timer apparatus and method
KR0152224B1 (ko) 가변이 가능한 대기 상태 생성 장치
JPS6316711A (ja) タイミング装置
US4164712A (en) Continuous counting system
SU1091351A1 (ru) Делитель частоты следовани импульсов с регулируемой длительностью импульсов
KR0161113B1 (ko) 동작 중지 신호 발생기
JP2648003B2 (ja) タイマカウンタ
JPH0514186A (ja) パルス幅変調回路
KR100631505B1 (ko) 임베디드 시스템의 키입력 처리장치
KR940009389B1 (ko) 리모콘의 제어코드 판별장치 및 방법
KR900008372B1 (ko) 컴퓨터 초기화 프로그램 자동실행 장치
RU2019033C1 (ru) Преобразователь двоичного кода в двоично-десятичный
SU1679626A1 (ru) Счетное устройство
KR100200042B1 (ko) 특정한 펄스 폭으로 변조된 직렬 신호의 복호화 장치 및 방법
SU1499439A1 (ru) Программируемый формирователь временных интервалов
JPS58200630A (ja) 信号発生回路及びそれを用いたマイクロコンピュータ
SU982200A1 (ru) Управл емый делитель частоты
SU1621140A2 (ru) Счетное устройство с контролем
KR880001576B1 (ko) 자동전원 차단 선택회로
JPH0642233Y2 (ja) 時計の修正機構
SU394787A1 (ru) Устройство временного программирования для системы автоматического контроля
SU1610596A1 (ru) Программируемый таймер

Legal Events

Date Code Title Description
A201 Request for examination
E701 Decision to grant or registration of patent right
REGI Registration of establishment
FPAY Annual fee payment

Payment date: 20030218

Year of fee payment: 10

LAPS Lapse due to unpaid annual fee