SU1610596A1 - Программируемый таймер - Google Patents

Программируемый таймер Download PDF

Info

Publication number
SU1610596A1
SU1610596A1 SU894674221A SU4674221A SU1610596A1 SU 1610596 A1 SU1610596 A1 SU 1610596A1 SU 894674221 A SU894674221 A SU 894674221A SU 4674221 A SU4674221 A SU 4674221A SU 1610596 A1 SU1610596 A1 SU 1610596A1
Authority
SU
USSR - Soviet Union
Prior art keywords
input
output
code
trigger
generator
Prior art date
Application number
SU894674221A
Other languages
English (en)
Inventor
Петр Антонович Копыл
Владимир Павлович Рева
Александр Михайлович Торчинский
Лев Лазаревич Утяков
Original Assignee
Предприятие П/Я Х-5737
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Предприятие П/Я Х-5737 filed Critical Предприятие П/Я Х-5737
Priority to SU894674221A priority Critical patent/SU1610596A1/ru
Application granted granted Critical
Publication of SU1610596A1 publication Critical patent/SU1610596A1/ru

Links

Landscapes

  • Electric Clocks (AREA)

Abstract

Изобретение относитс  к электронным приборам точного времени дл  программировани  более чем одной команды. Цель изобретени  расширение функциональных возможностей программируемого таймера за счет обеспечени  возможности просмотра программ в пор дке возрастани  времени при произвольном пор дке их размещени  в запоминающем устройстве. Это достигаетс  за счет того, что в состав программируемого таймера введены сумматор 8, первый 9 и второй 10 коммутаторы, втора  схема 11 сравнени  кодов, счетчик 12, ключ 13, формирователь 14 счетных импульсов, формирователь 15 кода слагаемого, второй 17 и третий 18 триггеры, входы 19 и 20 подачи первого и второго управл ющих сигналов. Кроме того, в состав программируемого таймера вход т генератор 1 тактовых импульсов, устройство 2 дл  отсчета текущего времени, регистр 3 индикации, блок 4 индикации, запоминающее устройство 5 программ, перва  схема 6 сравнени  кодов, формирователь 7 выходного управл ющего сигнала. Совокупность перечисленных выше существенных отличительных признаков обеспечивает возможность нового способа функционировани  программируемого таймера: при подаче первого управл ющего сигнала индициируетс  вычисление времени срабатывани  программ. 1 з.п. ф-лы, 2 ил.

Description

Фиг.
516
Изобретение относитс  к электронным приборам точного времени, в частности к таймерным устройствам, предназначенным дл  программировани  более чем одной команды.
Целью изобретени   вл етс  расширение области применени  за счет обеспечени  возможности просмотра программ
подключен к первому выходу второго коммутатора 10, выход формировател  15 кода слагаемого - к второму входу сумматора 8. Вход счетчика 12 подключен к второму выходу второго коммутатора 10, вход которого через ключ 13 подключен к выходу формировател  14 счетных импульсов. Вход управлени 
в пор дке возрастани  времени при второго коммутатора 10 подключен к
извольном рор дке их размещени  в запоминающем устройстве.
На фиг.1 представлена блок-схема программируемого таймера} на фиг.2 реализапи  формировател  кода слагае- 5 сравнени  кодов.
мого.
Программируемый таймер (фиг.1) содержит генератор 1 тактовых импульсов, устройство 2 дл  отсчета текущего вре- мени, регистр 3 индикации, блок 4 ин- 2П дикации, запоминающее устройство 5 программ, схему 6 сравнени  кодов, формирователь 7 выходного управл ющего сигнала, сумматор 8, первый 9 и второй 10 коммутаторы, вторую схему 25 11 сравнени  кодов, счетчик 12, ключ 13, формирователь 14 счетных импульсов , формирователь 15 кода слагаемого, а также первый 16, второй 17 и третий 18 триггеры, вход 19 подачи первого -эп управл ющего,сигнала, вход 20 подачи второго управл ющего сигнала.
Генератор 1 тактовых импульсов осуществл ет общую синхронизацию таймера, его выходы подключены к устройству 2 . дл  отсчета времени, регистру 3 индикации , запоминаюЕ ему устройству 5 : „ . программ, формирователю 14 счетных импульсов .
пг
ли, счетчики секунд, минут, часов, дней недели и т.д., вырабатывает выВьгход первого коммутатора 9 присое-t Q ходной сигнал, представл ющей, собой
динен к входу регистра 3 индикации, входы - к выходу устройства 2 дл  отсчета текущего времени и к выходу сум- матора 8, а управл ющий вход - к выходу первого триггера 16.
Первые входы первой 6 и второй 11 схем сравнени  кодов, а также один из входов сзгмматора 8 подключены к выходу регистра индикации, вторые входы первой 6 и второй 11 схем сравнени  кодов и вход данных формировател  7 выходного управл ющего сигнала подключены к выходу запоминающего устройства 5 программ. Вход управлени  форматом сравниваемых кодов второй схемы сравнени  1I и управл ющий вход фор-, мировател  15 кода слагаемого подключены к выходу счетчика 12, сигнальный вход формировател  15 кода слагаемого
последовательность-, кодов, соответст вующих информации текущего времени. В рабочем режиме, инициируемом подаче второго управл ющего сигнала на пер- 45 вый вход первого триггера 16, эта ин формаци  через первый коммутатор 9 п ступает на вход регистра 3 индикации Регистр индикации обеспечивает хране ние и преобразование форматов данных вьшодимых в блок 4 индикации. Эти да ные с помощью схемы 6 сравнени  кодо последовательно сравниваютс  с данны ми каждой из программ, хран щихс  в запоминающем устройстве 5 программ.
При совпадении текущего времени с временной частью одной из программ схема 6 совпадени  кодов вырабатьшае сигнал, разрешающий вывод управл юще части (например, кода переключаемого
50
55
выходу третьего триггера 18, первый вход которого подключен к выходу формировател  14 импульсов, второй вход - к выходу второй схемы I1
Управл ющий вход ключа 13 присоединен к выходу второго триггера 17, первый вход которого и вход стробирова- ни  формировател  7 выходного управл ющего сигнала присоединены к выходу первой схемы 6 сравнени  кодов, а второй вход второго триггера 17 соединен с вторым входом первого триггера 16 и  вл етс  входом 19 подачи первого управл ющего сигнала, а входом Ч 20 подачи второго управл ющего сигнала  вл етс  первый вход первого триггера 16.
Программируемый таймер работает следующим образом.
Генератор 3 тактовых импульсов вы- , рабатьшает необходимую последовательность тактовых импульсов стабильной частоты (например, за счет стабилиза- ции кварцем).
Устройство 2 дл  отсчета текущего времени, содержащее, например, делители , счетчики секунд, минут, часов, дней недели и т.д., вырабатывает выпоследовательность- , кодов, соответствующих информации текущего времени. В рабочем режиме, инициируемом подачей второго управл ющего сигнала на пер- 5 вый вход первого триггера 16, эта информаци  через первый коммутатор 9 поступает на вход регистра 3 индикации. Регистр индикации обеспечивает хранение и преобразование форматов данных, вьшодимых в блок 4 индикации. Эти данные с помощью схемы 6 сравнени  кодов последовательно сравниваютс  с данны-: ми каждой из программ, хран щихс  в запоминающем устройстве 5 программ.
При совпадении текущего времени с временной частью одной из программ схема 6 совпадени  кодов вырабатьшает сигнал, разрешающий вывод управл ющей части (например, кода переключаемого
0
5
исполнительного устройства) данной программы на формирователь 7 выходного управл ющего сигнала.
При подаче первого управл ющего сигнала первый 16 и второй 17 тригге- ры измен ют свое состо ние и устройство переходит в рехим обзора программ. При этом первый коммутатор 9, управл емый триггером 16, переключает вход регистра 3 индикации от выхода устройства 2 дл  отсчета текущего времени к выходу сумматора 8. Ключ 13, управл емый вторым триггером 17, начинает
16
пропускать на вход второго коммутато- .с с выхода коммутатора 10 устара 10 импульсы, вырабатываемые формирователем 14 счетных импульсов. Эти импульсы следуют с периодом, равным времени, за которое происходит последовательное сравнение всего объема запоминающего устройства программ с информацией в регистре индикации.
Через второй коммутатор 10 эти им- пульсы в зависимости от состо ни  третьего триггера 18 поступают либо на вход формировател  15 кода слагаемого , либо на счетный вход счтчика 12. Состо ние счетчика 12 определ ет формат сравнени  второй схемы 11 сравнени  кодов таким образом, что увеличение числа в счетчике на единицу расшир ет этот формат на четыре двоичшгпс разр да в сторону младших разр дов.
Например, если временна  часть программ содержит п ть двоично-дес тичных разр дов (соответствуюшлх дн м недели, дес ткам и единицам минут), то. вначале втора  схема 11 сравнени  кодов определ ет наличие совпадени  только в старшем разр де, т.е. в разр де дней недели, при увеличении числа в счетчике - в разр дах дней недели и дес тков часов, затем в разр дах
нав ливает триггер в состо ние 1 . В
состо ние О триггер переводитс  ближайшим импульсом с выхода счетчика 12 расположение во времени которого опре20 дел ет масштаб слагаемого. При этом : вырабатьшаетс  сигнал на выходе эле- мента И, длительность которого равна времени переключени  триггера.
Счетные импульсы, поступающие на
25 первый вход третьего триггера 18, переключают его в состо ние, при котором коммутатор 10 направл ет счетные импульсы на вход формировател  кода слагаемого. Только при наличии сигна30 ла совпадени  на входе второй дополнитепьной схемы 11 сравнени  кодов этот триггер переключаетс  в противоположное состо ние и очередной счетный импульс попадает на вход счетчика, при этом третий триггер 18 переключаетс  в исходное состо ние.
Таким образом, после подачи первог го управл ющего сигнала начинаетс  .- последовательное сравнение содержимог го регистра 3 индикации с каждой из программ запоминающего устройства 5. Кроме того, дополнительна  схема Г1 сравнени  кодов сравнивает только старшие разр ды. При отсутствии совпа35
40
дней недели, дес тков и единиц часов .-дени  в старший разр д регистра инди- и т.д.кации прибавл етс  единица и цикл
Кроме того, при изменении содержи- сравнени  повтор етс  до тех пор, МОГО счетчика 12 измен етс  и код, вы- ка не будет обнаружено совпадение рабатьшаемый формирователем 15 кода старших разр дов. После этого очеред- слагаемого при поступлении на его ,,. ной импульс увеличивает состо ние ; .
1, циклы сравнени  повтор ютс .
вход счетного импульса. Функциональное назначение формировател  кода слагаемого - сформировать такой код, сложение которого с кодом, хран шлмс  в- регистре индикации, увеличивает на единицу содержание одного из его дес тич .ных разр дов. Состо ние счетчика 12 определ ет, какого именно. В случае, если дп  хранени  и обработки информа
.55
счетчика,
однако дополнительна  схема сравнени 
кодов анализирует два старших разр да,
а счет производитс  только во втором
разр де.
Процесс прекращаетс  при достижении совпадени  содержимого регистра индикации с одной из программ, т.е. при срабатьшании схемы 6 сравнени  ко 6105966
ци использ тотс  последовательные регистры сдвига, значение каждого определ етс  его расположением во времени , В этом случае реализовать функции формировател  кода слагаемого можно с помощью простого устройства, показанного на фиг,2. Оно включает RS- триггер 21 и элемент И 22. Вход установки (S) триггера присоедин етс  к выходу коммутатора 10, вход сброса . (R) и один из входов элемента 4 - к выходу счетчика 12, второй вход элемента И - к выходу триггера, Счетньш
10
нав ливает триггер в состо ние 1 . В
состо ние О триггер переводитс  ближайшим импульсом с выхода счетчика 12, расположение во времени которого опре0 дел ет масштаб слагаемого. При этом : вырабатьшаетс  сигнал на выходе эле- мента И, длительность которого равна времени переключени  триггера.
Счетные импульсы, поступающие на
5 первый вход третьего триггера 18, переключают его в состо ние, при котором коммутатор 10 направл ет счетные импульсы на вход формировател  кода слагаемого. Только при наличии сигна0 ла совпадени  на входе второй дополни тепьной схемы 11 сравнени  кодов этот триггер переключаетс  в противоположное состо ние и очередной счетный импульс попадает на вход счетчика, при этом третий триггер 18 переключаетс  в исходное состо ние.
Таким образом, после подачи первог го управл ющего сигнала начинаетс  .- последовательное сравнение содержимог го регистра 3 индикации с каждой из программ запоминающего устройства 5. Кроме того, дополнительна  схема Г1 сравнени  кодов сравнивает только старшие разр ды. При отсутствии совпа5
0
1, циклы сравнени  повтор ютс .
55
счетчика,
однако дополнительна  схема сравнени 
кодов анализирует два старших разр да,
а счет производитс  только во втором
разр де.
Процесс прекращаетс  при достижении совпадени  содержимого регистра индикации с одной из программ, т.е. при срабатьшании схемы 6 сравнени  ко1 дов, выходной сигнал, который перекчает второй триггер 17 и тем самым закрывает ключ 13.
При повторной подаче первого упрл ющего сигнала вновь переключаетс  второй триггер 18, счет и поиск совдений оу старших разр дов к младшим приводит к нахождению следующей п Времени программы.
Введение новой функции пошаговог просмотра программ улучшает потребительские качества устройства, повышет надежность его работы, позвол ет пользоватьс  простыми индикаторами, не требует дорогосто щих материалов 1пи индикаторных панелей и устройст ими управл ющих.

Claims (1)

  1. Формула изобретени 
    1, Пр ограммируемый таймер, содержащий генератор тактовых импульсов, соединенные с его выходами устройство дл  отсчета текущего времени, регистр 25 1шдикации и запоминающее устройство программ, блок индикации, первую схему сравнени  кодов и формирователь выходного управл ющего сигнала, отличающийс  тем, что, с целью pac-jQ вшрени  области применени  за счет обеспечени  возможности просмотра программ в пор дке возрастани  време- ни при произвольном пор дке их размещени  в запоминающем устройстве, в не-- го введены сумматор, первый и второй коммутаторы, втора  схема сравнени  кодов, счетчик, ключ, соединенньш с выходами генератора тактовых импульсов , формирователь счетных им- Q пульсов, формирователь кода слагаемог го, первый, второй и третий триггеры, причем выход первого коммутатора присоединен к входу регистра индикации.
    выходы - к выходу устройства дл  от- : 45 л ющим входом формировател  кода спа счета текущего времени и к выходу сзлмматора, а управл ющий вход - к выходу первого триггера, первые входы
    8
    0
    5
    0
    5
    Q
    Q
    схем сравнени  кодов, а также один из входов сумматора подключены к выходу регистра индикации, вторые входы схем сравнени  кодов и вход данных формировател  выходного управл ющего сигнала подключены к выходу запоминающего уст- ройства программ, вход управлени  форматом сравниваемых кодов второй схемы управлени  и управл ющий вход формировател  кода слагаемого подключены к выходу счетчика, сигнальный вход фор- мировател  кода слагаемого подключен к первому входу второго коммутатор а, выход формировател  кода слагаемого- к второму входу сумматора,вход счетчика подключен к второму выходу второго коммутатора, вход которого через ключ подключен к выходу формировател  счетных импульсов, вход управлени  второго коммутатора подключен к выходу третьего триггера, первый вход которого подключен к выходу формировател  счетных импульсов, второй вход - к выходу второй схемы сравнени  кодов, а управл ющий вход ключа - к выходу триггера, первый вход которого и вход стробировани  формировател  выходного - управл ющего сигнала присоединен к выходу первой схемы сравнени  кодов, а второй вход присоединен к выходу пер- вой схемы сравнений кодов, второй вход второго триггера соединен с вторым входом первого триггера и  вл етс  вхо - дом подачи первого управл ющего сигна ла, а входом подачи второго управл ющего сигнала  вл етс  первый вход первого триггера,
    2, Таймер поп,1, отличающийс  тем, что формирователь кода слагаемого содержит триггер и элемент И, первый вход которого соединен с выходом триггера, а второй вход - с входом сброса триггера и  вл етс  управгаемого , сигнальным входом  вл етс  вход установки триггера, а выходом - выход элемента И.
    Фиг. 2
    27
    22
SU894674221A 1989-01-24 1989-01-24 Программируемый таймер SU1610596A1 (ru)

Priority Applications (1)

Application Number Priority Date Filing Date Title
SU894674221A SU1610596A1 (ru) 1989-01-24 1989-01-24 Программируемый таймер

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
SU894674221A SU1610596A1 (ru) 1989-01-24 1989-01-24 Программируемый таймер

Publications (1)

Publication Number Publication Date
SU1610596A1 true SU1610596A1 (ru) 1990-11-30

Family

ID=21439625

Family Applications (1)

Application Number Title Priority Date Filing Date
SU894674221A SU1610596A1 (ru) 1989-01-24 1989-01-24 Программируемый таймер

Country Status (1)

Country Link
SU (1) SU1610596A1 (ru)

Non-Patent Citations (1)

* Cited by examiner, † Cited by third party
Title
Авторское свидетельство СССР № 1345326, кл. Н 03 К 5/13, 1986. Патент GB № 1560889, кл. G 04 R 15/00, 1980. *

Similar Documents

Publication Publication Date Title
US4147022A (en) Electronic timepiece
US4131855A (en) Digital time signalling device
US3986333A (en) Electronic digital clock
SU1610596A1 (ru) Программируемый таймер
US4188776A (en) Electronic watch
JPH1198007A (ja) 分周回路
SU1720061A1 (ru) Электронные часы
SU1674100A1 (ru) Устройство дл ввода информации
SU913336A1 (ru) Устройство для программного управления 1
SU1529207A1 (ru) Устройство дл ввода цифровой информации
SU1471188A1 (ru) Устройство дл ввода информации
SU1211801A1 (ru) Устройство дл индикации
RU1796006C (ru) Электронно-кодовое блокирующее устройство
SU1151942A1 (ru) Устройство дл ввода информации
SU1732349A1 (ru) Устройство дл вывода информации
SU433627A1 (ru) Устройство формирования импульсных последовательностей
SU884138A1 (ru) Коммутатор
SU892735A1 (ru) Двоичный счетчик
SU1095225A1 (ru) Устройство дл отображени информации
SU1547050A1 (ru) Умножитель частоты следовани импульсов
SU543922A1 (ru) Линейный интерпол тор
SU1290318A1 (ru) Устройство управлени
SU1322365A1 (ru) Устройство дл управлени линейным сегментным индикатором
SU1646055A1 (ru) Преобразователь перемещени в код
SU1182504A1 (ru) Устройство дл ввода адреса