KR940000992A - 디지탈데이타프로세서작동방법 - Google Patents
디지탈데이타프로세서작동방법 Download PDFInfo
- Publication number
- KR940000992A KR940000992A KR1019930010961A KR930010961A KR940000992A KR 940000992 A KR940000992 A KR 940000992A KR 1019930010961 A KR1019930010961 A KR 1019930010961A KR 930010961 A KR930010961 A KR 930010961A KR 940000992 A KR940000992 A KR 940000992A
- Authority
- KR
- South Korea
- Prior art keywords
- value
- address value
- boundary
- address
- memory location
- Prior art date
Links
- 238000011156 evaluation Methods 0.000 claims abstract 3
- 230000004044 response Effects 0.000 claims abstract 2
- 230000006870 function Effects 0.000 claims description 5
- 238000000034 method Methods 0.000 claims 5
- 238000010586 diagram Methods 0.000 description 3
Classifications
-
- G—PHYSICS
- G06—COMPUTING; CALCULATING OR COUNTING
- G06N—COMPUTING ARRANGEMENTS BASED ON SPECIFIC COMPUTATIONAL MODELS
- G06N7/00—Computing arrangements based on specific mathematical models
- G06N7/02—Computing arrangements based on specific mathematical models using fuzzy logic
- G06N7/04—Physical realisation
-
- Y—GENERAL TAGGING OF NEW TECHNOLOGICAL DEVELOPMENTS; GENERAL TAGGING OF CROSS-SECTIONAL TECHNOLOGIES SPANNING OVER SEVERAL SECTIONS OF THE IPC; TECHNICAL SUBJECTS COVERED BY FORMER USPC CROSS-REFERENCE ART COLLECTIONS [XRACs] AND DIGESTS
- Y10—TECHNICAL SUBJECTS COVERED BY FORMER USPC
- Y10S—TECHNICAL SUBJECTS COVERED BY FORMER USPC CROSS-REFERENCE ART COLLECTIONS [XRACs] AND DIGESTS
- Y10S706/00—Data processing: artificial intelligence
- Y10S706/90—Fuzzy logic
Abstract
한가지 REV 소프트웨어 명령어에 응답하여 한 데이터 프로세서(10)의 다수 퍼지 논리 규칙을 평가하기 위한 회로(14), 상기 REV 명령어는 각각의 한 규칙 스트랭스를 결정하기 위하여 메모리(32)에 기억된 상기 규칙을 평가한다. 신례는 한 버퍼 어드레스에 의해 각각의 규칙 결과로부터 분리된다. 상기 선례를 평가히기 위해서, 한 ALU (52)는 어큐뮬레이터(58)에 기억된 새로운 선례로부터 메모리(32)의 한 설례를 감산한다. 연속적으로, 한 스웹 논리(46)는 상기 규칙의 규칙 스트랭스로써 최소 값을 할당하기 위하여 제어 정보를 제공한다. 유사하게, 최대규칙 스트랭스는 상기 결과의 평가동안 요구된다. ALU (52)는 어큐뮬레이터(58)에 기억된 한 결과로부터 메모리(32)의 결과를 감산한다. 한 결과에 의존할 때, 스웹 논리(46)는 상기 평가된 규칙의 결과로 최대 규칙 스트랭스를 할당하기 위하여 제어 정보를 제공한다.
Description
본 내용은 요부공개 건이므로 전문내용을 수록하지 않았음
제1도는 퍼지 논리를 설명하기 위하여 사용된 몇가지 통상의 개념 및 기본 용어를 형성하는 그래프 다이어그램.
제2도는 본 발명에 따라 한 데이터 처리 시스템을 형성하는 블럭 다이어그램.
제3도는 제2도의 실행 장치를 형성하는 블록 다이어그램.
제4도는 제3도의 레지스터 스웹(swap) 논리 회로를 형성하기 위한 논리 회로.
제5도는 한 어레이의 규칙(rule)이 제2도의 내부 메모리 안에서 평가 되어지는 것을 형성하는 메모리 맴(map).
제6도는 상기 기술된 본 발명에 따라서 상기 REV 명령의 실행동안 형성된 기능의 흐름을 형성하는 흐름도.
* 도면의 주요부분에 대한 부호의 설명
10 : 데이터 처리 시스템 12 : 중앙 처리 장치
20 : 제어 장치 24 : 발진기
26 : 전력 회로 28 : 타이밍 회로
Claims (3)
- 퍼지 규칙 평가 작동을 실행하기 위해 디지털 데이터 프로세서를 작동하는 방법에 있어서, 1) 메모리 위치로부터 한 어드레스 값을 검색하는 단계와; 2) 상기 어드레스 값을 제 1의 바운더리 값과 비교하고 만약 상기 어드레스 값이 제 1의 바운더리 값에 부합되면(matches), 상기 퍼지 규칙 계산 작동을 종료하는 단계와; 3) 상기 어드레스 값과 제 2의 바운더리 값과 비교하고 만약 상기 어드레스 값이 제 2의 바운더리 값에 부합하면 제 1의1 플래그의 상태를 변화하는 단계와; 4) 만약 상기 어드레스값이 제 1 및 제 2의 바운더리 값 중에 어느것과도 부합하지 않거나, 제 1 프래그 신호가 제 1 상태에 있다면, 상기 어드레스 값에 의해 특정된 메모리 위치로부터 검색된 멤버쉽 기능 값을 이용하여 제 1의 산술 작동을 실행하는 단계와; 5) 만약 상기 어드레스 값이 제 1 및 제 2의 바운더리 값 중 어느 것과도 부합하지 않고 제 1의 플래그 신호가 제 2의 상태에 있으며 상기 어드레스 값에 의해 특정된 메모리 위치로부터 결과 값을 검색하고, 상기 결과 값을 이용해서 제 2 산술 작동을 수행하고 상기 제 2의 산술 작동의 결과를 상기 어드레스에 의해 특정된 메모리 위치에 선택적으로 기록하는 단계; 및 6) 단계 1)에서 5)를 반복하는 단계를 포함하는 것을 특징으로 하는 퍼지 규칙 평가 작동을 실행하기 위해 디지탈 데이터 프로세서를 작동하는 방법.
- 퍼지 규칙 평가 작동을 수행하기 위해 디지털 데이터 처리 시스템을 작동하는 방법에 있어서, 1)) 메모리 한 위치로부터 한 어드레스 값을 검색하는 단계와;) 상기 어드레스 값이 제 1 바운더리 값과 부합하는지를 결정하는 단계와;) 만약 상기 어드레스 값과 제 1 바운더리 값과 부합한다면 다수의 멤버쉽 값을 검색하는 단계를 종료하는 단계와;) 만약 상기 어드레스 값이 상기 제 1의 바운더리 값과 부합하지 않는다면, 상기 어드레스 값에 의해 특정된 메모리 위치로부터 멤버쉽 기능 값을 검색하는 단계; 및) 1))내지 1)) 단계를 반복하는 단계를 포함하는 메모리로부터 다수의 멤버쉽 기능 값을 검색하는 단계와; 2) 다수의 멤버쉽 기능 값 중 작은 하나를 결정하는 단계; 및 3)) 상기 메모리 한 위치로부터한 어드레스 값을 검색하는 단계와;) 상기 어드레스 값이 제 2 바운더리 값과 부합하는지를 결정하는 단계와;) 만약 상기 어드레스 값이 상기 제 2 바운더리 값과 부합한다면 다수의 값을 결정하는 단계를 종료하는 단계와;) 만약 상기 어드레스 값이 제 2의 바운더리 값과 부합하지 않는다면, 상기 어드레스 값에 의해 특정된 메모리 위치로부터 결과 값을 검색하는 단계와;) 상기 검색된 결과 값과 다수의 멤버쉽 값 중 가장 작은 값과 비교하는 단계와;) 만약 상기 검색된 결과 값이 다수 멤버쉽 값이 가장 작은 값보다 작다면, 상기 어드레스 값에 의해 특정된 메모리 위치에서 다수의 멤버쉽 값중 가장 작은 값을 기억하는 단계 및;) 3))내지 3)) 단계를 반복하는 단계를 실행함으로써 다수의 결과 값을 결정하는 단계를 포함하는 것을 특징으로 하는 퍼지 규칙 평가 작동을 수행하기 위해 디지털 데이터 처리 시스템을 작동하는 방법.
- 디지털 데이터 프로세서 작동 방법에 있어서, 제 1의 명령을 디코딩하는 단계; 및 상기 제 1의 명령의 디코딩에 응답하여, 1) 한 지표 레지스터(index register)의 내용에 의해 특정된 메모리 위치로부터 어드레스 값을 검색하는 단계와; 2) 상기 지표 레지스터의 내용을 증가하는 단계와; 3) 상기 어드레스 값을 제 1바운더리 값과 비교하고, 만약 상기 어드레스 값이 제 1의 바운더리 값과 부합하면 제 1의 명령의 실행을 종료하는 단계와; 4) 상기 어드레스 값을 제 2바운더리 값과 비교하고, 만약 상기 어드레스 값이 제 2의 바운더리 값과 부합하면 제 1의 플래그 신호의 상태로 변화하는 단계와; 5) 만약 상기 어드레스 값이 제 1 및 제 2의 바운더리 값중 어느 것과도 부합하지 않고 상기 제 1의 플래그 신호가 제 1의 상태에 있다면, 상기 어드레스 값에 의해 특정된 메모리 위치로부터 제 1의 데이터 값을 검색하고 상기 제 1의 데이터 값을 이용하여 제 1의 산술 연산을 수행하는 단계와; 6) 만약 상기 어드레스 값이 제 1 및 제 2의 바운더리 값중 어느 것과도 일치하지 않고 상기 제 1의 플래그 신호가 제 2의 상태에 있다면, 상기 어드레스 값에 의해 특정된 메모리 위치로부터 제 2의 데이터 값을 검색하고 상기 제 2의 데이터 값을 검색하고 상기 제 2의 데이터 값을 이용하여 제 2의 산술 연산의 결과를 상기 어드레스 값에 의해 특정된 메모리 위치에 선택적으로 기록하는 단계; 및 7) 단계 1)에서 6)을 반복하는 단계를 수행하는 단계를 포함하는 것을 특징으로 하는 디지털 데이터 프로세서 작동 방법.※ 참고사항 : 최초출원 내용에 의하여 공개하는 것임.
Applications Claiming Priority (2)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
US899,968 | 1992-06-17 | ||
US07/899,968 US5263125A (en) | 1992-06-17 | 1992-06-17 | Circuit and method for evaluating fuzzy logic rules |
Publications (2)
Publication Number | Publication Date |
---|---|
KR940000992A true KR940000992A (ko) | 1994-01-10 |
KR100199911B1 KR100199911B1 (ko) | 1999-06-15 |
Family
ID=25411790
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
KR1019930010961A KR100199911B1 (ko) | 1992-06-17 | 1993-06-16 | 디지탈데이타프로세서작동방법 |
Country Status (6)
Country | Link |
---|---|
US (1) | US5263125A (ko) |
EP (1) | EP0574713B1 (ko) |
JP (1) | JP3207299B2 (ko) |
KR (1) | KR100199911B1 (ko) |
CN (1) | CN1052315C (ko) |
DE (1) | DE69326102T2 (ko) |
Families Citing this family (16)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US5497449A (en) * | 1990-11-30 | 1996-03-05 | Olympus Optical Co., Ltd. | Fuzzy inference apparatus |
US5371832A (en) * | 1992-06-12 | 1994-12-06 | Siemens Aktiengesellschaft | Fuzzy logic controller having high processing speed |
IL107409A (en) * | 1992-10-30 | 1999-03-12 | Gen Electric | Electronic control system for devices with programmable parameters containing vague logic control that can be programmed and reconfigured |
JPH06175854A (ja) * | 1992-12-04 | 1994-06-24 | Nec Corp | ファジィ推論専用命令を内蔵するマイクロコンピュータ |
US5732191A (en) * | 1993-09-20 | 1998-03-24 | Siemens Aktiengesellschaft | Method and apparatus for rule evaluation in a fuzzy inference processor |
US5706497A (en) * | 1994-08-15 | 1998-01-06 | Nec Research Institute, Inc. | Document retrieval using fuzzy-logic inference |
US5687289A (en) * | 1994-12-16 | 1997-11-11 | Motorola, Inc. | Circuit and method for determining membership in a set during a fuzzy logic operation |
EP0718753A1 (en) * | 1994-12-22 | 1996-06-26 | Motorola, Inc. | Data processing system for evaluating fuzzy logic rules and method therefor |
US5671332A (en) * | 1994-12-22 | 1997-09-23 | Motorola, Inc. | Data processing system for performing efficient fuzzy logic operations and method therefor |
EP0735459B1 (en) * | 1995-03-30 | 2003-09-17 | Consorzio per la Ricerca sulla Microelettronica nel Mezzogiorno - CoRiMMe | Fuzzy processor with improved architecture |
US5784534A (en) * | 1995-03-31 | 1998-07-21 | Motorola, Inc. | Circuit and method for representing fuzzy rule weights during a fuzzy logic operation |
EP0847551B1 (en) * | 1995-08-31 | 2012-12-05 | Intel Corporation | A set of instructions for operating on packed data |
US5684928A (en) * | 1995-12-11 | 1997-11-04 | Motorola, Inc. | Circuit and method for evaluating fuzzy logic rules |
US5737493A (en) * | 1995-12-11 | 1998-04-07 | Motorola, Inc. | Instruction set for evaluating fuzzy logic rules |
DE69628177D1 (de) * | 1996-12-27 | 2003-06-18 | St Microelectronics Srl | Kodierungs und Speicherungsverfahren für Fuzzy Logik Regeln und Schaltungarchitektur zur Verarbeitung von solchen Regeln |
KR100691602B1 (ko) * | 2005-01-14 | 2007-03-12 | 후지쯔 가부시끼가이샤 | 정보 배신 장치 및 이동 단말기 |
Family Cites Families (13)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
SU913367A1 (ru) * | 1980-06-30 | 1982-03-15 | Eduard P Chernakov | Устройство для сравнения двоичных чисел 1 |
JPH0650442B2 (ja) * | 1983-03-09 | 1994-06-29 | 株式会社日立製作所 | 設備群制御方法およびシステム |
EP0813127A3 (en) * | 1988-05-20 | 1998-05-06 | Matsushita Electric Industrial Co., Ltd. | Inference rule determining method and inference device |
US4918620A (en) * | 1988-06-16 | 1990-04-17 | General Electric Company | Expert system method and architecture |
US5036730A (en) * | 1988-06-17 | 1991-08-06 | Honda Giken Kogyo Kabushiki Kaisha | Vehicle automatic transmission control system |
US5175795A (en) * | 1988-07-29 | 1992-12-29 | Hitachi, Ltd. | Hybridized frame inference and fuzzy reasoning system and method |
US5165011A (en) * | 1988-09-22 | 1992-11-17 | Omron Tateisi Electronics Co. | System for switching a rule group |
JP3067023B2 (ja) * | 1988-09-29 | 2000-07-17 | オムロン株式会社 | ファジィデータ送信方法、ファジィデータ送信装置、ファジィデータ受信方法、ファジィデータ受信装置およびファジィデータ通信装置 |
JPH02140804A (ja) * | 1988-11-21 | 1990-05-30 | Maikomu Kk | プログラマブルロジック回路 |
US5179634A (en) * | 1989-04-14 | 1993-01-12 | Omron Corporation | System for synthesizing new fuzzy rule sets from existing fuzzy rule sets |
JPH02273834A (ja) * | 1989-04-14 | 1990-11-08 | Omron Corp | ファジィ推論装置 |
US5058033A (en) * | 1989-08-18 | 1991-10-15 | General Electric Company | Real-time system for reasoning with uncertainty |
US5170357A (en) * | 1989-10-31 | 1992-12-08 | Yokogawa Electric Corporation | Paper machine controller for operating slices and method of controlling the same |
-
1992
- 1992-06-17 US US07/899,968 patent/US5263125A/en not_active Expired - Lifetime
-
1993
- 1993-05-17 DE DE69326102T patent/DE69326102T2/de not_active Expired - Fee Related
- 1993-05-17 EP EP93107987A patent/EP0574713B1/en not_active Expired - Lifetime
- 1993-06-02 JP JP15607593A patent/JP3207299B2/ja not_active Expired - Lifetime
- 1993-06-05 CN CN93106697A patent/CN1052315C/zh not_active Expired - Fee Related
- 1993-06-16 KR KR1019930010961A patent/KR100199911B1/ko not_active IP Right Cessation
Also Published As
Publication number | Publication date |
---|---|
JP3207299B2 (ja) | 2001-09-10 |
CN1052315C (zh) | 2000-05-10 |
CN1080412A (zh) | 1994-01-05 |
EP0574713A2 (en) | 1993-12-22 |
DE69326102D1 (de) | 1999-09-30 |
EP0574713B1 (en) | 1999-08-25 |
EP0574713A3 (ko) | 1994-04-20 |
DE69326102T2 (de) | 2000-03-23 |
JPH0651987A (ja) | 1994-02-25 |
US5263125A (en) | 1993-11-16 |
KR100199911B1 (ko) | 1999-06-15 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
KR940000992A (ko) | 디지탈데이타프로세서작동방법 | |
KR950007448B1 (ko) | 집적회로 메모리 시스템 | |
EP0118781A2 (en) | Control flow parallel computer system | |
KR950033820A (ko) | 퍼지 논리 연산을 실행하는 데이타 프로세서 및 그 방법 | |
KR890007162A (ko) | 데이타 처리장치 | |
EP0701206A1 (en) | Emulator with function for detecting illegal access to special function register | |
US5151974A (en) | Data display method | |
EP0069525A1 (en) | Data processing system | |
KR920700844A (ko) | 기계의 작동 이력 표시방법 | |
US5748486A (en) | Breadth-first manipulation of binary decision diagrams | |
US5019969A (en) | Computer system for directly transferring vactor elements from register to register using a single instruction | |
CA2046653C (en) | Signal processing apparatus and method | |
US5179682A (en) | Method and apparatus for improved current window cache with switchable address in, out, and local cache registers | |
EP0278528A2 (en) | Area searching system | |
KR920006794B1 (ko) | 어소시에이션 매트릭스의 탐색방법 | |
JPS59184943A (ja) | 情報処理装置 | |
EP0609903A2 (en) | Program language compiling system | |
JPH0394325A (ja) | データ処理装置 | |
KR0164725B1 (ko) | 캐쉬 메모리의 영역 분할방법 및 회로 | |
JP3018579B2 (ja) | 名前検索処理装置 | |
KR910005150A (ko) | 계산기 및 이 계산기에 이용되는 연산방법 | |
JPH08174926A (ja) | 印刷装置 | |
JPS6168636A (ja) | デ−タ処理装置 | |
JPS6198467A (ja) | レジスタ構成方法 | |
KR970029147A (ko) | 그리프 이미지의 검색방법과 검색장치 및 그리프 이미지 관리시스템 |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
A201 | Request for examination | ||
E701 | Decision to grant or registration of patent right | ||
GRNT | Written decision to grant | ||
FPAY | Annual fee payment |
Payment date: 20130226 Year of fee payment: 15 |
|
EXPY | Expiration of term |