KR930020461A - 캐쉬 코히런스 프로토콜을 이용한 상태메모리 제어회로 - Google Patents

캐쉬 코히런스 프로토콜을 이용한 상태메모리 제어회로 Download PDF

Info

Publication number
KR930020461A
KR930020461A KR1019920004278A KR920004278A KR930020461A KR 930020461 A KR930020461 A KR 930020461A KR 1019920004278 A KR1019920004278 A KR 1019920004278A KR 920004278 A KR920004278 A KR 920004278A KR 930020461 A KR930020461 A KR 930020461A
Authority
KR
South Korea
Prior art keywords
state
data
controller
multiplexer
cache
Prior art date
Application number
KR1019920004278A
Other languages
English (en)
Other versions
KR950008394B1 (ko
Inventor
함종식
Original Assignee
박성규
대우통신 주식회사
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 박성규, 대우통신 주식회사 filed Critical 박성규
Priority to KR1019920004278A priority Critical patent/KR950008394B1/ko
Publication of KR930020461A publication Critical patent/KR930020461A/ko
Application granted granted Critical
Publication of KR950008394B1 publication Critical patent/KR950008394B1/ko

Links

Classifications

    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F15/00Digital computers in general; Data processing equipment in general
    • G06F15/16Combinations of two or more digital computers each having at least an arithmetic unit, a program unit and a register, e.g. for a simultaneous processing of several programs

Landscapes

  • Engineering & Computer Science (AREA)
  • Computer Hardware Design (AREA)
  • Theoretical Computer Science (AREA)
  • Software Systems (AREA)
  • Physics & Mathematics (AREA)
  • General Engineering & Computer Science (AREA)
  • General Physics & Mathematics (AREA)
  • Memory System Of A Hierarchy Structure (AREA)

Abstract

본 발명은 다중프로세서 시스템에서 사용되는 다중케쉬 메모리의 상태메모리제어에 관한 것으로서 종래에는 1개의 듀얼포트를 가진 스태틱메모리(SRAM)을 사용하였기 때문에 프로세서 클럭과 시스템버스의 클럭이 동기가 되어야 전송동작이 가능했고, 큰 용량의 캐쉬메모리를 구현하는데 어려움이 있었다.
이에 본 발명은 상태데이타 저장기를 버퍼로 이용하여 클럭에 관계없이 사용될 수 있게하고 스누프제어기의 동작을 우선적으로 처리하게하여 프로세서의 처리속도를 크게 향상 시킬 수 있도록 한 상태 메모리 제어회로를 제공한다.

Description

캐쉬 코히런스 프로토콜을 이용한 상태메모리 제어회로
본 내용은 요부공개 건이므로 전문내용을 수록하지 않았음
제1도는 본 발명의 상태 메모리 제어회로이다.

Claims (1)

  1. 다중프로세서 시스템의 다중 캐쉬메모리에 있어서, 프로세서로 부터의 어드레스와 캐쉬제어기의 상태데이타와 상태데이타 저장기(3a,3b)의 상태데이타를 멀티플렉서 신호(CS1,CS2)에 의해 선택하는 4×1멀티플렉서(4)와, 상기 멀티플렉서로 부터 입력된 데이타를 저장하고 캐쉬제어기의 상태쓰기 신호(CSWR)에 의해 저장된 데이타를 캐쉬제어기로 출력하는 캐쉬제어기 상태 메모리(1a)와, 프러세서의 어드레스 또는 캐쉬제어기의 상태데이타와 시스템버스로부터 어드레스 또는 스누프제어기의 상태데이타를 멀티플렉서 선택신호(SS)에 의해 선택하는 2×1멀티플렉서(2)와, 상기 멀티플렉서로 부터 입력된 데이타를 저장하고 스누프제어기 상태쓰기 신호(SSWR)에 의해 저장된 데이타를 스누프제어기로 출력하며 상기의 캐쉬 제어기용 상태저장기(3a,3b)와 동일한 상태데이타를 저장하는 스누프제어기기용 상태메모리(1b)와, 상기 상태메모리에 전송됨과 동시에 캐쉬제어기의 클럭 인에이블 신호(CCEO,CCE1)가 번갈아 동기됨에 따라 데이타를 4×1멀티플렉서(4)의 입력단자로 출력하는 상태데이타 저장기(3a,3b)로 구성된 것을 특징으로 하는 캐쉬 코히런스 프로토콜을 이용하는 상태메모리 제어회로.
    ※ 참고사항: 최초출원 내용에 의하여 공개하는 것임.
KR1019920004278A 1992-03-16 1992-03-16 캐쉬 코히런스 프로토콜을 이용한 상태메모리 제어회로 KR950008394B1 (ko)

Priority Applications (1)

Application Number Priority Date Filing Date Title
KR1019920004278A KR950008394B1 (ko) 1992-03-16 1992-03-16 캐쉬 코히런스 프로토콜을 이용한 상태메모리 제어회로

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
KR1019920004278A KR950008394B1 (ko) 1992-03-16 1992-03-16 캐쉬 코히런스 프로토콜을 이용한 상태메모리 제어회로

Publications (2)

Publication Number Publication Date
KR930020461A true KR930020461A (ko) 1993-10-19
KR950008394B1 KR950008394B1 (ko) 1995-07-28

Family

ID=19330420

Family Applications (1)

Application Number Title Priority Date Filing Date
KR1019920004278A KR950008394B1 (ko) 1992-03-16 1992-03-16 캐쉬 코히런스 프로토콜을 이용한 상태메모리 제어회로

Country Status (1)

Country Link
KR (1) KR950008394B1 (ko)

Also Published As

Publication number Publication date
KR950008394B1 (ko) 1995-07-28

Similar Documents

Publication Publication Date Title
KR910012933A (ko) 고성능 프레임 버퍼 및 캐쉬 메모리 시스템
KR970017656A (ko) 버스트 모드를 가진 고속 반도체 메모리
KR950024323A (ko) 캐시라인 리프레이스장치 및 방법
KR890017615A (ko) 멀티포트 캐시메모리를 가지는 멀티프로세서 시스템
KR970062965A (ko) 화상 처리 장치 및 화상 메모리의 매핑 방법
KR880011676A (ko) 캐쉬 메모리를 사용한 블록 액세스 방식
KR860004349A (ko) 시이퀀스 제어기의 프로세스 입출력장치
KR930020461A (ko) 캐쉬 코히런스 프로토콜을 이용한 상태메모리 제어회로
JPS59220855A (ja) メモリアクセス制御方式
KR880002692B1 (ko) 비동기시스템간의순차데이타전송회로
KR970076273A (ko) 캐쉬 메모리 컨트롤러 및 이를 제공하는 방법
KR940005777B1 (ko) Fifo를 사용한 캐쉬디렉터리 변경회로
KR950024080A (ko) 멀티프로세서 시스템의 캐쉬 데이타 전송장치
JP2563792B2 (ja) 情報処理装置
JPH10240678A (ja) 拡張入出力バス
KR960025066A (ko) 상용디램을 이용한 듀얼포트 메모리 시스템
KR890008560Y1 (ko) Dram 타이밍 발생기
JP2767811B2 (ja) ビデオデータ処理装置
KR960002006A (ko) 다중프로세서의 캐시메모리 필터링장치
KR920014047A (ko) 데이터 액세스 회로
JPS59231588A (ja) デイスプレイ装置
KR930014573A (ko) 병렬처리시스템을 위한 노드메모리 시스템
KR890017912A (ko) 슈도우 dma 전송장치
KR940022285A (ko) 데이타처리시스템 및 그것에 사용되는 프로세서
KR910020588A (ko) 영상과 그래픽 중첩회로

Legal Events

Date Code Title Description
A201 Request for examination
G160 Decision to publish patent application
E701 Decision to grant or registration of patent right
GRNT Written decision to grant
FPAY Annual fee payment

Payment date: 19971230

Year of fee payment: 6

LAPS Lapse due to unpaid annual fee