KR930015350A - 차동 비교기 - Google Patents

차동 비교기 Download PDF

Info

Publication number
KR930015350A
KR930015350A KR1019920023959A KR920023959A KR930015350A KR 930015350 A KR930015350 A KR 930015350A KR 1019920023959 A KR1019920023959 A KR 1019920023959A KR 920023959 A KR920023959 A KR 920023959A KR 930015350 A KR930015350 A KR 930015350A
Authority
KR
South Korea
Prior art keywords
comparator
section
output
differential
bias
Prior art date
Application number
KR1019920023959A
Other languages
English (en)
Inventor
자비어 페르난데즈 프샌시스코
헨리 레오노비치 로베르트
Original Assignee
스코트 더블유. 맥릴란
아메리칸 텔리폰 앤드 텔레그라프 캄파니
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 스코트 더블유. 맥릴란, 아메리칸 텔리폰 앤드 텔레그라프 캄파니 filed Critical 스코트 더블유. 맥릴란
Publication of KR930015350A publication Critical patent/KR930015350A/ko

Links

Classifications

    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03KPULSE TECHNIQUE
    • H03K19/00Logic circuits, i.e. having at least two inputs acting on one output; Inverting circuits
    • GPHYSICS
    • G01MEASURING; TESTING
    • G01RMEASURING ELECTRIC VARIABLES; MEASURING MAGNETIC VARIABLES
    • G01R19/00Arrangements for measuring currents or voltages or for indicating presence or sign thereof
    • G01R19/165Indicating that current or voltage is either above or below a predetermined value or within or outside a predetermined range of values
    • G01R19/16566Circuits and arrangements for comparing voltage or current with one or several thresholds and for indicating the result not covered by subgroups G01R19/16504, G01R19/16528, G01R19/16533
    • G01R19/1659Circuits and arrangements for comparing voltage or current with one or several thresholds and for indicating the result not covered by subgroups G01R19/16504, G01R19/16528, G01R19/16533 to indicate that the value is within or outside a predetermined range of values (window)
    • GPHYSICS
    • G01MEASURING; TESTING
    • G01RMEASURING ELECTRIC VARIABLES; MEASURING MAGNETIC VARIABLES
    • G01R19/00Arrangements for measuring currents or voltages or for indicating presence or sign thereof
    • G01R19/165Indicating that current or voltage is either above or below a predetermined value or within or outside a predetermined range of values
    • G01R19/16504Indicating that current or voltage is either above or below a predetermined value or within or outside a predetermined range of values characterised by the components employed
    • G01R19/16519Indicating that current or voltage is either above or below a predetermined value or within or outside a predetermined range of values characterised by the components employed using FET's
    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03KPULSE TECHNIQUE
    • H03K5/00Manipulating of pulses not covered by one of the other main groups of this subclass
    • H03K5/01Shaping pulses
    • H03K5/08Shaping pulses by limiting; by thresholding; by slicing, i.e. combined limiting and thresholding

Landscapes

  • Physics & Mathematics (AREA)
  • General Physics & Mathematics (AREA)
  • Nonlinear Science (AREA)
  • Engineering & Computer Science (AREA)
  • Computer Hardware Design (AREA)
  • Computing Systems (AREA)
  • General Engineering & Computer Science (AREA)
  • Mathematical Physics (AREA)
  • Manipulation Of Pulses (AREA)
  • Amplifiers (AREA)
  • Dc Digital Transmission (AREA)

Abstract

마스터-슬리브 차동 비교기(1)는 임계값을 가진다. 상기 마스터 색션(3)은 슬리브 색션(2)의 임계값을 제어한다. 상기 슬리브 색션은 마스터 색션에서 같게 매칭하기 위해 바이어스 전류(Is)에 의해 제어된다. 바이어스 전류는 마스터 색션내에 인가된 고정된 바이어스에 의해 거의 결정되며, 바이어스내의 차는 비교기(제1도)의 임계값과 거의 동일하다.

Description

차동 비교기
본 내용은 요부공개 건이므로 전문내용을 수록하지 않았음
제3도는 본 발명의 실시예에 따른 실례의 차동 비교기의 간략도,
제4도는 제3도에 도시된 비교기에 사용된 전압제어 전류원의 간략화된 개략 다이어그램,
제5도는 본 발명의 또다른 실시예에 따른 실례의 차동 비교기의 간략도.

Claims (6)

  1. 2개의 입력을 가지는 집적 회로 비교기(1)에 있어서, 출력 및 비교기에 대해 차동 임계값을 설정키 위해, 고정된 바이어스에 연결되는 입력을 가지는 마스터 색션(3)과, 2개의 비교기 입력상의 신호를 비교하고 상기 신호가 차동적으로 임계값을 초과할때 출력을 발생하기 위해 상기 마스터 색션의 2개 비교기 입력 및 출력에 응답하는 슬리브 색션(2)을 특징으로 하는 차동 비교기.
  2. 제1항에 있어서, 상기 마스터 색션의 출력은 슬리브 색션내의 바이어스 전류를 제어하는 것을 특징으로 하는 차동 비교기.
  3. 제2항에 있어서, 상기 마스터 및 슬리브 색션 각각은 트랜지스터(23,13)의 적어도 하나의 쌍을 가지며, 상기 모든 트랜지스터는 거의 동일한 사이즈를 갖는 것을 특징으로 하는 차동 비교기.
  4. 입력과 차동 임계값을 가지며, 제1(슬리브) 색션(2)을 갖는 비교기에 있어서, 상기 제1색션은 2개의 입력과 2개의 출력을 갖는 트랜지스터의 차동 쌍(13)이며, 상기 입력은 상기 비교기의 대응 입력에 연결되고, 상기 차동쌍의 출력에 연결되는 가변 바이어스를 갖는 증폭기 단(11L)을 가지며, 상기 비교기의 차동 임계값은 거의 증폭기단의 바이어스에 의해 제어되는 것을 특징으로 하는 비교기.
  5. 제4항에 있어서, 상기 비교기는 제2(마스터) 색션을 가지며, 상기 제2색션은, 2개의 입력과 2개의 출력을 가지는 트랜지스터(23) 차동 쌍을 가지며, 상기 입력들은 고정된 바이어스에 연결되고, 상기 차동 쌍의 출력에 연결되고, 가변 바이어스를 가지는 증폭기단(21)과, 기준(22)과 거의 동일한 증폭기 단의 출력을 유지키 위해 증폭기 단에 응답하는 피드백 수단(28)을 가지며, 상기 피드백 수단은 제1색션내의 증폭기 단의 바이어스를 첨가적으로 제어하는 것을 특징으로 하는 비교기.
  6. 제5항에 있어서, 상기 제1색션은 출력을 가지는 이득 단(12L)을 가지며, 임계값은 기준과 거의 동일하며, 증폭기 단에 응답하여, 이득 단의 출력은 비교기 출력인 것을 특징으로 하는 비교기.
    ※ 참고사항 : 최초출원 내용에 의하여 공개되는 것임.
KR1019920023959A 1991-12-18 1992-12-11 차동 비교기 KR930015350A (ko)

Applications Claiming Priority (2)

Application Number Priority Date Filing Date Title
US07/810,272 US5448200A (en) 1991-12-18 1991-12-18 Differential comparator with differential threshold for local area networks or the like
US810,272 1991-12-18

Publications (1)

Publication Number Publication Date
KR930015350A true KR930015350A (ko) 1993-07-24

Family

ID=25203452

Family Applications (1)

Application Number Title Priority Date Filing Date
KR1019920023959A KR930015350A (ko) 1991-12-18 1992-12-11 차동 비교기

Country Status (7)

Country Link
US (1) US5448200A (ko)
EP (1) EP0547813B1 (ko)
JP (1) JPH0559968U (ko)
KR (1) KR930015350A (ko)
DE (1) DE69214783T2 (ko)
ES (1) ES2092650T3 (ko)
HK (1) HK216096A (ko)

Families Citing this family (18)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP3754070B2 (ja) 1994-02-15 2006-03-08 ラムバス・インコーポレーテッド 遅延ロック・ループ
GB2294774A (en) * 1994-10-28 1996-05-08 Marconi Instruments Ltd An apparatus for testing the quality of logic levels of a digital signal
US5687321A (en) * 1994-12-28 1997-11-11 Maxim Integrated Products Method and apparatus for transmitting signals over a wire pair having activity detection capability
US5621340A (en) * 1995-08-02 1997-04-15 Rambus Inc. Differential comparator for amplifying small swing signals to a full swing output
US5805011A (en) * 1997-01-03 1998-09-08 Lucent Technologies Inc. Self-calibration system for logarithmic amplifiers
JP2002543745A (ja) * 1999-04-28 2002-12-17 コーニンクレッカ フィリップス エレクトロニクス エヌ ヴィ Can通信バスからの信号の共通モード成分を抑制する回路
JP4301760B2 (ja) * 2002-02-26 2009-07-22 株式会社ルネサステクノロジ 半導体装置
US6657465B2 (en) * 2002-04-02 2003-12-02 Northrop Grumman Corporation Rail-to-rail charge pump circuit
US7180933B2 (en) * 2002-12-20 2007-02-20 Silicon Integrated Systems Corporation Squelch circuitry for high speed high frequency operation
US7126378B2 (en) 2003-12-17 2006-10-24 Rambus, Inc. High speed signaling system with adaptive transmit pre-emphasis
US7397848B2 (en) 2003-04-09 2008-07-08 Rambus Inc. Partial response receiver
US7092472B2 (en) * 2003-09-16 2006-08-15 Rambus Inc. Data-level clock recovery
US6980023B1 (en) * 2003-09-22 2005-12-27 Altera Corporation Dynamically adjustable signal detector
US7233164B2 (en) * 2003-12-17 2007-06-19 Rambus Inc. Offset cancellation in a multi-level signaling system
KR100562860B1 (ko) * 2005-09-23 2006-03-24 주식회사 아나패스 디스플레이, 컬럼 구동 집적회로, 멀티레벨 검출기 및멀티레벨 검출 방법
US7282965B2 (en) * 2005-09-29 2007-10-16 Matsushita Electric Industrial Co., Ltd. Signal detection circuit capable of automatically adjusting threshold value
EP1821408A1 (en) * 2006-02-17 2007-08-22 Sicon Semiconductor AB Latch circuit
US7944247B2 (en) * 2008-04-08 2011-05-17 Mediatek Inc. Operating circuit

Family Cites Families (11)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US3641546A (en) * 1970-01-02 1972-02-08 Gen Electric High-low voltage level sensor
DE2455656B1 (de) * 1974-11-25 1975-09-11 Siemens Ag Schwellwertstufe
DE3045366C2 (de) * 1980-12-02 1984-02-16 Robert Bosch Gmbh, 7000 Stuttgart Schwellwertschalter
US4585957A (en) * 1983-04-25 1986-04-29 Motorola Inc. Diode load emitter coupled logic circuits
US4575677A (en) * 1984-05-25 1986-03-11 Mobil Oil Corporation Motor speed detector
CA1241707A (en) * 1985-02-13 1988-09-06 John G. Hogeboom Digital line receiver
US4922131A (en) * 1986-03-12 1990-05-01 Beltone Electronics Corporation Differential voltage threshold detector
US4970406A (en) * 1987-12-30 1990-11-13 Gazelle Microcircuits, Inc. Resettable latch circuit
US4883987A (en) * 1988-05-04 1989-11-28 Texas Instruments Incorporated Comparator circuit having a fast recovery time
JPH0782404B2 (ja) * 1989-07-11 1995-09-06 日本電気株式会社 基準電圧発生回路
US5065055A (en) * 1990-12-20 1991-11-12 Sun Microsystems, Inc. Method and apparatus for high-speed bi-CMOS differential amplifier with controlled output voltage swing

Also Published As

Publication number Publication date
DE69214783T2 (de) 1997-02-20
EP0547813B1 (en) 1996-10-23
EP0547813A1 (en) 1993-06-23
ES2092650T3 (es) 1996-12-01
HK216096A (en) 1996-12-27
DE69214783D1 (de) 1996-11-28
JPH0559968U (ja) 1993-08-06
US5448200A (en) 1995-09-05

Similar Documents

Publication Publication Date Title
KR930015350A (ko) 차동 비교기
US6384684B1 (en) Amplifier
KR900013656A (ko) Cmos 전압기준과 버퍼회로
KR920017348A (ko) 멀티스테이지 증폭기
KR950006848A (ko) 기준 전위 발생 회로
KR880006838A (ko) 차동비교회로
US4658157A (en) IGFET comparator circuit having greater control of intended offset voltage
KR870009543A (ko) 차동 증폭 회로
KR910010872A (ko) 전자비교기회로
KR910017736A (ko) 이득가변증폭기
KR920009060A (ko) 연산 증폭기를 안정시키기 위한 보상 회로 및 방법
US5287070A (en) Balanced voltage comparator
KR910010834A (ko) 증폭회로
KR830005764A (ko) 음량 콘트롤 회로
KR920003630A (ko) 두가지 동작 모드를 갖는 증폭기
KR870002694A (ko) 증폭회로
KR970705229A (ko) IF 증폭기/제한기(IF Amplifiers/Limiters)
KR910010831A (ko) 오디오 장치의 마지막 단의 출력왜곡을 감지하기 위한 회로
KR950016002A (ko) 3치 입력 버퍼 회로
KR900004098A (ko) 이득 제어 증폭회로
EP0297715A3 (en) Improved differential input stage for differential line receivers and operational amplifiers
KR830009689A (ko) 신호레벨 제어회로
KR920005459A (ko) 증폭 회로
KR920017380A (ko) Dc 바이어스 제어 회로
KR960019958A (ko) 증폭기 입력단 및 차동적으로 결합된 트랜지스터 쌍에 정합된 상호 콘덕턴스 설정 방법

Legal Events

Date Code Title Description
A201 Request for examination
E701 Decision to grant or registration of patent right
NORF Unpaid initial registration fee