KR930013989A - 프로그램 수행시간 측정 카운터 - Google Patents

프로그램 수행시간 측정 카운터 Download PDF

Info

Publication number
KR930013989A
KR930013989A KR1019910024827A KR910024827A KR930013989A KR 930013989 A KR930013989 A KR 930013989A KR 1019910024827 A KR1019910024827 A KR 1019910024827A KR 910024827 A KR910024827 A KR 910024827A KR 930013989 A KR930013989 A KR 930013989A
Authority
KR
South Korea
Prior art keywords
data
control
clock
execution time
program execution
Prior art date
Application number
KR1019910024827A
Other languages
English (en)
Other versions
KR940002267B1 (ko
Inventor
이태노
Original Assignee
정몽헌
현대전자산업 주식회사
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 정몽헌, 현대전자산업 주식회사 filed Critical 정몽헌
Priority to KR1019910024827A priority Critical patent/KR940002267B1/ko
Publication of KR930013989A publication Critical patent/KR930013989A/ko
Application granted granted Critical
Publication of KR940002267B1 publication Critical patent/KR940002267B1/ko

Links

Classifications

    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F5/00Methods or arrangements for data conversion without changing the order or content of the data handled
    • G06F5/06Methods or arrangements for data conversion without changing the order or content of the data handled for changing the speed of data flow, i.e. speed regularising or timing, e.g. delay lines, FIFO buffers; over- or underrun control therefor

Landscapes

  • Engineering & Computer Science (AREA)
  • Theoretical Computer Science (AREA)
  • Physics & Mathematics (AREA)
  • General Engineering & Computer Science (AREA)
  • General Physics & Mathematics (AREA)
  • Tests Of Electronic Circuits (AREA)

Abstract

내용 없음

Description

프로그램 수행시간 측정 카운터
본 내용은 요부공개 건이므로 전문내용을 수록하지 않았음
제1도는 본 발명에 의한 프로그램 수행시간 측청 카운터의 구성도.
* 도면의 주요부분에 대한 부호의 설명
1 : DUART 콘트롤러 2 : 클럭 생성부
3 : 클럭 제어부 4 : 콘트롤 레지스터
5 : 데이타 레지스터부 6 : 데이타 래치부
7 : 디코더 8 : 리셋 구동부
10 내지 17 : 데이타 레지스터 20 내지 27 : 데이타 래치

Claims (3)

  1. 다수의 프로세서로 구성된 프로그램 수행시 각 단계별 프로그램 수행시간을 측정하는 프로그램 수행시간 측정 카운터에 있어서, 측정할 프로그램의 시작과 종료에 따른 제어 및 프로그램 수행 시간을 계산하는 DUART 콘트롤러(1), 상기 DUART 콘트롤러(1)에 연결되어 상기 DUART 콘트롤러(1)에 의해 리셋, 시작 및 종료 상태가 세팅되는 콘트롤 레지스터 수단(4), 상기 콘트롤 레지스터 수단(3)에 연결되어 상기 콘트롤 레지스터수단(4)에 세팅된 신호에 따라 클럭의 생성 및 카운팅을 제어하는 클럭 제어수단(3), 상기 클럭 제어수단(3)에 연결되어 상기 클럭 제어수단(2)의 제어에 따라 클럭을 발생하는 클럭 생성수단(2), 상기클럭 제어수단(3)에 연결되어 상기 클럭제어수단(3)의 제어에 따라 클럭을 카운트하는 데이타 레지스터 수단(5), 상기 콘트롤 레지스터 수단(4)과 데이타 레지스터 수단(5)에 연결되어 상기 데이타 레지스터 수단(5)에서 카운트된 데이타를 래치하고 상기 콘트롤 레지스터 수단(4)을 통해 출력하는 데이타 래치수단(6), 상기 DUART 콘트롤러(1)와 데이타 래치수단(6)에 연결되어 상기 DUART 콘트롤러(1)에서 출력되는 어드레스에 따라 상기 데이타 래치수단(6)을 선택하여 상기 카운트된 데이타를 출력할 수 있도록 하는 디코더수단(7), 및 상기 콘트롤 레지스터 수단(4)과 상기 데이타 래치수단(6)에 연결되어 상기 콘트롤 레지스터수단(4)에 리셋 상태가 세팅되면 상기 데이타 래치수단(6)을 클리어시켜 리셋되도록 하는 리셋 구동수단(8)으로 구성되는 것을 특징으로 하는 프로그램 수행시간 측정 카운터.
  2. 제1항에 있어서, 상기 데이타 레지스터 수단(5)은 쉬프트 레지스터 카운터로 구성된 8개의 데이타 레지스터(10 내지 17)를 직렬 연결하여 구성되는 것은 특징으로 하는 프로그램 수행시간 측정 카운터.
  3. 제2항에 있어서, 상기 데이타 래치수단(6)은 상기 데이타 레지스터(10 내지 17)에 각각 연결된 8개의 데이타 래치(20 내지 27)로 구성되는 것을 특징으로 하는 프로그램 수행시간 측정 카운터.
    ※ 참고사항 : 최초출원 내용에 의하여 공개하는 것임.
KR1019910024827A 1991-12-28 1991-12-28 프로그램 수행시간 측정 카운터 KR940002267B1 (ko)

Priority Applications (1)

Application Number Priority Date Filing Date Title
KR1019910024827A KR940002267B1 (ko) 1991-12-28 1991-12-28 프로그램 수행시간 측정 카운터

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
KR1019910024827A KR940002267B1 (ko) 1991-12-28 1991-12-28 프로그램 수행시간 측정 카운터

Publications (2)

Publication Number Publication Date
KR930013989A true KR930013989A (ko) 1993-07-22
KR940002267B1 KR940002267B1 (ko) 1994-03-19

Family

ID=19326386

Family Applications (1)

Application Number Title Priority Date Filing Date
KR1019910024827A KR940002267B1 (ko) 1991-12-28 1991-12-28 프로그램 수행시간 측정 카운터

Country Status (1)

Country Link
KR (1) KR940002267B1 (ko)

Also Published As

Publication number Publication date
KR940002267B1 (ko) 1994-03-19

Similar Documents

Publication Publication Date Title
KR920001518A (ko) 반도체 집적회로
KR900016870A (ko) 어드레스 생성장치
ATE311605T1 (de) Mehrere virtuelle zähler integriert in einem physikalischen zähler
KR840006851A (ko) 데이타 자동연속 처리회로
KR960020510A (ko) 줄길이복호화기
KR960015119A (ko) 병렬구조를 갖는 시간간격 측정기
KR910008547A (ko) 슬리프 기능을 갖춘 컴퓨터 시스템 및 그 제어방법
KR930013989A (ko) 프로그램 수행시간 측정 카운터
KR920022094A (ko) 마이크로프로세서
IT1165293B (it) Dispositivo per determinare la lunghezza di registri di spostamento
SU632063A1 (ru) Устройство дл формировани серий импульсов
SU736138A1 (ru) Устройство дл индикации
KR920001206A (ko) 펄스위치계측형 계기구동회로
SU1652994A1 (ru) Устройство дл индикации
SU1661992A1 (ru) Пересчетное устройство
SU1654981A2 (ru) "Устройство дл контрол кода "1 из @ "
SU596958A1 (ru) Преобразователь случайных чисел в случайные интервалы времени
SU675424A1 (ru) Устройство управлени
KR940012974A (ko) 클럭 변환회로
KR930023700A (ko) 레이저거리 측정기의 검출신호 입력회로
SU1185337A1 (ru) Устройство для фиксации ~ сигналов неисправности
SU1280600A1 (ru) Устройство дл ввода информации
SU467351A1 (ru) Микропрограммное устройство управлени
SU1541552A1 (ru) Устройство дл измерени временных интервалов
SU469097A1 (ru) Цифровой фазометр

Legal Events

Date Code Title Description
A201 Request for examination
G160 Decision to publish patent application
E701 Decision to grant or registration of patent right
GRNT Written decision to grant
FPAY Annual fee payment

Payment date: 20000224

Year of fee payment: 7

LAPS Lapse due to unpaid annual fee