SU1661992A1 - Пересчетное устройство - Google Patents

Пересчетное устройство Download PDF

Info

Publication number
SU1661992A1
SU1661992A1 SU894731733A SU4731733A SU1661992A1 SU 1661992 A1 SU1661992 A1 SU 1661992A1 SU 894731733 A SU894731733 A SU 894731733A SU 4731733 A SU4731733 A SU 4731733A SU 1661992 A1 SU1661992 A1 SU 1661992A1
Authority
SU
USSR - Soviet Union
Prior art keywords
input
trigger
output
register
flip
Prior art date
Application number
SU894731733A
Other languages
English (en)
Inventor
Виталий Алексеевич Чистяков
Original Assignee
Пензенский завод "Вэм"
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Пензенский завод "Вэм" filed Critical Пензенский завод "Вэм"
Priority to SU894731733A priority Critical patent/SU1661992A1/ru
Application granted granted Critical
Publication of SU1661992A1 publication Critical patent/SU1661992A1/ru

Links

Landscapes

  • Manipulation Of Pulses (AREA)

Abstract

Изобретение относитс  к импульсной технике и может быть использовано в цифровых устройствах контрол  и управлени , а также в измерительно-вычислительных комплексах. Целью изобретени   вл етс  расширение функциональных возможностей. Устройство содержит счетчик 1, регистр 2, D-триггер 3, D-триггер 4, инвертор 5, элемент ИЛИ 6, входы 7, 8 и 9, выход 10. 1 ил.

Description

4
&
D
4
4i
О
о
ю о
ГО
f f f
Изобретение относитс  к импульсной технике и может быть использовано в цифровых устройствах контрол  и управлени , а также в измерительно-вычислительных комплексах.
Целью изобретени   вл етс  расширение функциональных возможностей путем обеспечени  фиксации сброса и последовательного считывани  кодов на выходы регистра .
На чертеже представлена структурна  схема предлагаемого устройства.
Пересчетное устройство содержит счетчик 1, регистр 2, первый 3 и второй 4 триггеры , инвертор 5, элемент ИЛИ 6, тактовый 7, первый 8 и второй 9 управл ющие входы пересчетного устройства и выходы 10 пересчетного устройства.
Вход 7 соединен с входом очетчика 1, тактовым входом триггера 4 и входом инвертора 5. Выход инвертора 5 подключен к тактовому входу триггера 3. Вход 8 подключен к информационному входу триггера 3 и входу элемента ИЛИ 6. Выход триггера 3 соединен с входом сброса триггера 4, вторым входом элемента ИЛИ 6 и тактовым входом регистра 2.
Выходы регистра 2 подключены к выходам 10, вход сброса - к выходу элемента ИЛИ 6, информационные входы - к выходу счетчика 1. Вход 9 подключен к информационному входу триггера 4, инверсный выход которого подключен к входу сброса триггера 3.
Устройствот работает следующим образом .
Срабатывание триггеров 3 и 4, счетчика
1и регистра 2 осуществл етс  по перепадам с нулевого уровн  на единичный импульсов . В исходном состо нии в регистре
2и выходах 10- нулева  информаци , котора  удерживаетс  нулевым уровнем выхода элемента ИЛИ 6. Триггеры 3 и 4 наход тс  в нулевом состо нии. Нулевой уровень выхода триггера 3 удерживает триггер 4 в нулевом состо нии, при этом единичный уровень инверсного выхода триггера 4 не оказывает воздействи  на триггер 3,
На входе 8 входные сигналы отсутствуют (нулевой уровень). На входе 7 присутствуют импульсы тактовой частоты, например, типа меандр, которые инвертируютс  инвертором 5. Счетчик 1 просчитывает тактовые импульсы и на своих выходах формирует двоичные коды чисел. На входе 8 при этом входные импульсы отсутствуют. На входе 9 задаетс  в зависимости от режима считывани  нулевой или единичный уровень .
Пусть, например, на входе 9 присутствует нулевой уровень. При поступлении входного сигнала на вход 8, минимальна  длительность которого должна быть не м§нее периода тактовых импульсов входа 7. происходит по концу ближайшего тактового импульса срабатывани  триггера 3.
При поступлении входного сигнала на вход 8 с входа сброса регистра 2 снимаетс 
0 потенциал сброса. При срабатывании триггера 3 на его выходе по вл етс  перепад с нулевого уровн  на единичный, по которому в регистр 2 переписываетс  выходной код числа счетчика 1, который поступает на вы5 ходы 10, где код сохран етс  до конца действи  входного сигнала входа 8.
При сн тии входного сигнала по концу тактового импульса триггер 3 возвращаетс  в исходное состо ние. В результате чего ну0 левой уровень выхода триггера 3, пройд  элемент ИЛИ 6, осуществл ет установку регистра 2 в нулевое состо ние.
Очередной входной сигнал повтор ет процесс считывани  кода с выходов счетчи5 ка 1 на регистр 2 и выходы 10. В этом режиме независимо от длительности входного сигнала, кроме минимальной, на выходах 10 считываетс  значение только одного кода. При задании на вход 9 единичного уровн :
0 по входному сигналу входа 8 триггер 3 по концу ближайшего тактового импульса входа 7 устанавливаетс  в единичное состо ние . Регистр 2 считывает код с выходов счетчика 1 на выходы 10.
5 По следующему первому тактовому импульсу триггер 4 устанавливаетс  в единичное состо ние. Нулевой уровень инверсного выхода триггера 4 возвращает триггер 3 в исходное состо ние, по которому триггер 4
0 также возвращаетс  в начальное состо ние . По концу первого тактового импульса триггер 3 снова устанавливаетс  в единичное состо ние, а регистр 2 считывает следующий очередной код на выходы 10.
5 Считывание кодов осуществл етс  до тех пор,пока на входе 8 присутствует входной сигнал. По концу входного сигнала устройство аналогично описанному возвращаетс  в исходное состо ние. На вы0 ходах 10 коды чисел счетчика 1 выдерживаютс  на врем  периода тактовых импульсов. Количество выдел емых на выходах 10 кодов зависит от длительности входных сигналов входа 8.

Claims (1)

  1. 5 Формула изобретени 
    Пересчетное устройство, содержащее счетчик, регистр, первый и второй D-тригге- ры, инвертор, выход которого соединен с пр мым динамическим входом первого D- триггера, пр мой выход которого соединен
    с тактовым входом регистра, информацией-кодов на выходы регистра, пр мой выход
    ные входы которого соединены с информа-первого D-триггера соединен с инверционными выходами счетчика, пр мойсным входом сброса второго D-триггединамический счетный вход которого сое-ра, инверсный выход которого
    динен с входом инвертора, пр мым динами-5 соединен с инверсным входом сброса
    ческимтактовым входом второго D-триггерапервого D-триггера. D-вход второго
    и  вл етс  тактовым входом пересчетногоD-триггера  вл етс  вторым управл устройства , а D-вход первого D-триггера  в-ющим входом устройства, а первый упл етс  первым управл ющим входом пере-равл ющий вход пересчетного
    счетного устройства, отличающеес 10 устройства и пр мой выход первого Dтем , что, с целью расширени  функциональныхтриггера соединены с входами элевозможностей путем обеспечени  фиксациимента ИЛИ, выход которого соединен с
    сброса и последовательного считывани инверсным входом сброса регистра.
SU894731733A 1989-08-24 1989-08-24 Пересчетное устройство SU1661992A1 (ru)

Priority Applications (1)

Application Number Priority Date Filing Date Title
SU894731733A SU1661992A1 (ru) 1989-08-24 1989-08-24 Пересчетное устройство

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
SU894731733A SU1661992A1 (ru) 1989-08-24 1989-08-24 Пересчетное устройство

Publications (1)

Publication Number Publication Date
SU1661992A1 true SU1661992A1 (ru) 1991-07-07

Family

ID=21467064

Family Applications (1)

Application Number Title Priority Date Filing Date
SU894731733A SU1661992A1 (ru) 1989-08-24 1989-08-24 Пересчетное устройство

Country Status (1)

Country Link
SU (1) SU1661992A1 (ru)

Non-Patent Citations (1)

* Cited by examiner, † Cited by third party
Title
Авторское свидетельство СССР №864578. кл.Н 03 К 21/12, 1979. Авторское свидетельство СССР № 1468380, кл. НОЗ К 21/12, 1987. Авторское свидетельство СССР №864577, кл. НОЗ К 21/12, 1979. *

Similar Documents

Publication Publication Date Title
SU1661992A1 (ru) Пересчетное устройство
SU1179276A1 (ru) Устройство дл контрол параметров
SU491967A1 (ru) Устройство дл отображени окружностей
SU1273954A1 (ru) Врем -импульсный функциональный преобразователь
SU1277387A2 (ru) Делитель частоты следовани импульсов
RU2019033C1 (ru) Преобразователь двоичного кода в двоично-десятичный
SU1368853A1 (ru) Устройство дл измерени интервалов времени
SU1142829A1 (ru) Устройство дл сортировки чисел
SU1683178A1 (ru) Шифратор позиционного кода
SU463976A1 (ru) Корректирующее устройство
SU496570A1 (ru) Интегратор
SU1014142A1 (ru) Преобразователь частоты в код
SU1652994A1 (ru) Устройство дл индикации
SU391744A1 (ru) Счетчик
SU830378A1 (ru) Устройство дл определени поло-жЕНи чиСлА HA чиСлОВОй ОСи
SU1206778A1 (ru) Устройство дл возведени в квадрат
SU684539A1 (ru) Устройство дл логарифмировани чисел
SU980279A1 (ru) Преобразователь интервала времени в цифровой код
SU1007081A1 (ru) Устройство дл преобразовани временных интервалов в код
SU1377908A2 (ru) Устройство дл измерени максимального и минимального периодов следовани сигналов
SU1070549A1 (ru) Устройство дл делени частот двух импульсных последовательностей
SU1689962A1 (ru) Устройство сопр жени интерфейсов разной разр дности
SU1437858A1 (ru) Вычислительное устройство
SU951280A1 (ru) Цифровой генератор
SU974330A1 (ru) Устройство дл определени середины временных интервалов