KR930004870A - Vsb 인터페이싱 그래픽보드를 탑재한 실시간 처리시스템 - Google Patents

Vsb 인터페이싱 그래픽보드를 탑재한 실시간 처리시스템 Download PDF

Info

Publication number
KR930004870A
KR930004870A KR1019910015145A KR910015145A KR930004870A KR 930004870 A KR930004870 A KR 930004870A KR 1019910015145 A KR1019910015145 A KR 1019910015145A KR 910015145 A KR910015145 A KR 910015145A KR 930004870 A KR930004870 A KR 930004870A
Authority
KR
South Korea
Prior art keywords
vsb
bus
graphic
interface unit
local bus
Prior art date
Application number
KR1019910015145A
Other languages
English (en)
Other versions
KR0165229B1 (ko
Inventor
남상엽
Original Assignee
정용문
삼성전자 주식회사
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 정용문, 삼성전자 주식회사 filed Critical 정용문
Priority to KR1019910015145A priority Critical patent/KR0165229B1/ko
Publication of KR930004870A publication Critical patent/KR930004870A/ko
Application granted granted Critical
Publication of KR0165229B1 publication Critical patent/KR0165229B1/ko

Links

Classifications

    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F13/00Interconnection of, or transfer of information or other signals between, memories, input/output devices or central processing units
    • G06F13/38Information transfer, e.g. on bus

Landscapes

  • Engineering & Computer Science (AREA)
  • Theoretical Computer Science (AREA)
  • Physics & Mathematics (AREA)
  • General Engineering & Computer Science (AREA)
  • General Physics & Mathematics (AREA)
  • Controls And Circuits For Display Device (AREA)
  • Multi Processors (AREA)
  • Digital Computer Display Output (AREA)

Abstract

내용 없음.

Description

VSB 인터페이싱 그래픽보드를 탑재한 실시간 처리시스템
본 내용은 요부공개 건이므로 전문내용을 수록하지 않았음
제2도는 본 발명에 의한 VSB를 이용한 그래픽보드를 탑재한 실시간 처리시스템의 구성도.

Claims (5)

  1. 복수의 CPU보드가 VME버스를 통해 공통접속된 실시간 처리시스템에 있어서, 상기 각 CPU보드는 VME버스 인터페이스부와 VSB 인터페이스부를 구비하고, 상기 VSB 인 터페이스부에 접속되는 VSB를 통해 그래픽보드와 접속되어 상기 VME버스와는 독립적으로 그래픽 디스플레이를 제어하는 것을 특징으로 하는 VSB 인터페이싱 그래픽보드를 탑재한 실시간처리 시스템.
  2. 제1항에 있어서, 상기 그래픽보드는 멀티채널 그래픽디스플레이인 것을 특징으로 하는 VSB 인터페이싱 그래픽보드를 탑재한 실시간처리 시스템.
  3. 제1항에 있어서, 상기 그래픽보드는 VSB 인터럽트 요구에 의해 VSB버스와 내부 로컬버스를 인터페이스하기 위한 VSB 인터페이스부, 상기 내부 로컬버스를 통해 상기 VSB인터페이스부와 연결되고, 상기 VSB버스를 통해 전달된 VSB마스터의 하이레벨명령을 저급원시어로 분해하기 위한 로컬제어부, 상기 로컬제어부와 상기 내부 로컬버스를 통해 연결되고, 상기 내부 로컬버스를 통해 전달된 상기 저급원시어를 해독하여 비디오 메모리를 제어하고 디스플레이 기능을 제어하기 위한 그래픽제어부, 및 상기 그래픽제어부로부터 공급되는 비디오데이타를 비디오신호로 형성하고 적어도 하나이상의 모니터에 교부하기 위한 디스플레이 전송부를 구비한 것을 특징으로 하는 VSB 인터페이싱 그래픽보드를 탑재한 실시간처리시스템.
  4. 제3항에 있어서, 상기 VSB인터페이스부는 상기 VSB인터럽트를 발생하기 위한 VSB인터럽터, 상기 VSB의 제어상태의 정보를 저장하기 위한 VSB 제어상태 레지스터, 상기 VSB와 내부 로컬버스상의 데이타를 저장하기 위한 VSB 듀얼포트메모리, 및 상기 VSB와 내부로컬버스를 직접 연결하기 위한 VSB 버퍼를 구비하는 것을 특징으로 하는 VSB 인터페이싱 그래픽보드를 탑재한 실시간처리시스템.
  5. 제3항에 있어서, 상기 로컬제어부는 상기 내부로컬버스의 데이타 통행을 제어하기 위한 마이크로프로세서, 상기 마이크로프로세서의 동작프로그램을 저장하기 위한 불휘발성 메모리, 상기 마이크로프로세서에서 처리한 데이타를 저장하기 위한 휘발성 메모리, 상기 마이크로프로세서의 제어하에 내부 로컬버스의 제어상태를 나타내기 위한 정보를 저장하기 위한 로컬제어상태 레지스터, 및 상기 내부로컬버스와 상기 그래픽제어부의 그래픽버스상의 그래픽데이타를 저장하기 위한 그래픽 듀얼포트메모리를 구비한 것을 특징으로 하는 VSB 인터페이싱 그래픽보드를 탑재한 실시간처리시스템.
    ※ 참고사항 : 최초출원 내용에 의하여 공개하는 것임.
KR1019910015145A 1991-08-30 1991-08-30 Vsb 인터페이싱 그래픽보드를 탑재한 실시간처리시스템 KR0165229B1 (ko)

Priority Applications (1)

Application Number Priority Date Filing Date Title
KR1019910015145A KR0165229B1 (ko) 1991-08-30 1991-08-30 Vsb 인터페이싱 그래픽보드를 탑재한 실시간처리시스템

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
KR1019910015145A KR0165229B1 (ko) 1991-08-30 1991-08-30 Vsb 인터페이싱 그래픽보드를 탑재한 실시간처리시스템

Publications (2)

Publication Number Publication Date
KR930004870A true KR930004870A (ko) 1993-03-23
KR0165229B1 KR0165229B1 (ko) 1999-01-15

Family

ID=19319375

Family Applications (1)

Application Number Title Priority Date Filing Date
KR1019910015145A KR0165229B1 (ko) 1991-08-30 1991-08-30 Vsb 인터페이싱 그래픽보드를 탑재한 실시간처리시스템

Country Status (1)

Country Link
KR (1) KR0165229B1 (ko)

Also Published As

Publication number Publication date
KR0165229B1 (ko) 1999-01-15

Similar Documents

Publication Publication Date Title
KR850000718A (ko) 멀티 프로세서시스템
KR900013403A (ko) 개선된 입.출력 인터럽트 제어를 가지는 가상 컴퓨터 시스템
EP0374074A3 (en) Computer system having efficient data transfer operations
GB2171230A (en) Using 8-bit and 16-bit modules in a 16-bit microprocessor system
KR910003498A (ko) 마이크로 프로세서
KR860007589A (ko) 데이터 처리장치
KR970002617A (ko) 양방향 동기 다중 드롭 데이터 버스를 갖는 데이터 처리 시스템
JPS6159527A (ja) グラフイツクワ−クステ−シヨン
US5301277A (en) Method and apparatus for communicating peripheral data to/from minor operating systems running as subprocesses on a main operating system
KR930004870A (ko) Vsb 인터페이싱 그래픽보드를 탑재한 실시간 처리시스템
TW369632B (en) Computer system
KR970002412B1 (ko) 디엠에이(dma)가 가능한 통신코프러세서 보드
KR970012172A (ko) 멀티 마이크로 프로세서용 버스제어(bus controller)장치
JPS56111905A (en) Programmable sequence controller
JPS56118165A (en) Processor of video information
JP2711316B2 (ja) ビル管理システム
KR100252084B1 (ko) 멀티 프로세스 시스템에서 데이터 라이트/리드 방법 및 데이터엑세스 장치
KR930001026B1 (ko) 영상 처리 시스템
KR900005001A (ko) 컴퓨터를 이용한 염색제어시스템
KR930018386A (ko) 슬레이브 보드 제어장치
KR970012223A (ko) 비디오 그래픽 콘트롤러
KR930008618A (ko) 톨러런트 시스템의 다중 캐쉬 제어장치
KR960042391A (ko) 고속중형 컴퓨터시스템에 있어서 디엠에이제어기
KR950009426A (ko) 타이콤(ticom)시스템의 입출력 처리기 내에서의 데이타 경로 제어장치
KR890011409A (ko) 화면 디스플레이 제어 장치

Legal Events

Date Code Title Description
A201 Request for examination
E701 Decision to grant or registration of patent right
GRNT Written decision to grant
FPAY Annual fee payment

Payment date: 20080912

Year of fee payment: 11

LAPS Lapse due to unpaid annual fee