KR850000718A - 멀티 프로세서시스템 - Google Patents

멀티 프로세서시스템 Download PDF

Info

Publication number
KR850000718A
KR850000718A KR1019840003581A KR840003581A KR850000718A KR 850000718 A KR850000718 A KR 850000718A KR 1019840003581 A KR1019840003581 A KR 1019840003581A KR 840003581 A KR840003581 A KR 840003581A KR 850000718 A KR850000718 A KR 850000718A
Authority
KR
South Korea
Prior art keywords
control
microprocessor
microprocessors
main board
multiprocessor system
Prior art date
Application number
KR1019840003581A
Other languages
English (en)
Other versions
KR890002330B1 (ko
Inventor
쇼오스께(외 3) 모리
Original Assignee
야마모도 다꾸마
후지쓰 가부시끼가이샤
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 야마모도 다꾸마, 후지쓰 가부시끼가이샤 filed Critical 야마모도 다꾸마
Publication of KR850000718A publication Critical patent/KR850000718A/ko
Application granted granted Critical
Publication of KR890002330B1 publication Critical patent/KR890002330B1/ko

Links

Classifications

    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F9/00Arrangements for program control, e.g. control units
    • G06F9/06Arrangements for program control, e.g. control units using stored programs, i.e. using an internal store of processing equipment to receive or retain programs
    • G06F9/30Arrangements for executing machine instructions, e.g. instruction decode
    • G06F9/38Concurrent instruction execution, e.g. pipeline or look ahead
    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F13/00Interconnection of, or transfer of information or other signals between, memories, input/output devices or central processing units
    • G06F13/38Information transfer, e.g. on bus
    • G06F13/40Bus structure
    • G06F13/4063Device-to-bus coupling
    • G06F13/409Mechanical coupling

Landscapes

  • Engineering & Computer Science (AREA)
  • Theoretical Computer Science (AREA)
  • General Engineering & Computer Science (AREA)
  • Physics & Mathematics (AREA)
  • General Physics & Mathematics (AREA)
  • Computer Hardware Design (AREA)
  • Software Systems (AREA)
  • Multi Processors (AREA)

Abstract

내용 없음.

Description

멀티 프로세서시스템
본 내용은 요부공개 건이므로 전문내용을 수록하지 않았음
제1도는 본 발명의 실시예로서 멀티프로세서 시스템의 구조를 설명하는 블록회로 다이어그램.
제2도는 제1도의 시스템 동작을 설명하는 타임차트
제3도는 제1도 시스템의 실제 회로 기판의 구조를 설명하는 사시도

Claims (8)

  1. 다종(多種)의 마이크로 프로세서, 상기 마이크로 프로세서에 공통으로 제공되는 주변회로, 상기 마이크로 프로세서들 각각으로부터 억세스(access)할 수 있는 제어레지스터 및 상기 마이크로프로세서의 변환동작의 제어를 위한 제어회로로 구성되며, 상기 제어회로는 상기 마이크로프로세서 각각으로부터 각 마이크로 프로세서가 동작상태에 있는지 또는 중지상태에 있는지를 표시하는 상태신호를 받으며 상기 제어레지스터로부터 출력신호를 받아서 상기 제어레지스터의 출력신호가 상기 마이크로프로세서 하나에 의하여 변할때 또다른 마이크로 프로세서가 중지상태에 있는지를 나타내는 상태신호와 상기 제어레지스터의 출력신호가 일치하느냐에 따라서 중지 요청신호를 동작상태에 있는 하나의 마이크로 프로세서에 전송하며, 상기의 하나의 마이크로 프로세서가 동작상태에 들어가 있는지를 나타내는 상태신호와 상기 제어레지스터의 출력신호가 일치하는지에 따라서 중지상태에 있는 또다른 마이크로 프로세서에 인가된 중지요청신호를 해체하는 것을 특징으로 하는 멀티프로세서 시스템.
  2. 제1항에 있어서, 상기 시스템은 상기 주변회로, 상기 제어레지스터 및 상기 제어회로를 부착한 주보드와, 각 상기 마이크로 프로세서중 하나를 부착하고 있으며 상기 주보드에 접속되는 서브 보드(sub-board)로 구성되어 있는 것을 특징으로 하는 멀티프로세서 시스템.
  3. 제2항에 있어서, 상기 주보드는 그위에 부착된 다수의 플러그인 형 코넥터를 포함하고 있으며 상기 다수의 서브보드는 상기 플러그형 코넥터를 사용함에 의해 상기 주보드에 연결되는 것을 특징으로 하는 멀티프로세서 시스템.
  4. 제2항에 있어서, 상기 서브보드들중의 각각과 상기 주보드는 적어도 중지요청신호를 각 서브보드위에 설치된 마이크로 프로세서에 전송하는 제어선 및 상기 마이크로 프로세서의 상태를 나타내는 상태신호룰 전송하는 또다른 제어선을 사용하여 접속되는 것을 특징으로 하는 멀티프로세서 시스템.
  5. 제2항에 있어서, 상기 서브 보드들은 각각 상기 주보드로부터 전송되는 중지 요청신호에 의하여 제어되고 대응하는 마이크로 프로세서에 중지신호를 공급하는 플립 플롭을 수용하는 것을 특징으로 하는 멀티프로세서 시스템.
  6. 제5항에 있어서, 각각의 서브보드는 중지긍정신호(Halt Acknowledge signal)를 상기 플립플롭의 제어하에서 상기 주보드에 전송하는 게이트회로를 수용하는 것을 특징으로 하는 멀티프로세서 시스템.
  7. 제2항에 있어서, 상기 주보드는 상기 서브보드에 부착된 각각의 상기 마이크로 프로세서들과 상기 주보드에 있는 상기 주변회로 및 상기 제어레지스터가 연결되는 어드레스버스, 데이타버스 및 제어버스를 수용하고 있는 것을 특징으로 하는 멀티프로세서 시스템.
  8. 제7항에 있어서, 주보드는 상기 어드레스버스와 상기 제어레지스터 사이에 삽입된 복호기회로, 수용하고 있는 멀티프로세서 시스템.
    ※ 참고사항:최초출원 내용에 의하여 공개하는 것임.
KR1019840003581A 1983-06-29 1984-06-25 멀티프로세서 시스템 KR890002330B1 (ko)

Applications Claiming Priority (3)

Application Number Priority Date Filing Date Title
JP115885 1983-06-29
JP???58-115885 1983-06-29
JP58115885A JPS608972A (ja) 1983-06-29 1983-06-29 マルチプロセツサシステム

Publications (2)

Publication Number Publication Date
KR850000718A true KR850000718A (ko) 1985-02-28
KR890002330B1 KR890002330B1 (ko) 1989-06-30

Family

ID=14673589

Family Applications (1)

Application Number Title Priority Date Filing Date
KR1019840003581A KR890002330B1 (ko) 1983-06-29 1984-06-25 멀티프로세서 시스템

Country Status (5)

Country Link
US (1) US4716526A (ko)
EP (1) EP0130733B1 (ko)
JP (1) JPS608972A (ko)
KR (1) KR890002330B1 (ko)
DE (1) DE3483029D1 (ko)

Families Citing this family (31)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPS62168258A (ja) * 1986-01-20 1987-07-24 Victor Co Of Japan Ltd Cpu切換回路
US4920481A (en) * 1986-04-28 1990-04-24 Xerox Corporation Emulation with display update trapping
US5088033A (en) * 1986-04-28 1992-02-11 Xerox Corporation Data processing system emulation in a window with a coprocessor and I/O emulation
US5297272A (en) * 1989-08-02 1994-03-22 Advanced Logic Research, Inc. Apparatus for automatically disabling and isolating a computer's original processor upon installation of a processor upgrade card
US5201055A (en) * 1989-11-03 1993-04-06 Compaq Computer Corporation Multiprocessing system includes interprocessor encoding and decoding logic used for communication between two cards through reduced addressing lines
JP3118266B2 (ja) * 1990-03-06 2000-12-18 ゼロックス コーポレイション 同期セグメントバスとバス通信方法
US5280283A (en) * 1990-11-09 1994-01-18 Ast Research, Inc. Memory mapped keyboard controller
US5261114A (en) * 1990-11-09 1993-11-09 Ast Research, Inc. Method and apparatus for providing down-loaded instructions for execution by a peripheral controller
AU1971992A (en) * 1991-04-18 1992-11-17 Intel Corporation Method and apparatus for upgrading a computer processing system
EP0510241A3 (en) * 1991-04-22 1993-01-13 Acer Incorporated Upgradeable/downgradeable computer
US5551012A (en) * 1991-04-22 1996-08-27 Acer Incorporated Single socket upgradeable computer motherboard with automatic detection and socket reconfiguration for inserted CPU chip
US5761479A (en) * 1991-04-22 1998-06-02 Acer Incorporated Upgradeable/downgradeable central processing unit chip computer systems
EP0529142A1 (en) * 1991-08-30 1993-03-03 Acer Incorporated Upgradeable/downgradeable computers
US5473766A (en) * 1991-09-11 1995-12-05 Compaq Computer Corp. Signal routing circuit for interchangeable microprocessor socket
WO1993007567A1 (de) * 1991-10-11 1993-04-15 Martin Giger Multi-businesscomputer mit multiprozessor-architektur
WO1994019749A1 (en) * 1993-02-26 1994-09-01 Chou Benjamin E Computer system for sharing common system resources with two or more independently operating microcomputers
US5490279A (en) * 1993-05-21 1996-02-06 Intel Corporation Method and apparatus for operating a single CPU computer system as a multiprocessor system
US6401158B1 (en) * 1993-07-16 2002-06-04 Compaq Computer Corporation Apparatus for providing a CPU cluster via a disk I/O bus using a CPU brick which fits into a disk cavity
US5586270A (en) * 1993-09-30 1996-12-17 Intel Corporation Method and apparatus for upgrading a central processing unit and existing memory structure in a computer system
US5495588A (en) * 1993-11-18 1996-02-27 Allen-Bradley Company, Inc. Programmable controller having joined relay language processor and general purpose processor
US5884091A (en) * 1993-12-08 1999-03-16 Intel Corporation Computer system having a central processing unit responsive to the identity of an upgrade processor
US5384692A (en) * 1993-12-16 1995-01-24 Intel Corporation Socket with in-socket embedded integrated circuit
KR0119795B1 (ko) * 1994-04-20 1997-10-27 김광호 업그레이드가 용이한 컴퓨터
EP0803130B1 (en) * 1994-06-29 2007-02-28 Intel Corporation Processor that indicates system bus ownership in an upgradable multiprocessor computer system
US5748912A (en) * 1995-06-13 1998-05-05 Advanced Micro Devices, Inc. User-removable central processing unit card for an electrical device
US6513057B1 (en) 1996-10-28 2003-01-28 Unisys Corporation Heterogeneous symmetric multi-processing system
US5987553A (en) * 1997-09-22 1999-11-16 Dell Computer Corporation Adaptor board interconnection for a processor board and motherboard
US6851002B1 (en) * 1998-04-01 2005-02-01 Omron Corporation Processing device with parallel mounting regions for component exchange
US20020087828A1 (en) * 2000-12-28 2002-07-04 International Business Machines Corporation Symmetric multiprocessing (SMP) system with fully-interconnected heterogenous microprocessors
US20040123070A1 (en) * 2002-12-23 2004-06-24 Shidla Dale J. Automatic detection of different microprocessor architectures
JP2005235043A (ja) * 2004-02-23 2005-09-02 Fujitsu Ltd 情報処理装置及び方法

Family Cites Families (6)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US4390943A (en) * 1979-12-26 1983-06-28 Honeywell Information Systems Inc. Interface apparatus for data transfer through an input/output multiplexer from plural CPU subsystems to peripheral subsystems
US4420806A (en) * 1981-01-15 1983-12-13 Harris Corporation Interrupt coupling and monitoring system
US4547849A (en) * 1981-12-09 1985-10-15 Glenn Louie Interface between a microprocessor and a coprocessor
JPS58205272A (ja) * 1982-05-25 1983-11-30 Kokusai Electric Co Ltd 機能の異る2台のコンピユ−タの交互運転装置
US4590556A (en) * 1983-01-17 1986-05-20 Tandy Corporation Co-processor combination
US4591975A (en) * 1983-07-18 1986-05-27 Data General Corporation Data processing system having dual processors

Also Published As

Publication number Publication date
JPS608972A (ja) 1985-01-17
KR890002330B1 (ko) 1989-06-30
US4716526A (en) 1987-12-29
EP0130733B1 (en) 1990-08-22
JPS648387B2 (ko) 1989-02-14
EP0130733A2 (en) 1985-01-09
DE3483029D1 (de) 1990-09-27
EP0130733A3 (en) 1987-07-22

Similar Documents

Publication Publication Date Title
KR850000718A (ko) 멀티 프로세서시스템
US5428799A (en) Redirection of interrupts to microprocessors
EP0135127A2 (en) Personal computer interface
EP0496506A3 (en) A processing unit for a computer and a computer system incorporating such a processing unit
ATE156280T1 (de) System für verteilte mehrfachrechnerkommunikation
KR950033892A (ko) 데이타 처리 시스템
US6066900A (en) Computer system with multiple switchable power zones
KR930002958A (ko) 프로세서간 통신을 위한 메모리 공유 장치
KR870011540A (ko) 멀티 프로세서 시스템의 시스템 관리장치
JPS6242306B2 (ko)
KR940000976A (ko) 다중 프로세서 시스템의 부팅방법 및 장치
KR200167745Y1 (ko) Vme 버스를 통한 프로세서간 통신 시스템
KR840000385B1 (ko) 버스 접촉 시스템
US4969161A (en) Apparatus for inputting and outputting data
KR930008653A (ko) 다중 프로세서 시스템의 버스 중재 장치
KR970012172A (ko) 멀티 마이크로 프로세서용 버스제어(bus controller)장치
KR930008618A (ko) 톨러런트 시스템의 다중 캐쉬 제어장치
KR950009426A (ko) 타이콤(ticom)시스템의 입출력 처리기 내에서의 데이타 경로 제어장치
KR950015097A (ko) 공유메모리를 이용한 이중 프로세서시스템
KR960029993A (ko) 컴퓨터 분야의 인터럽트 제어 장치
KR970071310A (ko) 로칼 버스 제어 장치
Mery Micro-Processor to CRT interface
KR950022423A (ko) 다중 프로세서 시스템의 데이타 전송방법
KR890017607A (ko) 메모리 억세스 순위제어수단을 갖는 데이타 처리 시스템
KR960018929A (ko) 백플레인버스를 시분할방식으로 사용하기 위한 버스용 모듈

Legal Events

Date Code Title Description
A201 Request for examination
E902 Notification of reason for refusal
G160 Decision to publish patent application
E701 Decision to grant or registration of patent right
GRNT Written decision to grant
FPAY Annual fee payment

Payment date: 20000624

Year of fee payment: 12

LAPS Lapse due to unpaid annual fee