KR930004653Y1 - Op 앰프의 출력 제어회로 - Google Patents

Op 앰프의 출력 제어회로 Download PDF

Info

Publication number
KR930004653Y1
KR930004653Y1 KR2019880004616U KR880004616U KR930004653Y1 KR 930004653 Y1 KR930004653 Y1 KR 930004653Y1 KR 2019880004616 U KR2019880004616 U KR 2019880004616U KR 880004616 U KR880004616 U KR 880004616U KR 930004653 Y1 KR930004653 Y1 KR 930004653Y1
Authority
KR
South Korea
Prior art keywords
amplifier
control circuit
output
transistor
flip
Prior art date
Application number
KR2019880004616U
Other languages
English (en)
Other versions
KR890020138U (ko
Inventor
최경환
Original Assignee
주식회사 금성사
최근선
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 주식회사 금성사, 최근선 filed Critical 주식회사 금성사
Priority to KR2019880004616U priority Critical patent/KR930004653Y1/ko
Publication of KR890020138U publication Critical patent/KR890020138U/ko
Application granted granted Critical
Publication of KR930004653Y1 publication Critical patent/KR930004653Y1/ko

Links

Classifications

    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03GCONTROL OF AMPLIFICATION
    • H03G3/00Gain control in amplifiers or frequency changers
    • H03G3/20Automatic control
    • H03G3/30Automatic control in amplifiers having semiconductor devices
    • H03G3/3005Automatic control in amplifiers having semiconductor devices in amplifiers suitable for low-frequencies, e.g. audio amplifiers
    • H03G3/301Automatic control in amplifiers having semiconductor devices in amplifiers suitable for low-frequencies, e.g. audio amplifiers the gain being continuously variable
    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03GCONTROL OF AMPLIFICATION
    • H03G7/00Volume compression or expansion in amplifiers
    • H03G7/002Volume compression or expansion in amplifiers in untuned or low-frequency amplifiers, e.g. audio amplifiers
    • H03G7/004Volume compression or expansion in amplifiers in untuned or low-frequency amplifiers, e.g. audio amplifiers using continuously variable impedance devices
    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03GCONTROL OF AMPLIFICATION
    • H03G7/00Volume compression or expansion in amplifiers
    • H03G7/002Volume compression or expansion in amplifiers in untuned or low-frequency amplifiers, e.g. audio amplifiers
    • H03G7/005Volume compression or expansion in amplifiers in untuned or low-frequency amplifiers, e.g. audio amplifiers using discontinuously variable devices, e.g. switch-operated

Landscapes

  • Engineering & Computer Science (AREA)
  • Multimedia (AREA)
  • Amplifiers (AREA)

Abstract

내용 없음.

Description

OP 앰프의 출력 제어회로
제1도는 본 고안의 회로도이다.
* 도면의 주요부분에 대한 부호의 설명
10 : NOT게이트 20 : 플립플롭회로
30 : OP 앰프 Q1,Q2: 트랜지스터
C1,C4: 콘덴서 R1,R10: 저항
본 고안은 OP앰프의 출력 제어회로에 관한 것이며, 특히 사용자가 앰프를 사용하여 임의의 출력으로 듣고 있다가 잠시 조용한 일을 하고자 하여 현재 듣고 있던 앰프의 출력을 20dB로 하위시켜 사용자가 소정의 일을 하기에 적당하도록한 OP앰프의 출력 제어회로에 관한 것이다.
종래에는 사용자가 임의의 출력으로 음악 등을 듣고 있다가 잠시 조용한 일을 하고자 하는 경우에 오디오기기의 볼륨을 줄여서 음량을 최소화 시킨 뒤 한참후에 다시 볼륨을 재설정시켜야 하는 불편한 점이 많이 발생했었다.
본 고안은 이와 같은 종래의 문제점을 감안하여, 사용자가 앰프를 사용하여 임의의 출력으로 듣고 있다가 잠시 조용한 일을 하고자 하는 경우에 OP앰프의 이득을 결정하여 앰프의 출력을 20dB로 하위(Mute)시킴으로서 소정의 일을 하기에 적당하도록 한 OP앰프의 출력 제어회로를 제공함에 그 목적이 있다.
상기 목적을 달성하기 위한 본원의 구성은 전원(VCC)을 입력으로 하는 입력수단과, 상기 입력수단으로 부터 입력되는 신호를 클럭신호에 상응하여 세팅하는 플립플롭(20)과, 상기 플립플롭(20)과, 상기 플립플롭의 출력신호를 스위칭하는 수단과, 상기 플립플롭의 클럭신호를 제어하는 제어수단으로 이루어지고, 상기 제어수단으로 부터의 출력신호가 OP앰프(30)의 반전 입력단자에 입력되도록 구성한 것을 그 기술수단으로 한다.
한편 상기입력수단은 NOT게이트(10)와 복수개의 전자소자를 구비한다.
또한 상기 플립플롭의 출력신호를 스위칭하는 수단은 베이스가 접지된 트랜지스터(Q2)의 콜렉터단에 트랜지스터(Q1)의 베이스가 연결되도록 구성하며, 상기 트랜지스터(Q1)와 트랜지스터(Q2)는 각각 NPN과 PNP 트랜지스터이다.
또한 상기 플립플롭의 클럭신호를 제어하는 수단은 전원(VCC′)을 입력으로 하는 스위치(SW1)와 복수개의 전자소자로 구성된다.
부가하여 본 고안에 따른 OP앰프의 출력제어회로는 상기 OP앰프의 출력신호의 일부가 병렬 접속된 콘덴서(C3)와 저항(R1)을 통해 상기 OP앰프의 반전입력 단자에 궤환되도록 구성된다.
이하 첨부도면을 참조하여 본 고안의 실시예를 설명한다.
전원단자(VCC)를 통해 초기에 전압을 인가한 상태에서 저항(R5)과 NOT게이트(10)를 통해 콘덴서(C2)의 양단전압이 1/2VCC 이하일 동안 NOT 게이트(10)을 통해 “하이(H)”펄스의 출력이 플립플롭(20)의 단자(Q)에 인가된다.
따라서 상기 플립플롭(20)의 출력단자(Q)는 하이 레벨의 신호를 출력하므로 트랜지스터(Q2)가 도통상태가 되어 그 출력이 콜렉터에 연결된 저항(R4)을 통하여 트랜지스터(Q1)를 도통시키므로 그 콜렉터에 연결된 저항(R3)이 쇼트상태로 된다. 이때 OP앰프(30)의 이득에 의하여 결정하므로 저항(R3)을 거의 0정도로 만들거나 임의의 저항값(여시서는 R3)을 주거나 하여 상기 OP앰프(30)의 이득을 결정함으로써 상기 OP앰프(30)의 출력을 하위시킨다. 그러므로 평상시에는 상기 OP앰프(30)의 이득이에 의해서 결정되나, 상기 OP앰프(30)의 출력을 20dB로 하위시키기 위하여 스위치(SW1)를 “온”상태로 하면, 상기 설명한 바와 같이 트랜지스터(Q1)가 도통되어 상기 OP앰프(30)의 이득에 의해서 결정되게 된다.
OP앰프(30)의 이득으로 결정된 출력을 사용자로 하여금 오디오를 듣는 도중에 사용자가 다른 임의의 일을 하고자 할 때에 OP앰프(30)의 출력을 20dB로 하위시키고자 할 경우를 보다 상세히 설명하면 다음과 같다.
상기 설명한 바와 같이 전원단자(VCC)를 통해 초기에 전압을 인가한 상태에서, 스위치(SW1)를 “온”상태로 하여 전원단자(VCC′)에 연결된 저항(R9)(R10)과 콘덴서(C4)를 통하여 플립플롭회로(20)의 단자(CK)에 펄스를 가해준다. 여기서 저항(R9)과 콘덴서(C4)는 스위치(SW1)를 “온”상태로 했을때의 체터링(Chattering)방지용으로 접속한 것이다. 따라서 플립플롭회로(20)의 단자(CK)에 펄스를 가하면 그 플립플롭회로(20)의 특성에 의하여 그 단자(Q)가 “로우(L)”상태가 되면서 그 단자(Q)에 연결된 트랜지스터(Q2)의 에미터를 통해 그 콜렉커도 “로우(L)”상태로 저항(R4)을 통해 트랜지스터(Q1)가 차단상태가 되며, 그 콜렉터에는 OP앰프의 이득을 결정하는 저항중에 하나인 저항(R3)을 연결시켜 OP앰프의 이득을 저항(R1), (R2), (R3)에 의해서 결정되게 하는 것이다. 다음에 사용자가 소정의 일을 마치고 처음 듣고 있던 출력으로 듣고 싶을때에는 스위치(SW1)를 다시한번 더 눌려서 “온”상태로 하면 플립플롭회로(20)의 특성에 의해 그 단자(Q)가 “하이(H)”로 출력된다.
즉, 상기 플립플롭회로(20)의 단자(Q)가 “하이(H)”상태가 되므로 트랜지스터(Q2)의 콜렉터에도 “하이(H)”상태의 신호가 되고 상기 신호는 저항(R4)을 통하여 트랜지스터(Q1)의 베이스에 가해지므로 상기 트랜지스터(Q1)는 도통상태가 되어 이득으로 OP 앰프의 출력이 원상 복귀된다.
이상에서와 같이 본 고안은 사용자가 OP 앰프를 사용하여 임의의 출력으로 오디오의 음을 듣고 있다가 잠시 조용한 일을 하고자 하는 경우에 현재 듣고 있던 앰프의 출력을 20dB로 하위시킬 수 있으며, 다시 소정의 일을 마치고 처음 듣고 있던 출력으로도 원상복귀 되도록 할 수 있는 효과를 가진다.

Claims (6)

  1. OP앰프의 출력제어 회로에 있어서, 전원(VCC)을 입력으로 하는 입력수단과, 상기 입력수단으로 부터 입력되는 신호를 클럭신호에 상응하여 세팅하는 플립플롭(20)과, 상기 플립플롭의 출력신호를 스위칭하는 수단과, 상기 플립플롭의 클럭신호를 제어하는 제어수단으로 이루어지고, 상기 제어수단으로 부터의 출력신호가 OP앰프(30)의 반전 입력단자에 입력되도록 구성한 것을 특징으로 하는 OP앰프의 출력제어회로.
  2. 제1항에 있어서, 상기 입력수단이 NOT 게이트(10)를 포함하는 것을 특징으로 하는 OP앰프의 출력제어회로.
  3. 제1항에 있어서, 상기 플립플롭의 출력신호를 스위칭하는 수단이 베이스가 접지된 트랜지스터(Q2)의 콜렉터단에 트랜지스터(Q1)의 베이스가 연결되도록 구성한 것을 특징으로 하는 OP앰프의 출력제어회로.
  4. 제3항에 있어서, 상기 트랜지스터(Q1)는 NPN트랜지스터이고, 상기 트랜지스터(Q2)는 PNP트랜지스터인 것을 특징으로 하는 OP앰프의 출력제어회로.
  5. 제1항에 있어서, 상기 플립플롭의 클럭신호를 제어하는 수단이 전원(Vcc′)을 입력으로 하는 스위치(SW1)와 복수개의 전자소자로 구성된 것을 특징으로 하는 OP앰프의 출력제어회로.
  6. 제1항에 있어서, 상기 OP앰프의 출력신호의 일부가 병렬 접속된 콘덴서(C3)와 저항(R1)을 통해 상기 OP앰프의 반전입력단자에 궤환되도록 구성된 OP앰프의 출력제어회로.
KR2019880004616U 1988-03-31 1988-03-31 Op 앰프의 출력 제어회로 KR930004653Y1 (ko)

Priority Applications (1)

Application Number Priority Date Filing Date Title
KR2019880004616U KR930004653Y1 (ko) 1988-03-31 1988-03-31 Op 앰프의 출력 제어회로

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
KR2019880004616U KR930004653Y1 (ko) 1988-03-31 1988-03-31 Op 앰프의 출력 제어회로

Publications (2)

Publication Number Publication Date
KR890020138U KR890020138U (ko) 1989-10-05
KR930004653Y1 true KR930004653Y1 (ko) 1993-07-22

Family

ID=19273794

Family Applications (1)

Application Number Title Priority Date Filing Date
KR2019880004616U KR930004653Y1 (ko) 1988-03-31 1988-03-31 Op 앰프의 출력 제어회로

Country Status (1)

Country Link
KR (1) KR930004653Y1 (ko)

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR20020033454A (ko) * 2002-04-17 2002-05-06 백태선 동화상 전자식 디스플레이장치를 내장시킨 칠판

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR20020033454A (ko) * 2002-04-17 2002-05-06 백태선 동화상 전자식 디스플레이장치를 내장시킨 칠판

Also Published As

Publication number Publication date
KR890020138U (ko) 1989-10-05

Similar Documents

Publication Publication Date Title
EP0095774B1 (en) A switching circuit operable as an amplifier and a muting circuit
KR880008511A (ko) 액티브 필터
KR930004653Y1 (ko) Op 앰프의 출력 제어회로
US6954537B2 (en) Power-off noise suppression circuit and associated methods for an audio amplifier device
JPH08213849A (ja) 音声ミュート回路
US5757940A (en) Electric volume controller
KR970055268A (ko) 오디오신호 증폭회로
EP0025950A1 (en) Amplifier device
JPS6122345Y2 (ko)
KR100234948B1 (ko) 디지탈 위성수신기에서의 오디오 뮤트회로
JPH0644174Y2 (ja) オーディオ回路
KR940004183Y1 (ko) 토글식 강/약 스피커음 발생 회로
KR920002973Y1 (ko) 볼륨제어회로
JPH042502Y2 (ko)
KR860002760Y1 (ko) 대출력 앰프에서의 음성 뮤팅회로
KR880003264Y1 (ko) 급속(Quick)뮤트 회로
KR850003360Y1 (ko) 음성신호 뮤팅 회로
JPS5931045Y2 (ja) 帰還増幅回路
JPS6019413Y2 (ja) ボタン電話アンプ起動回路
KR940002016Y1 (ko) Vcr용 신호자동절환회로
KR840001563Y1 (ko) 일시정지 스위치를 이용한 녹음 뮤팅회로
KR900005302B1 (ko) 동작점 바이어스 유지회로
KR950013614B1 (ko) 오디오용 출력회로
JPS61146007A (ja) 電子ボリウム装置
JPS6240807A (ja) ミユ−テイング回路

Legal Events

Date Code Title Description
A201 Request for examination
E701 Decision to grant or registration of patent right
REGI Registration of establishment
FPAY Annual fee payment

Payment date: 19951226

Year of fee payment: 4

LAPS Lapse due to unpaid annual fee