KR930003902Y1 - 펄스 발생회로 - Google Patents

펄스 발생회로 Download PDF

Info

Publication number
KR930003902Y1
KR930003902Y1 KR2019910000181U KR910000181U KR930003902Y1 KR 930003902 Y1 KR930003902 Y1 KR 930003902Y1 KR 2019910000181 U KR2019910000181 U KR 2019910000181U KR 910000181 U KR910000181 U KR 910000181U KR 930003902 Y1 KR930003902 Y1 KR 930003902Y1
Authority
KR
South Korea
Prior art keywords
output
pulse
signal
frequency
input
Prior art date
Application number
KR2019910000181U
Other languages
English (en)
Other versions
KR920015845U (ko
Inventor
박웅기
Original Assignee
금성일렉트론 주식회사
문정환
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 금성일렉트론 주식회사, 문정환 filed Critical 금성일렉트론 주식회사
Priority to KR2019910000181U priority Critical patent/KR930003902Y1/ko
Publication of KR920015845U publication Critical patent/KR920015845U/ko
Application granted granted Critical
Publication of KR930003902Y1 publication Critical patent/KR930003902Y1/ko

Links

Classifications

    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03KPULSE TECHNIQUE
    • H03K3/00Circuits for generating electric pulses; Monostable, bistable or multistable circuits
    • H03K3/02Generators characterised by the type of circuit or by the means used for producing pulses
    • H03K3/023Generators characterised by the type of circuit or by the means used for producing pulses by the use of differential amplifiers or comparators, with internal or external positive feedback

Landscapes

  • Manipulation Of Pulses (AREA)

Abstract

내용 없음.

Description

펄스 발생회로
제1도는 본 고안에 따른 펄스 발생 회로도.
제2도는 본 고안에 따른 각부 파형도.
* 도면의 주요부분에 대한 부호의 설명
1 : 발진기 2,3,4,5 : 주기
5 : 출력선택기 8,9 : 비교기
10 : RS플립플롭 11,12 : 버퍼
13 : 미분기 R1∼R3 : 저항
본 고안은 펄스 발생회로에 관한 것으로, 특히 펄스의 변화를 디지털 로 변환시켜 조절하기에 적당하도록 펄스발생회로에 관한 것이다.
종래의 펄스 발생회로는 펄스의 변화를 아날로그 값으로 조절했기 때문에 펄스의 안정도가 저하될 뿐만 아니라 펄스의 주파수나 펄스폭 조절이 어려운 문제점이 있었다.
따라서 본 고안은 상기한 문제점을 개선시킨 것으로, 제1도에 따라 기술 구성을 설명하면 다음과 같다.
발진기(1)의 출력단은 1/10분주기(2∼4)를 각각 통해 출력선택기(5)의 입력단(X1∼X4)에 연결하고, 이의 출력단(Yo)은 선택기의 출력을 분주하는 1/10분주기(6,7)에 연결하며 이의 출력들은 펄스 주파수 설정용 비교기(8)와 펄스폭 설절용 비교기(9)에 연결한다.
한편, 세트단으로 비교기(8)의 출력이 연결되고 리셋단으로 비교기(9)의 출력이 연결되는 RS 플립플롭(10)의 출력단(Q,)은 버퍼(11, 12)를 통해 출력단(Q1, Q2)에 연결되고, RS플립플롭(10)의 정출력단(Q)에는 미분기(13) 및 1/10분주기(6, 7)의 리셋단을 연결한다.
이와 같이 기술구성된 회로의 동작상태 및 작용효과를 제1도와 제2도에 따라 상세히 설명하면 다음과 같다.
기준 주파수 발진용 발진기(1)의 출력이 1/10분주기(2∼4) 3개를 통과하면서 발생된 각각의 1/10분주기 출력은 출력선택용 선택기(5)의 입력단(X1∼X4)으로 인가되고, 선택기(5)의 입력을 선택하는 신호(A, B)의 이진수 입력에 의하여 선택기(5)의 입력단(X1∼X4)중 하나가 제2a도와 같이 출력단(Yo)으로 나타나 1/10분주기(6)의 클럭단(CP)로 입력되며, 이의 최상위 출력이 1/10분주기(7)의 클럭단(CP)에 입력된다.
이때 1/10분주기(6, 7)의 각 출력은 비교기(8, 9)에 동시 입력되고 다른 신호 입력(A1∼A8), (C1∼C8)의 BCD 입력과 비교된다.
만일 1/10분주기(6, 7)의 출력이 신호입력(A1∼A8)의 BCD 입력과 같을 경우 펄스 주파수 설정용 비교기(8)의 출력은 제2b도와 같아지고 RS플립플롭(10)의 정출력(Q)은 제2d도와 같아진다.
또한 1/10분주기(6, 7)의 출력이 신호입력(C1∼C8)의 BCD 입력과 같을 경우 펄스폭 설정용 비교기(9)의 출력은 제2c도와 같고, RS플립플롭(10)의 출력(Q)이 제2도의 D와 같아진다.
따라서 RS플립플롭(10)의 정출력(Q)이 “0”에서 “1”로 상승할 경우 제2e도와 같은 파형이 1/10분주기(6,7)의 리셋단으로 가해져 RS플립플롭(10)의 정출력(Q)은 제2d도와 같은 파형으로 나오게 된다.
이와 같이 본 고안은 펄스의 변화를 디지털로 변화시켜서 펄스의 조정을 디지털로 하기때문에 펄스의 안정도를 향상시킴은 물론 펄스의 주파수나 펄스폭 조절을 용이하게 하는데 효과가 있다.

Claims (1)

  1. 기준 주파수를 발진하는 발진기(1)와, 이를 분주시키는 1/10분주기(2∼4)와, 분주신호를 받고 입력을 선택하는 신호(A,B)받아 신호를 출력(Yo)하는 출력선택기(5), 상기 신호로 클럭파 1/10분주기 (6,7)와, 분주 신호와 BCD값(A1∼A8, C1∼C8)을 비교하는 펄스폭 설정용 비교기(9)와 비교된 신호에 따라 셋트와 리셋되는 RS플립플롭(10)과, 상기 신호를 미분하는 미분기(13)를 포함하여 구성된 것을 특징으로 하는 펄스 발생회로.
KR2019910000181U 1991-01-09 1991-01-09 펄스 발생회로 KR930003902Y1 (ko)

Priority Applications (1)

Application Number Priority Date Filing Date Title
KR2019910000181U KR930003902Y1 (ko) 1991-01-09 1991-01-09 펄스 발생회로

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
KR2019910000181U KR930003902Y1 (ko) 1991-01-09 1991-01-09 펄스 발생회로

Publications (2)

Publication Number Publication Date
KR920015845U KR920015845U (ko) 1992-08-17
KR930003902Y1 true KR930003902Y1 (ko) 1993-06-25

Family

ID=19309553

Family Applications (1)

Application Number Title Priority Date Filing Date
KR2019910000181U KR930003902Y1 (ko) 1991-01-09 1991-01-09 펄스 발생회로

Country Status (1)

Country Link
KR (1) KR930003902Y1 (ko)

Cited By (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR100418902B1 (ko) * 2001-09-06 2004-02-14 엘지전자 주식회사 전원제어장치
KR100545809B1 (ko) * 1998-12-15 2006-03-23 엘지전자 주식회사 가변 스위칭방식의 전원공급장치

Cited By (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR100545809B1 (ko) * 1998-12-15 2006-03-23 엘지전자 주식회사 가변 스위칭방식의 전원공급장치
KR100418902B1 (ko) * 2001-09-06 2004-02-14 엘지전자 주식회사 전원제어장치

Also Published As

Publication number Publication date
KR920015845U (ko) 1992-08-17

Similar Documents

Publication Publication Date Title
US4564953A (en) Programmable timing system
HU178531B (en) Method and apparatus for controlling phase situation of controlled signal in relation to reference signal in telecommunication system
EP0183875A2 (en) Clocked logic device
US5122761A (en) Digital pll including controllable delay circuit
EP0406786A1 (en) Device for transforming a type "D" flip-flop into a flip-flop called type "B" able to sample data both on leading and trailing edges of the clock signal
EP0419161A2 (en) Clock jitter suppressing circuit
US5095232A (en) Timing signal delay circuit with high resolution or accuracy
KR930003902Y1 (ko) 펄스 발생회로
WO1993013601A1 (en) High resolution digitally controlled oscillator
US4521898A (en) Ripple counter circuit having reduced propagation delay
US6329861B1 (en) Clock generator circuit
US4717843A (en) Phase changing circuit
US6061804A (en) Pulse generating circuit for providing a low-noise microprocessor clock signal
US4224574A (en) Digital frequency quadrupler
JPH1198007A (ja) 分周回路
KR100265787B1 (ko) 클럭분주회로
KR100205922B1 (ko) 단안정 멀티바이브레이터
KR0183747B1 (ko) 클럭 펄스의 주파수 변환방법 및 회로
KR940000224B1 (ko) 안정된 파워 온 리세트 회로
KR920003802Y1 (ko) 주파수 더블러 회로
JP2586712B2 (ja) 非同期信号選択回路
KR890000088B1 (ko) 펄스 정밀 지연회로
KR930004310Y1 (ko) 기수 주파수 분주회로
JPS63229917A (ja) 奇数分の1分周器
SU1714785A2 (ru) Формирователь случайных сигналов

Legal Events

Date Code Title Description
A201 Request for examination
E701 Decision to grant or registration of patent right
REGI Registration of establishment
FPAY Annual fee payment

Payment date: 20050524

Year of fee payment: 13

EXPY Expiration of term