KR930000903B1 - Ⅲ-v족 화합물 반도체의 단결정 제조시 저온부의 온도 제어방법 - Google Patents

Ⅲ-v족 화합물 반도체의 단결정 제조시 저온부의 온도 제어방법 Download PDF

Info

Publication number
KR930000903B1
KR930000903B1 KR1019890020695A KR890020695A KR930000903B1 KR 930000903 B1 KR930000903 B1 KR 930000903B1 KR 1019890020695 A KR1019890020695 A KR 1019890020695A KR 890020695 A KR890020695 A KR 890020695A KR 930000903 B1 KR930000903 B1 KR 930000903B1
Authority
KR
South Korea
Prior art keywords
temperature
low temperature
temperature part
gaas
compound semiconductor
Prior art date
Application number
KR1019890020695A
Other languages
English (en)
Other versions
KR910013453A (ko
Inventor
정낙진
최민호
Original Assignee
금성전선 주식회사
홍종선
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 금성전선 주식회사, 홍종선 filed Critical 금성전선 주식회사
Priority to KR1019890020695A priority Critical patent/KR930000903B1/ko
Publication of KR910013453A publication Critical patent/KR910013453A/ko
Application granted granted Critical
Publication of KR930000903B1 publication Critical patent/KR930000903B1/ko

Links

Images

Classifications

    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/02Manufacture or treatment of semiconductor devices or of parts thereof
    • H01L21/04Manufacture or treatment of semiconductor devices or of parts thereof the devices having potential barriers, e.g. a PN junction, depletion layer or carrier concentration layer
    • H01L21/18Manufacture or treatment of semiconductor devices or of parts thereof the devices having potential barriers, e.g. a PN junction, depletion layer or carrier concentration layer the devices having semiconductor bodies comprising elements of Group IV of the Periodic Table or AIIIBV compounds with or without impurities, e.g. doping materials
    • H01L21/20Deposition of semiconductor materials on a substrate, e.g. epitaxial growth solid phase epitaxy

Landscapes

  • Engineering & Computer Science (AREA)
  • Physics & Mathematics (AREA)
  • Condensed Matter Physics & Semiconductors (AREA)
  • General Physics & Mathematics (AREA)
  • Manufacturing & Machinery (AREA)
  • Computer Hardware Design (AREA)
  • Microelectronics & Electronic Packaging (AREA)
  • Power Engineering (AREA)
  • Crystals, And After-Treatments Of Crystals (AREA)

Abstract

내용 없음.

Description

Ⅲ-Ⅴ족 화합물 반도체의 단결정 제조시 저온부의 온도 제어방법
제1도는 종래의 수평 브릿지만법의 전기로(furnace)구조 개략도 및 온도 분포의 변화 그래프.
제2도는 본 발명에 따른 수평 브릿지만법의 전기로 구조 개략도 및 온도 분포의 변화 그래프.
제3도는 제1도의(11) 및 제2도의 (23)에서의 전기로의 이동에 따른 온도변화를 도시한 그래프.
제4도는 본 발명에 따른 이상적인 온도 프로필(수평 브릿지만법) 및 보우트와 평탄한 구간의 길이를 나타내는 그래프.
* 도면의 주요부분에 대한 부호의 설명
1,13 : 초기의 온도분포 2,14 : 도가니 이동후의 온도분포
3,15 : 저온부 4,16 : 고온부
5,17 : 석영관 6,18 : GaAs 보우트(boat)
7,19 : 전기로의 이동방향 8,9,20,21 : 온도제어용 열전대
10,22 : 온도 감지용 열전대 11,23 : 석영관의 최저온부
12,24 : GaAs의 융점 25 : (11)의 온도변화
26 : (23)의 온도변화 27 : 전기로
본 발명은 Ⅲ-Ⅴ족 반도체 화합물의 단결정 제조방법에 있어서, 수평 브릿지만 (Horizontal Bridgman)법 또는 경사응고(Gradient Freeze)법으로 GaAs 단결정을 성장시킬때, 전기로(furnace)의 석영관(quartzampoule)내부의 증기압을 일정하게 유지시킬 수 있도록 석영관 최저온부(즉, As 분포)의 온도를 요구온도로 제어하는 방법에 관한 것이다.
한편 수평 브릿지만법은 GaAs보우트가 들어 있는 석영관은 라이너 등을 이용하여 고정시키고, 전기로의 일정한 온도 프로필(profile)을 유지한 채 결정성장 방향으로 이동시키는 방법이며, 경사응고법은 석영관과 전기로를 둘다 정지한 상태에서 전기로의 온도 프로필을 결정성장 방향으로 이동하도록 온도를 제어함으로써 GaAs 보우트에서의 온도 변화가 수평 브릿지만법에서와 같은 효과가 나도록 하는 것이다.
일반적으로 수평 브릿지만법 또는 경사응고법으로 GaAs 단결정을 성장시킬때, 최소한 두개의 온도 영역, 즉 고체-액체 경계면 및 GaAs 융액으로 된 고온부와 석영관 내부의 증기압을 조절하기 위한 저온부가 필요하며, 이같은 방법으로 GaAs 단결정을 성장하기 위한 이상적인 온도 프로필은 제4도와 같이 고온부는 GaAs 용융온도인 1238℃이상에서, 그리고 저온부는 As의 증기압을 일정하게 유지하기 위하여 610-620℃에서 ±0.5℃이내로 유지한 채 저온부와 고온부에 GaAs 보우트의 길이 이상의 평탄한 온도 구간이 있어야 한다.
즉 L2,L3〉L1이 되어야만 한다.
그러나 전기로의 정지상태일때는 전기로 저온부의 온도 분포에 변화가 없으나 결정 성장이 진행됨에 따라 특히 수평 브릿지만법에서는 최소한 전기로의 이동거리에 해당되는 저옴부(15)의 평편한 온도분포(±0.5℃)가 요구되는데 종래의 수평 브릿지만법은 제1도에서 보는 바와 같이 온도제어용의 (8)(9)열전대가 전기로에 장착되어 전기로와 함께 이동하기 때문에 저온부에서 ±0.5℃내의 완벽하게 평탄한 온도구간을 유지하지 않는한 정지된 석영관에서 증기압을 유지하는 최저온부인 열전대(10)의 끝부분의 온도는 전기로가 이동함에 따라 온도 프로필이 제1도의 (1)에서 (2)로 바뀌게 되고, 그에 따라 제3도의 (25)와 같이 시간에 따라 온도가 변하게 되어 전기로 저온부의 온도를 일정하게 유지시키는데 (±0.5℃) 한계가 따른다.
상기와 같은 종래의 방법으로 GaAs단결정을 성장시킬 경우, 결정 성장초기와 온도차(△T)를 가능한 줄이기 위해 전기로 저온부를 여러개의 가열기로 나누거나 가열-파이프(heat-pipe)를 사용할 경우에도 ±0.5℃이내의 평탄한 부포를 얻기는 어려우며, 장치 또한 고가가 된다.
즉, 종래에는 제1도에 도시한 바와 같이 전기로(27)의 외부에 열전대(8)(9)를 장착하여 온도를 제어함으로서 저온부(3)의 온도 기울기 X 전기로 이동거리에 해당된는 즉 △T만큼의 온도차가 존재하게 된다. GaAs 결정 성장과 정중 △T(28)의 온도차가 생기면 석영관(5)내에 증기압의 차이가 발생되고, 이러한 증기압차에 따라 성장된 인곳 (ingot)의 앞부분과 끝부분의 화학양론적비(As:Ga의 몰비가 달라지게 되므로, GaAs 결정 성장 도중에 다결정화 되거나 또는 단결정이 된다 하더라도 고품위의 결정을 얻기 어려우며 단결정수율 또한 저하된다.
또한 전기로 저온부의 온도 변화도를 줄이더라도 사이즈가 긴 인곳을 얻기 위해서는 △T도 당연히 커지게 된다.
따라서 본 발명은 상기한 문제점을 해결하고자 수평 브릿지만법 또는 Gradient freeze법으로 GaAs 단결정을 제조할때 석영관 저온부의 온도를 일정하게 유지, 제어하고자 하는 부위에 열전대를 장착시켜서 온도를 직접 감지하고 제어하는데 있다.
제2도에서 도시한대로 본 발명에서는 전기로의 고온부(16)의 열전대(20)는 제1도에 도시한 바와 같이 종래의 방법대로 사용하여 고체-액체 경계면과 용융액이 존재하는 고온부(16)의 온도분포를 전기로의 특성에 따라 요구되는 정도(0.5℃)내에서 유지시킨다. 그리고 전기로 저온부(15)의 열전대(21)는 제어하고자 하는 부위(23)에 장착하여 온도를 감지 직접 제어함으로써 전기로의 이동(수평 브릿지만법)또는 온도분포의 이동 경사응고법시 최저온도부의 온도를 결정 성장 전과정에서 최소한 ±0.5℃이내에 일정하게 유지시킬 수 있다.
제3도에서는 도시한 것은 종래의 방법에 따른 온도 분포에서의 계속적인 온도저하로 인한 △T만큼의 온도차를 나타내고(25), 본 발명의 방법에 따른 저온부의 온도분포가 ±0.5℃이내에서 유지됨을 나타낸다(26).
[실시예]
[표 1]
Figure kpo00001
(표 1)에 나타낸 조건으로 GaAs결정 성장시, 저온부(비소분포)의 조절방법을 본 발명의 방법으로 개선한 결과, 결정 성장시간동안 ±0.5℃이내의 정밀 조절이 가능하였고 직경 2인치, 길이 20cm 정도의 불순물이 섞이지 않고 고품위의 GaAs단결정을 얻을 수 있었다.

Claims (1)

  1. 수평 브릿지만법 또는 경사응고법으로 GaAs단결정을 제조하는데 있어서, 저온부(As분포)에 열전대를 장작하여 저온부의 온도를 직접 감지하여 저온부를 제어(±0.5℃ 범위)하도록 함을 특징으로 하는 Ⅲ-Ⅴ족 화합물 반도체의 단결정 제조시 저온부의 온도 제어방법.
KR1019890020695A 1989-12-31 1989-12-31 Ⅲ-v족 화합물 반도체의 단결정 제조시 저온부의 온도 제어방법 KR930000903B1 (ko)

Priority Applications (1)

Application Number Priority Date Filing Date Title
KR1019890020695A KR930000903B1 (ko) 1989-12-31 1989-12-31 Ⅲ-v족 화합물 반도체의 단결정 제조시 저온부의 온도 제어방법

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
KR1019890020695A KR930000903B1 (ko) 1989-12-31 1989-12-31 Ⅲ-v족 화합물 반도체의 단결정 제조시 저온부의 온도 제어방법

Publications (2)

Publication Number Publication Date
KR910013453A KR910013453A (ko) 1991-08-08
KR930000903B1 true KR930000903B1 (ko) 1993-02-11

Family

ID=19294744

Family Applications (1)

Application Number Title Priority Date Filing Date
KR1019890020695A KR930000903B1 (ko) 1989-12-31 1989-12-31 Ⅲ-v족 화합물 반도체의 단결정 제조시 저온부의 온도 제어방법

Country Status (1)

Country Link
KR (1) KR930000903B1 (ko)

Also Published As

Publication number Publication date
KR910013453A (ko) 1991-08-08

Similar Documents

Publication Publication Date Title
JP2000264790A (ja) 炭化珪素単結晶の製造方法
US20060260536A1 (en) Vessel for growing a compound semiconductor single crystal, compound semiconductor single crystal, and process for fabricating the same
KR930000903B1 (ko) Ⅲ-v족 화합물 반도체의 단결정 제조시 저온부의 온도 제어방법
JP2010260747A (ja) 半導体結晶の製造方法
JPH10167898A (ja) 半絶縁性GaAs単結晶の製造方法
EP0266227B1 (en) Method for growing compound semiconductor crystals
Kimura et al. Crystal growth of BaB2O4 from melt using a Pt tube as a seed
Kikuma et al. Growth of ZnSe crystals free from rod-like low angle grain boundaries from the melt under argon pressure
KR940009282B1 (ko) Zn doping에 의한 p-type GaAs단결정 성장방법
JP3443766B2 (ja) 化合物半導体多結晶の合成方法
JP3806793B2 (ja) 化合物半導体単結晶の製造方法
JP2781857B2 (ja) 単結晶の製造方法
Moravec et al. Horizontal bridgman growth of gaas single crystals
JPH06239699A (ja) 化合物半導体多結晶およびその合成方法
KR920010134B1 (ko) GaAs단결정 성장시 단결정 확보를 위한 As증기압 제어방법
JPS6229394B2 (ko)
KR940014924A (ko) 수평 존 멜팅(Zone melting) 방법에 의한 GaAs 단결정 성장방법
JPH02229783A (ja) 縦型ボード法による化合物半導体の単結晶成長方法
KR100359229B1 (ko) VGF법에 의한 고품위 n-형 GaAs 단결정 성장방법
CN111647946A (zh) 一种旋转磁场制备高质量晶体的方法
JPH10212200A (ja) 半絶縁性GaAs単結晶の製造方法
JPS6317288A (ja) ガリウム砒素単結晶の製造方法及び石英反応管
JPH08290991A (ja) 化合物半導体単結晶の成長方法
JPS5895698A (ja) InPの結晶成長法及び成長装置
JPH0940492A (ja) 単結晶の製造方法及び製造装置

Legal Events

Date Code Title Description
A201 Request for examination
E902 Notification of reason for refusal
G160 Decision to publish patent application
E701 Decision to grant or registration of patent right
GRNT Written decision to grant
FPAY Annual fee payment

Payment date: 19990209

Year of fee payment: 9

LAPS Lapse due to unpaid annual fee