KR920008606A - 화상데이터의 블록전송장치 - Google Patents
화상데이터의 블록전송장치 Download PDFInfo
- Publication number
- KR920008606A KR920008606A KR1019910017567A KR910017567A KR920008606A KR 920008606 A KR920008606 A KR 920008606A KR 1019910017567 A KR1019910017567 A KR 1019910017567A KR 910017567 A KR910017567 A KR 910017567A KR 920008606 A KR920008606 A KR 920008606A
- Authority
- KR
- South Korea
- Prior art keywords
- address
- image data
- block
- transfer
- transmission
- Prior art date
Links
Classifications
-
- G—PHYSICS
- G06—COMPUTING; CALCULATING OR COUNTING
- G06F—ELECTRIC DIGITAL DATA PROCESSING
- G06F13/00—Interconnection of, or transfer of information or other signals between, memories, input/output devices or central processing units
- G06F13/14—Handling requests for interconnection or transfer
- G06F13/20—Handling requests for interconnection or transfer for access to input/output bus
- G06F13/28—Handling requests for interconnection or transfer for access to input/output bus using burst mode transfer, e.g. direct memory access DMA, cycle steal
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G5/00—Control arrangements or circuits for visual indicators common to cathode-ray tube indicators and other visual indicators
- G09G5/36—Control arrangements or circuits for visual indicators common to cathode-ray tube indicators and other visual indicators characterised by the display of a graphic pattern, e.g. using an all-points-addressable [APA] memory
- G09G5/39—Control of the bit-mapped memory
- G09G5/393—Arrangements for updating the contents of the bit-mapped memory
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G5/00—Control arrangements or circuits for visual indicators common to cathode-ray tube indicators and other visual indicators
- G09G5/36—Control arrangements or circuits for visual indicators common to cathode-ray tube indicators and other visual indicators characterised by the display of a graphic pattern, e.g. using an all-points-addressable [APA] memory
Abstract
내용 없음
Description
본 내용은 요부공개 건이므로 전문내용을 수록하지 않았음
제1도는 본원 발명에 의한 화상데이터의 블록전송장치의 일실시예의 구성도.
제2도는 선독시의 데이터의 흐름을 나타낸 선도.
제7도는 독해비월시의 데이터의 흐름을 나타낸 선도.
Claims (1)
- 복수도트의 화소로 이루어지는 블록단위로 어드레스가 설정된 화상메모리와 전송대상이 되는 화상데이터의 전송전의 화소단위의 시점어드레스 및 종점어드레스를 기억하는 동시에 상기시점어드레스와 종점어드레스와의 사이의 전송전의 블록단위의 어드레스를 상기 화상메모리에 순차 공급하는 소스 어드레스제어수단과, 전송선(轉送先)의화소단위의 시점어드레서 및 종점 어드레스를 기억하는 동시에 상기 전송선의 시점어드레스와 종점어드레스와의 사이의 전송선의 블록단위의 어드레스를 상기 화상메모리에 순차 공급하는 목적 어드레스제어수단과 상기화상메모리의 상기 전송전의 블록단위의 어드레스로부터 독출한 화상데이터를 처리하여 상기 화상메모리의 상기 전송선의 블록단위의 어드레스에 기입하는 화상데이터전송수단과 상기 전송전의 시점어드레스의 블록내의 상대시점어드레스 So및 상기 전송선의 시점어드레스의 블록내의 상대시점어드레스 Do및 종점 어드레스의 블록내의 상대종점어드레스 De로부터 선독(先讀)신호 및 독해비월신호를 발생하는판정수단을 가지고 상기 판정수단은 전송방향이 어드레스가 증가하는 방향의 경우에는 Do〈So가 성립할때 또는 전송방향이 어드레스가 감소하는 방향의 경우에는 So〈Do가 성립할 때에 각각 상기 선독신호를 세트하고 상기 판정수단은 전송방향이 어드레스가 증가하는 방향의 경우에는 Do≠So 또한 부호 비트를 무시하며 De〈Do-So가 성립할 때 또는 전송방향이 어드레스가 감소하는 방향의 경우에는 Do≠So 또한 부호 비트를 무시하여 De≥Do-So가 성립할때에 각각 상기 독해비월신호를 세트하고 상기 화상데이터전송수단은 상기 선독신호가 세트되어 있을 때에는 상기 화상데이터로부터 전송전의 최초의 2블록분의 화상테이타를 독해하여 이 최초의 2블록분의 화상데이타로부터 상기 전송후의 최초의 1블록분의 화상데이터를 형성하는 동시에 상기 화상데이터전송수단은 상기 독해비월신호가 세트되어 있을때에는 상기 화상메모리로부터의 화상데이터의 최후의 독해를 행하지 않고 상기 전송후의 화상 데이터의 최후의 1블록분의 화상데이터를 상기 화상메모리에 기입하도록 이루어져 있은 것을 특징으로 하는 화상 데이터의 블록전송장치.※ 참고사항 : 최초출원 내용에 의하여 공개하는 것임.
Applications Claiming Priority (2)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP2270318A JP3038868B2 (ja) | 1990-10-08 | 1990-10-08 | 画像データのブロック転送装置 |
JP90-270,318 | 1990-10-08 |
Publications (2)
Publication Number | Publication Date |
---|---|
KR920008606A true KR920008606A (ko) | 1992-05-28 |
KR0167774B1 KR0167774B1 (ko) | 1999-01-15 |
Family
ID=17484600
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
KR1019910017567A KR0167774B1 (ko) | 1990-10-08 | 1991-10-08 | 화상데이터의 블록전송장치 |
Country Status (3)
Country | Link |
---|---|
US (1) | US5325486A (ko) |
JP (1) | JP3038868B2 (ko) |
KR (1) | KR0167774B1 (ko) |
Families Citing this family (10)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
GB9018990D0 (en) * | 1990-08-31 | 1990-10-17 | Ncr Co | Register control for workstation interfacing means |
JP3451099B2 (ja) | 1991-12-06 | 2003-09-29 | 株式会社日立製作所 | 外部記憶サブシステム |
US5440687A (en) * | 1993-01-29 | 1995-08-08 | International Business Machines Corporation | Communication protocol for handling arbitrarily varying data strides in a distributed processing environment |
TW335472B (en) * | 1996-06-20 | 1998-07-01 | Cirus Logic Inc | Method and apparatus for transferring pixel data stored in a memory circuit |
JPH11109911A (ja) * | 1997-09-30 | 1999-04-23 | Fuurie Kk | 表示装置 |
US5999199A (en) * | 1997-11-12 | 1999-12-07 | Cirrus Logic, Inc. | Non-sequential fetch and store of XY pixel data in a graphics processor |
US6031550A (en) * | 1997-11-12 | 2000-02-29 | Cirrus Logic, Inc. | Pixel data X striping in a graphics processor |
WO2001094889A1 (fr) * | 2000-06-07 | 2001-12-13 | Mitsubishi Denki Kabushiki Kaisha | Appareil de navigation |
US6681273B1 (en) * | 2000-08-31 | 2004-01-20 | Analog Devices, Inc. | High performance, variable data width FIFO buffer |
CN115035875B (zh) * | 2022-08-10 | 2022-11-15 | 武汉凌久微电子有限公司 | 一种三档优先级的gpu显示控制器预取显存方法及装置 |
Family Cites Families (8)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US5034900A (en) * | 1984-10-05 | 1991-07-23 | Hitachi, Ltd. | Method and apparatus for bit operational process |
US5175816A (en) * | 1984-10-05 | 1992-12-29 | Hitachi, Ltd. | Method and apparatus for bit operational process |
US4845656A (en) * | 1985-12-12 | 1989-07-04 | Kabushiki Kaisha Toshiba | System for transferring data between memories in a data-processing apparatus having a bitblt unit |
US5007102A (en) * | 1986-03-20 | 1991-04-09 | At&T Bell Laboratories | Data compression using block list transform |
US4841435A (en) * | 1986-10-29 | 1989-06-20 | Saxpy Computer Corporation | Data alignment system for random and block transfers of embedded subarrays of an array onto a system bus |
US4916301A (en) * | 1987-02-12 | 1990-04-10 | International Business Machines Corporation | Graphics function controller for a high performance video display system |
JPS63225290A (ja) * | 1987-03-14 | 1988-09-20 | 株式会社日立製作所 | 表示制御回路 |
US4882683B1 (en) * | 1987-03-16 | 1995-11-07 | Fairchild Semiconductor | Cellular addrssing permutation bit map raster graphics architecture |
-
1990
- 1990-10-08 JP JP2270318A patent/JP3038868B2/ja not_active Expired - Fee Related
-
1991
- 1991-10-08 US US07/772,832 patent/US5325486A/en not_active Expired - Lifetime
- 1991-10-08 KR KR1019910017567A patent/KR0167774B1/ko not_active IP Right Cessation
Also Published As
Publication number | Publication date |
---|---|
US5325486A (en) | 1994-06-28 |
JPH04146487A (ja) | 1992-05-20 |
JP3038868B2 (ja) | 2000-05-08 |
KR0167774B1 (ko) | 1999-01-15 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
BR0006168A (pt) | Cartão de memória de semicondutor, aparelho de reprodução, aparelho de gravação, processo de reprodução, processo de gravação, e um meio de armazenamento legìvel por computador | |
ATE303040T1 (de) | Faksimilegerät | |
KR890017977A (ko) | 영상 신호의 방식변환장치 | |
KR870010498A (ko) | 정보 전송 방법 | |
KR910010506A (ko) | 반도체 장치 | |
KR920008606A (ko) | 화상데이터의 블록전송장치 | |
KR850007128A (ko) | 메모리 억세스 제어장치 | |
KR880013704A (ko) | 프린터 장치 | |
KR920008660A (ko) | 화상표시 제어장치 | |
KR910010530A (ko) | 램 테스트시 고속 기록회로 | |
KR970029620A (ko) | 마이크로 제어유닛을 접속하는 외부팽창 버스 인터패이스회로 및 이 외부팽창 버스 인터패이스 회로를 결합하는 디지탈 기록 및 재생장치 | |
KR950033868A (ko) | 데이타 처리 장치 | |
KR960019307A (ko) | 반도체 메모리장치 | |
KR950001724A (ko) | 에러정정용 메모리장치 | |
KR980003990A (ko) | 인쇄구성 화일을 프린터로 전송하는 방법 | |
KR930015411A (ko) | 정보 분배 장치 | |
KR960006593A (ko) | 에이치디티브이(hdtv)의 스캔변환장치 | |
KR970055986A (ko) | 휴대용 정보단말기의 팩스데이터 수신처리방법 | |
KR880013398A (ko) | 화상정보 표시장치 | |
KR970071405A (ko) | 차량용 네비게이션 장치 | |
KR960008568A (ko) | 에크신호 발생회로 | |
KR920001914A (ko) | 평면형 화상표시장치 | |
KR960018601A (ko) | 자동 테스트 회로 | |
KR970051648A (ko) | 피디피(pdp) 디스플레이 장치의 인터페이스 장치 | |
KR970049590A (ko) | 메모리의 읽기 및 쓰기제어장치 |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
A201 | Request for examination | ||
E701 | Decision to grant or registration of patent right | ||
GRNT | Written decision to grant | ||
FPAY | Annual fee payment |
Payment date: 20030814 Year of fee payment: 6 |
|
LAPS | Lapse due to unpaid annual fee |