KR920007156B1 - 수평 출력회로 - Google Patents

수평 출력회로 Download PDF

Info

Publication number
KR920007156B1
KR920007156B1 KR1019890013868A KR890013868A KR920007156B1 KR 920007156 B1 KR920007156 B1 KR 920007156B1 KR 1019890013868 A KR1019890013868 A KR 1019890013868A KR 890013868 A KR890013868 A KR 890013868A KR 920007156 B1 KR920007156 B1 KR 920007156B1
Authority
KR
South Korea
Prior art keywords
electrode
capacitor
coil
circuit
horizontal
Prior art date
Application number
KR1019890013868A
Other languages
English (en)
Other versions
KR900005774A (ko
Inventor
마사시 오찌아이
Original Assignee
가부시기가이샤 도시바
아오이 죠이치
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 가부시기가이샤 도시바, 아오이 죠이치 filed Critical 가부시기가이샤 도시바
Publication of KR900005774A publication Critical patent/KR900005774A/ko
Application granted granted Critical
Publication of KR920007156B1 publication Critical patent/KR920007156B1/ko

Links

Images

Classifications

    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04NPICTORIAL COMMUNICATION, e.g. TELEVISION
    • H04N3/00Scanning details of television systems; Combination thereof with generation of supply voltages
    • H04N3/10Scanning details of television systems; Combination thereof with generation of supply voltages by means not exclusively optical-mechanical
    • H04N3/16Scanning details of television systems; Combination thereof with generation of supply voltages by means not exclusively optical-mechanical by deflecting electron beam in cathode-ray tube, e.g. scanning corrections
    • H04N3/18Generation of supply voltages, in combination with electron beam deflecting
    • H04N3/185Maintaining dc voltage constant
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04NPICTORIAL COMMUNICATION, e.g. TELEVISION
    • H04N3/00Scanning details of television systems; Combination thereof with generation of supply voltages
    • H04N3/10Scanning details of television systems; Combination thereof with generation of supply voltages by means not exclusively optical-mechanical
    • H04N3/16Scanning details of television systems; Combination thereof with generation of supply voltages by means not exclusively optical-mechanical by deflecting electron beam in cathode-ray tube, e.g. scanning corrections
    • H04N3/22Circuits for controlling dimensions, shape or centering of picture on screen
    • H04N3/23Distortion correction, e.g. for pincushion distortion correction, S-correction
    • H04N3/233Distortion correction, e.g. for pincushion distortion correction, S-correction using active elements

Landscapes

  • Engineering & Computer Science (AREA)
  • Multimedia (AREA)
  • Signal Processing (AREA)
  • Details Of Television Scanning (AREA)

Abstract

내용 없음.

Description

수평 출력회로
제1도는 종래의 수평 출력회로를 도시한 회로도.
제2도 및 제3도는 제1도의 회로에 의하여 생기는 화상 왜곡의 설명도.
제4도는 다른 종래예를 보이는 회로도.
제5도는 제4도의 회로동작을 설명하는 설명도.
제6도는 제4도의 회로에 의하여 생기는 화상 일그러짐의 설명도.
제7도는 본 발명의 제1실시예의 수평 출력회로를 구비하는 TV 수상기를 도시한 회로도.
제8도 내지 제10도는 제7도의 수평 출력회로의 동작을 설명하는 설명도.
제11도와 제12도는 본 발명 수평 출력회로의 다른 실시예를 각각 도시한 회로도.
* 도면의 주요부분에 대한 부호의 설명
T1: 플라이 백 트랜스 Cr1, Cr2: 공진 콘덴서
Cs1, Cs2: S자 왜곡 콘덴서 Dd : 댐퍼 다이오드
Dr : 파형 정형수단 Ly : 수평 편향 코일
E : 직류전원 A : 보정신호원
본 발명은 TV 수상기의 수평 출력회로에 관한 것으로, 특히, 플라이 백 트랜스의 2차측 부하변동에 의하여 생기는 수평방향 실패모양 왜곡(Pin-cushion distontion)의 보정기능을 갖는 수평 출력회로에 관한 것이다.
통상의 컬러 TV 수상기에 있어서 수상관(CRT)틔 편향에서는 화면의 곡율중심과 편향중심이 일치하지 않으므로, 화면상의 라스터는 실패모양으로 왜곡된다.
실패모양 왜곡(Pincushion distortion) 보정은 수직 주사의 중앙에서 최대가 되도록 수평 진폭을 변화시킴으로서 행하여진다. 즉, 수평 편향 전류의 진폭의 포락선(envelope)을 수직주기로 포물선 모양으로 진폭 변조함으로서 보정을 행한다.
제1도는 종래의 실패모양 왜곡 보정장치를 가진 수평 출력회로의 일실시예를 도시한다. 수평 출력 트랜 지스터(Tr)의 베이스에는 수평 주기의 드라이브 펄스가 입력된다. 그 콜렉터 및 이미터 사이에는 병열로 댐퍼 다이오드(D)와 공진 콘덴서(Cr)가 접속된다. 또한 수평 편향 코일(Ly)와 S자 왜곡 보정 콘덴서(직류 저지콘덴서; Cs) 및 트랜스(T2)의 2차코일(LH)와의 직열회로가 병열로 접속된다. 트랜지스터 (T2)의 콜렉터는 트랜스(T1)의 1차코일(L0)를 통하여 직류전원(E)에 접속되고, 직류전원(E)에는 병열로 전원을 디 커플링 콘덴서(C)가 접속되고 있다. 상기 트랜스(T2)는 실패모양 왜곡 보정 트랜스이며, 그 1차 코일(Lv)에는 수직주기의 포물선 드라이브 전류를 보낸다. 그리고 이 드라이브 전류는 수직 편향 코일의 전압을 적분회로로 적분하여 파형 정형함으로써 얻어진다. 또, 상기 트랜스(T1)은 플라이 백 트랜스로서 그 2차측 감은 선은 정류회로(도시생략)를 통하여 수상관 애노드에 고압전원을 공급한다.
상기의 제1도의 회로에서는, 상기 코일(Lv)에 수직주기의 포물선 드라이브 전류를 흐르게 하면 코일(LH)의 인덕턴스는 포물선 모양으로 변화하여 수평 편향 코일(Ly)에 흐르는 수평 편향전류의 포락선을 수직주기로 포물선 모양으로 진폭 변조할수가 있다.
그러나, 제1도의 회로에서는 큰 보정량을 필요로 하는 경우, 보정 트랜스(T2)의 2차 코일(LH)의 인덕턴스의 변화를 크게 잡아야 하며, 그 때문에 플라이 백 트랜스(T1)의 2차측의 전류에 고압의 리플이 증가 하고, 이 리플에 의한 라스터 왜곡이 생긴다. 또, 상기 회로는 수평 편향전류에 의하여 보정 트랜스가 포화 하여 수평 드라이브 전류의 직선성이 악화되든지, 보정량이 수평 주사 기간내에서 불균일하게 되든지 하는 결점이 있다.
또한, 제1도에 도시하는 회로에서는 백 피크의 영상신호를 수신한 경우, 플라이 백 트랜스(T1)의 2차측의 부하전류가 증가하여, 그 영향으로 1차측에 전류(iL)가 흘러서 수평편향 전류를 변화시킨다. 제2도는 상기 수평 편향 전류의 변화에 의한 화상왜곡의 제1예를 도시한 것으로, 백 신호에 의한 크로스패턴 중 백색 횡선을 재생한 후의 종선이 수평방향으로 구부러져 있다. 또, 2차측 고압의 저하에 의하여 화면상에 영출되어야 할 직사각형 화상은 제3도에 도시된 사다리꼴 모양으로 일그러지고 만다.
그리고 또, 제1도의 회로는 수평방향(좌우)실패모양 왜국을 소정의 포물선 드라이브 전류에 의하여 보정 한다. 그러나, CRT에 의해서는 양면 테두리부와 중앙부에서의 왜곡이 다른데, 중앙부쪽에 큰 것이 있다. 이와같은 경우, 화면의 중앙부에서 왜곡이 현저하게 되나, 제1도의 회로는 이와같은 왜곡을 보정할 수가 없다.
한편, 보정 트랜스는 쓰지 않고 "실패모양 왜곡" 보정을 행하는 수평 출력회로의 종래예로서, 제4도에 도시한 바와 같은 회로가 있다. 이 수평 출력회로는 USP-3906305호에 기재되어 있는 것과 동등하다. 제4도에 있는 수평출력 트랜지스터 (Tr)의 베이스에는 수평주기의 펄스가 입력된다. 그 콜렉터, 미이터 사이에 병렬로 제1, 제 2의 댐퍼 다이오드(D1, D2)의 직열회로가 접속된다. 또한 각 다이오드(D1, D2)와 병열로 제1, 제 2의 공진 콘덴서(Cr, Cr')가 접속된다. 콘덴서(Cr')에는 병열로 수평 편향 코일(Ly)과 S자 왜곡 보 정 큰덴서 (Cs)의 직열회로가 접속된다. 콘덴서 (Cr1)에는 병열하여 코일(L1)과 콘덴서(C1)듸 직열회로가 접속된다. 직류전원(E)으로부터의 전압이 플라이 백 트랜스(T1)의 1차코일(L0)을 통하여 트랜지스터(Tr)의 콜렉터에 주어지어 상기 콘덴서 (C1)에는 병열로 보정신호가 접속되어 있다. 보정신호원(A)은 그 입력단에 공급되는 수직펄스를 파형 정형회로(Dr)을 통하여 트랜지스터(Tr')의 베이스에 공급하고, 트랜지스터(Tr')의 콜렉터, 이미터 사이에 포물선 모양으로 변화하는 보정신호를 얻는 것으로서, 이 보정신호를 콘덴서 (C1)의 양단에 인가함으로써 수평 편향전류(iy)의 "실패모양 왜곡"의 보정을 행한다. 그리고, 직류전훤(E)에 대하여는 병열로 전원용 디커플링 콘덴서(C)가 접속되고 있다.
제4도의 회로에서는 주사 개시시, 다이오드(D1, D2)가 도통한다. 주사기간중 큰덴서(Cs)는 편향코일(Ly)의 전원이 되고, 콘덴서(C1)은 코일(L1)의 전원이 되어서, 다이오드(D1, D2)의 도통에 의하여 코일(Ly), (L1)에 톱니모양 파형 전류(iy, i1)가 흐른다. 코일(Ly)에 흐르는 전류(iy)는 편향 전류이다.
주사기간의 중간에 도달하기 전에 트랜지스터(Tr)의 베이스에 제어신호(온 펄스)가 공급되어 트랜지스터(Tr)가 도통한다. 이에따라, 주사시간의 거의 중간에 있어서 코일 전류의 방향이 역전한다. 전류(iy)가 전류(i1)보다도 클 경우에 전류(iy)는 트랜지스터(Tr)을 거켜서 흐르고, 2차 전류(iy-i1)가 다이오드(D2)를 거쳐서 흐른라. 이 경우, 다이오드(D1)은 도통하지 않는다. 전류(i1)이 전류(iy) 보다도 클 경우에 그차 전류(i1-iy)가 다이오드(D1)을 거쳐서 흐른다. 이 경우 다이오드(D2)는 도통하지 않는다.
주사시간이 종료하면, 트랜지스터(Tr) 및 다이오드(D1) 또는 (D2)가 차단하여, 귀선기간에 들어간다. 이 때문에, 트랜지스터(Tr)에 흐르는 전류는 공진 콘덴서(Cr) 및 (Cr')에 흘러들어가, 그 양단자간에 거의 정형파형의 공진전압이 발생한다. 이 전압이 다시 0으로 되는 순간에 다이오드(D1) 및 (D2)가 동시에 도통을 개시하여 다음의 주사기간이 개시한다.
상기 회로는, 상기 차전류(i1-iy)가 흐름으로서, 플라이 백 트랜스(T1)의 2차측에 있어서 고압리플을 줄이고있다. 제4도의 회로에서 플라이 백 트랜스(T1)의 1차측을 흐르는 교류 전류(ip) 직류전류를(i in) 또 코일 L1을 흐르는 교류전류(i1)로 하면, 편향전류 iy는 iy=ip+i1+i in이 되고, 제5a도에 도시된 것과같이 변화한다.
여기서, 백색의 직사각형 화상을 나타내는 영상신호를 수신하여 플라이 백 트랜스(T1)의 2차측에 백피크 전류가 흐른 상태를 고찰한다. 상기 백피크 전류에 의하여, 트랜스(T1)의 1차측을 흐르는 직류전류(i in)가 증가한다. 이때 수평 출력트랜지스터(Tr)의 베이스에 제5b도의 도시와 같은 온 펄스의 상승시간(rise time; t2) 보다 이전의. 댐퍼 다이오드(D1) 및 (D2)가 "OFF"하여 편향 전류가 영(0)이 된 시간(t1)부터 제2의 공진 톤덴서 (Cr')의 양단 전압(Vcr')에는 제5c도에 도시한 불연속 펄스(e1)이 발생한다. 이때, 펄스(e1)은 S자 왜곡 콘덴서(Cs)의 양단전압(Vcs)의 평균치(
Figure kpo00001
cs)를 하강방향으로 작용한다. 왜냐하면,
Figure kpo00002
cs +
Figure kpo00003
cr'=E이기 때문이다. 따라서, CRT에 백색의 직사각형 화상을 나타내는 신호가 입력되면, 어느 신호레벨이상부터 전압
Figure kpo00004
cs는 수평 출력회로의 응답으로 서서히 내려 화면상에 영출되어야 할 직사가형 화상이 제6도에 도시한 역 사다리꼴로 일그러지고 만다 또, 제4도에 도시한 회로에서는 (Ly, Cr, D1)의 병열 접속으로 이루어진 제1의 회로망과, (L1, Cr', D2)의 병열 접속으로 이루어진 제2의 회로망으로 규정되는 각각의 귀선기간이 동시에 종료하도록 Ly.Cr=L1,Cr'이 되도록 정수를 선정할 필요가 있다. 그러나, 이 관계 와 화면의 직선성 보정량(실패모양 왜곡의 보정량)의 쌍방을 만족하도록 회로정수를 결정하는 것이 어렵다.
그리고, USP 제4254365호, USP 제4482846호 및 USP 제4733141호에도, 각각 보정 트랜스를 쓰지 않고, 실패모양 왜곡을 보정하는 수평 출력회로의 제안을 하고 있으나, 어느 것의 수평 출력회로도 상술한 백색 퍼크신호 수신시에 있어서의 화상왜곡을 보정할 수는 없었다.
본 발명은, 상기의 문제를 제거하기 위한 것으로서, 백색 피크신호 수단시의 화상왜곡의 발생이 없는 실패모양 왜곡의 보정기능을 갖는 수평 출력회로를 제공하는 것을 목적으로 한다.
즉, 본건 발명에 의한 수평 출력회로의 제1형상은(청구범위 제1항에서)의 것이다. 또 제2의 형상은(청구범위 제7항(서독은 청구범위 제6항)에서)의 것이다. 또, 제3의 형상은 (청구범위 제13항(서독은 청구범위 제11항)에서)의 것이다.
제7도에 있어서, 우선 TV 수상기의 개략적 구성을 간단히 설명한다. 안테나(1)에서 수신한 TV 신호는 튜너 등의 고주파(RF) 처리회로(2)에서 동조 선택되어, 중간주파(IF) 처리회로(3)에서 IF 증폭되고, 영상 검파회로(4)에서 영상신호가 검파되고, 컬러 디코더(5)에서 R, G, B의 컬러신호가 재생된다. 재생된 3원색 신호는 컬러 수상관(6)의 캐소드에 공급된다. 영상 검파회로(4)의 출력은 동기 분리회로(7)에도 공급된다.
분리된 수직 동기신호는 수직 발진회로(8)를 여진하고 그 발진출력으로 수직 출력회로(9)가 드라이브 된다. 그리고, 수직 출력회로(9)는 수직 편향코일(도시생략)로 수직 편향 전류를 공급한다 또, 동기 분리회로(7) 에서 분리된 수평 동기신호는 수평 드라이브 회로(10)를 여진한다. 여기서 얻어진 수평 드라이브 출력회로 는 드라이브 트랜스(T2)의 1차측에 공급된다. 드라이브 트랜스(T2)의 2차측에는 본 발명에 관한 수평 출력 회로가 접속되고 있다.
다음으로 수평 출력회로의 구성을 설명한다. 수평 출력 트랜지스터(Tr)의 베이스에는 드라이브 트랜스(T2)부터의 수평동기의 드라이브 펄스가 입력된다. 트랜지스터(Tr)의 콜렉터, 이미터 사이에 댐퍼 다이오드(Dd)와 제1의 공진 콘덴서(Cr1)가 병열로 접속된다. 또한 제1공진 콘덴서(Cr1)와 병열로 수평 편향 코일(Ly)과 제1의 S자 왜곡 보정콘덴서(Cs1)과 제2의 S자 왜곡보정 콘덴서(Cs2)의 직열회로가 접속된다. 트랜지스터(Tr)의 콜렉터에는 플라이 백 트랜스(T1)의 1차 감은선(혹은 쵸크 코일)을 통하여 직류전류(E)이 접속되고 있다. 또, 수평 출력트랜지스터(Tr)의 콜렉터와 기준 전위점 간에는 제2의 공진 콘덴서(Cr2)가 접속된다. 그리고 또 제1의 S자 왜곡 보정 콘덴서 (Cs1)과 제2의 5자 왜곡 보정 콘덴서(Cs2)의 접속점 과 직류 전압원(E)간에는 코일(L12)와 콘덴서 (C14)의 직열회로가 접속되고 있다. 또한, 상기 트랜지스터(Tr)의 이미터와 기준 전위점과의 사이에는, 다이오드(D11)과 콘덴서(C11)의 병렬회로가 접속되고 있다.
다이오드(D11)는 상기 댐퍼 다이오드(Dd)와 역방향이며, 그 캐소드가 기준 전위점에 접속되고 있다. 상기 콘덴서(C11)와 병렬로 평활용 코일(L11)과 콘덴서 (C12)의 직열회로가 접속된다. 평활용 콘덴서(C12)와 병열하여 보정 신호원(A)이 접속되고 있다. 이 보정신호원(A)은 수직 출력단부터의 톱니모양 파형신호를 파형 정형회로(Dr)을 통하여 포물선 모양으로 정형한 후 트랜지스터 (Tr')의 베이스에 공급한다. 트랜지스터(Tr')의 콜렉터는 상기 코일(L11)과 콘덴서 (C12)의 접속점에 접속되고, 이미터는 기준 전위점에 접속되고 있다. 그리고, 직류전원(E)에는 병열로 전원용 디커플링 콘덴서(C13)가 접속되고, 또 플라이 백 트랜스 (T1)의 2차측은 정류 다이오드(11)과 평환작용 콘덴서(12)로 된 평활회로를 거쳐서 수상관(6)의 애노드에 접속되고 있다.
다음으로, 상기 회로의 동작을 설명한다.
주사기간의 개시에서, 댐퍼 다이오드(Dd)가 도통하고, 전원(E)으로부터 제1 및 제2의 S자 왜곡 보정 콘덴서(Cs1, Cs2)에 충전되고 있는 전하를 수평방편향 코일(Ly)에 공급하므로, 댐퍼 기간에는 코일(Ly) 및 다이오드(Dd)를 거쳐 도시방향과는 반대방향으로 수평 편향 전류(iy)가 흐른다. 다음으로, 댐퍼기간 이후에 주사기간의 중간에 도달하기 이전에 수평 출력 트랜지스터(Tr)의 베이스에 온 펄스가 공급되므로, 트랜 지스터(Tr)을 통하여 전파(iy)가 흐른다. 그리고, 주사기간의 중간에서 전파(iy)의 방향이 역전하고, 주사 기간이 종료하기까지 그 역전한(도시방향)으로 흐른다. 주사기간이 종료하여 트랜지스터(Tr)가 OFF되면, 수평 출력회로는 병열 공진동작에 들어가 전류(iy)는 제1 및 제 2의 공진 콘덴서(Cr1,Cr2)에 흘러들어가서 이들을 충전한다. 충전 완료후 방전하여 콘덴서(Cr1, Cr2)로부터 코일(Ly)에 대하여 역의 방향으로 전류가 유출하고 귀선기간을 형성한다. 귀선기간의 종료후에는 다시 댐퍼 다이오드(Dd)가 도통하여 다음의 주사기간을 개시 한다.
상기 회로에 있어서, 콘덴서(C11)와 다이오드(D11)의 병열회로에는 플라이 백 트랜스(T1)의 1차측부터 유입하는 요류전류(ip), 직류전류(i in)에 교류전류(ip)를 더한 전류 io+ip+i in이 흐른다. ip+i in에 대한 정의 기간(제8a도의 T1기간에 해당하고 있음)은 io+ip+i in이 다이오드(D11)을 통하여 기준전위점에서 흐르므로 콘덴서(C11)의 양단전압(Vc11)은 영(0)이 된다. 또 io+ip+i in에 대한 부의 기간 제8a도의 T1기간에 해당하고 있음)은 다이오드(D11)가 OFF이므로 큰덴서(C11)의 양단 전압은 부위전압(-Vc11)이된다. 제8b도에 수평 주기에서는 콘덴서(C11)의 양단전압(Vc11)의 변화를 가리킨다. 이 (-Vc11)의 평균치(-
Figure kpo00005
c11)과 S자 왜곡 보정 콘덴서 (Cs1, Cs2)의 양단전압(Vcs1,+Vcs2)의 평균치 (
Figure kpo00006
cs1,+
Figure kpo00007
cs2=
Figure kpo00008
cs) 자의 합계는 전원전압(E)와 같으며,
Figure kpo00009
cs+(-
Figure kpo00010
c11)=E의 관계가 성립하고 있다. 여기서, 콘덴서(C11)의 양단전 압(Vc11)을 평활용 쵸크(L11) 및 콘덴서(C12)와 보정신호원(A)를 통하여 방전시키면, 그 방전전류(iD)에 의하며 전압(-Vc11)은 제8a도의 실선(방전 전)에서 파선과 같이 작게된다. 그 결과, 평균전압 -
Figure kpo00011
c11도 실선의 레벨에서 파건의 레벨로 상승하고 작게된다.
따라서, S자 왜곡 보정콘덴서 양단전압의 평균(
Figure kpo00012
cs)은,
Figure kpo00013
cs=E-(-
Figure kpo00014
c11)이기 때문에 감소하고, 편향 코일(Ly)를 흐르는 수평 편향전류(iy)도 감소한다 또, 방전전류(iD)를 작게하면 -
Figure kpo00015
c11
Figure kpo00016
cs는 크게 되고, 수평 편향전류(iy)도 증가한다. 이상으로 말미암아, 보정신호원(A)에 의하여 콘덴서(C11)의 방전전류(iD)를 포물선 모양으로 수직주기로 변화시킴으로서, 수평 편향 전류(iy)를 수직주기로 포물선 모양으로 변화시켜 실패모양 왜곡의 보정을 행할수가 있다. 그리고, 파형 정형회로(Dr)로부터 트랜지스터(Tr')의 베이스로 공급되는 포물선 모양 파형신호는 부 전위이며, 수평 출력 트랜지스터(Tr)의 이미터 전압, 즉 콘덴서(C11)의 양단전압(Vc11)은 제9도에 도시하는 바와같은 수직주기로 진폭 변조된다.
또, CRT에 따라서는 화면 끝테두리부와 중앙부에서 실패모양 왜곡이 다르므로 중앙부의 왜곡이 큰 것이 있다. 이 경우, 동일 보정량으로 보정을 걸면, 제10도에 도시한 대로 화면의 좌우방향 중앙부에서 실패모양 왜곡이 생긴다. 본건회로에서는 2개의 S자 왜곡 보정 콘덴서(Cs1,Cs2)의 접속점과 직류 전납원간에 코일(12)과 콘덴서(C14)의 직류회로를 배치함으로서, 수평방향의 실패모양 왜곡의 틀림에 대하여 자동적으로 보정을 가하고 있다.
즉, 콘덴서(C11)부터 제2의 S자 왜곡 보정 콘덴서(Cs2)와 코일(L12) 및 콘덴서(C14)의 직렬회로를 통하여 직류전압원에 흐르는 전류(i1)로 하면, (i1)은 제 7도에 도시하는 방향으로 흐른다. (i1)은 제8b도에 도시한 파형의 전류이다. 제2의 S자 왜곡 보정 콘덴서(Cs2)에는 편향 요크전류(iy)와 이 전류(i1)의 합계 (iy+i1)가 흘러, 제2의 S자 왜곡 보정콘덴서(Cs2)에는 (iy+i1)을 적분한 제8c도에 도시한 바와같은 수 평주기의 포물선 전압(Vcs2)가 생기고 있다. 즉, i1은 콘덴서(C11)에 발생하는 전압(Vc11)에 비례하여 그 크기가 변화하기 때문에, 전압(Vc11)과 마찬가지로 수직주기로 포물선 모양으로 변화하고 있고, 이 때문에 제2의 S자 왜곡 보정 콘덴서(Cs2)에 생기는 수평주기의 전압(iy+i1)을 적분하여 얻어지는 전압(Vcs2)도 수직주기로 포물선 모양으로 변조된다. 이상의 동작에 의하여, 제2의 S자 왜곡 보정콘덴서(Cs2)에 생기는 수평주기의 포물선 전압(Vcs2)은 화면의 중앙(수직주기의 복판)에서 최대로 되기 때문에, 화면 중앙쪽이 상하에 대하여 S자왜곡 보정이 걸려 화면 좌우 외측이 줄어들어, 실패모양 왜곡의 수평방향의 불균일성이 없어 진다.
상기의 제7도의 회로구성에 의하면, 제1도의 회로와 같은 보정 트랜스를 사용하지 않기 때문에, 고압 리플이나 트랜스의 포화에 의한 라스터 왜곡이 생기는 일은 없다. 또 제4도의 회로와 같은 불연속 현상이 발생하여 역사다리꼴이 되는 화상왜곡이 생기는 일이 없다. 이것은, 플라이 백 트랜스(T1)의 2차측 부하가 증가하고 1차측 전류(i in)가 증가하면, 콘덴서 (C11)의 양단 전압(-Vc11)은 이에 비례하여 상승하나, 그 평균전압(-
Figure kpo00017
c11)의 변동은, 제2 및 제3도에 도시하는 바와 같은 종래 회로의 라스터 왜곡을 상쇄하는 방향으로 작용하고, 그 왜곡을 작게하기 때문이다. 예컨대, 백색의 직사각형 화상을 표시하는 신호를 수신 하면, 전압저하로 인하여 그 직사각형 화상이 사다리꼴 형으로 왜곡되나, 이때 콘덴서(C11)의 양단전압 (Vc11)은 작게되고 그 결과 S자 왜곡 보정 콘덴서(Cs)의 양단전압(Vcs)는 하강하고, 수평 편향 전류(iy)는 감소하여 상기의 백색의 직사각형 화상을 받침형으로 변형하는 왜곡(변형)을 작게한다.
또한 제4도에 도시한 회로에서 제2의 회로망의 코일(Li)과 제2의 공진 콘덴서(Cr')의 공진은 제1의 회로망의 공진과 거의 같게되도록 정수를 선택하고, Ly,Cr=L1·Cr'로 하는 필요가 있었으나, 제7도의 회로에서 코일(L11)은 단지 평활용으로서 사용하고 있음으로 인덕턴스 정수의 선택이 용이하다.
그리고, 본 발명은 상기 실시예에 한정됨이 없이 제11도나 제12도와 같이, 구성할 수도 있다. 제11도에서는 트랜지스터(Tr)의 콜렉터, 이미터 간에 제7도의 회로에서 접속되어 있었던 제2의 공진 콘덴서(Cr2) 및 콘덴서(C12)를 없애고, 코일(L12)과 콘덴서 (C14)의 직열회로의 끝부분을 기준전위점(12) 접속하고, 보정 신호원(A)에 PWM(펄스폭 변조)의 신호를 수직동기의 신호로서 공급하는 구성으로 하고 있다. 그리고, PWM신호는 파형 정형회로(Dr)로서 적분등 정형 처리가 이루어져서 포물선 모양의 파형신호로 되고, 트랜지스터(Tr)의 베이스에 공급된다.
또, 제12도에서는 수평 출력 트랜지스터(Tr)의 콜렉터, 이미터간에 제7도의 회로에서 접속되어 있었던 제2의 공진 큰덴서(Cr2)를 없애고, 공진 콘덴서(Cr), 댐퍼 다이오드(Dd)를 수평 출력 트랜지드터(Tr)의 콜렉터, 기준 전위점 간에 대하여 병열 접속하고, 코일(L12)와 콘덴서 (C14)의 직열회로의 한 끝부분을 플라이 백 트랜스(T1)에 설치한 3차 감은 선(L3)에 접속하고 있다.

Claims (14)

  1. 제1전극, 제2전극 및 제3전극을 가지며, 상기 제1전극에 수평주기의 드라이브 펄스가 공급되고, 상기 제2전극이 코일(T1)을 통하여 직류전류(E)에 접속되고, 상기 제 3전극이 기준 전위점에 접속된 수평 출력트랜지스터(Tr)로서, 상기 수평출력 트랜지스터(Tr)의 상기 제2, 제 3전극간에 각각 병열로 접속된 댐퍼 다이오드(Dd), 공진 콘덴서(Cr1), 수평 편향 코일(Ly)을 갖는 수평 출력 회로에 있어서, 상기 수평 편향 코일(Hy) 및 수평 출력 트랜지스터(Tr)의 제3전극과의 사이에 직열 접속된 제2 및 제 3의 콘덴서(Cs1, Cs2)와; 상기 수평 출력 트랜지스터 (Tr)의 제2전극 및 기준전위점 간에 접속된 제4의 콘덴서 (Cr2) 와, 상기 제2, 제3의 콘덴서(Cs1, Cs2)의 접속점과 직류전류(E)간에 접속된 제3의 코일 및 제5의 콘덴서 로 된 직열회로(L12, C14)와, 상기 수평 출력 트랜지스터(Tr)의 제3전극 및 기준 전위점간에 상기 댐퍼 다이오드(Dd)와 역방향으로 직열 접속된 제2의 다이오드와, 상기 다이오드데 병열로 접속된 제6의 콘덴서로 된 병열회로(D11, C11)와, 상기 병열회로의 상기 제6의 콘덴서(C11)의 양단에 접속된 제4의 코일과 제7의 콘덴서로 된 평활회로(L11, C12)와, 이 평활회로의 상기 제7의 콘덴서(C12)에 병열로 접속되고, 수직 주기의 소정의 파형정보를 갖는 신호로서 제어되는 보정신호(A)를 구비하는 것을 특징으로 하는 수평 출력 회로.
  2. 제1항에 있어서, 상기 제4의 콘덴서(Cr2)는 공진 콘덴서이며, 상기 제1 및 제2의 콘덴서(Cs1, Cs2) 는 S자 왜곡 보정 콘덴서를 구비하는 것을 특징으로 하는 수평 출력회로.
  3. 제3항에 있어서, 상기 코일(T1)은 CRT에 고압을 공급하는 플라이 백 트랜스의 1차 감은선이며, 상기 1차 감은선에 상기 직류 전원(E)이 접속되고, 상기 접속점에 상기 제5의 콘덴서(C14)가 접속되어, 상기 제3의 코일(L12)가 제1의 콘덴서 (Cs1)과 제2의 콘덴서(Cs2)의 접속점에 접속되는 것을 특징으로 하는 수평 출력 회로.
  4. 제1항에 있어서, 보정신호원(A)는 수직 출력 수단으로부터의 수직펄스에 응답하여, 수직주기의 포물선 모양신호를 출력하는 파형 정형수단(Dr')과, 상기 파형 정형수단으로 부터의 포물선 모양신호에 공급되고, 상기 제7의 콘덴서(C12)와 병열로 제2전극, 제3전극간이 접속된 제2의 트랜지스터(Tr')를 포함하는 것을 특징으로 하는 수평 출력회로.
  5. 제 1항에 있어서, 보정신호원(A)의 상기 파형 정형수단(Dr')은 PWM에 응답하고, 상기 신호를 수직주기의 포물선 모양신호에 정형한 겻을 특징으로하는 수평 출력회로.
  6. 제1, 제2, 제 3의 전극을 가지며, 상기 제1전극에 수평주기의 드라이브 펄스가 공급되고, 상기 제2 전극이 코일(T1)을 통하여 직류전류(E)에 접속되고, 상기 제 3전극이 기준 전위점에 접속된 수평출력 트랜지스터(Tr)와, 상기 수평 출력 트랜지스터(Tr)의 상기 제2, 제 3전극간에 각각 병열 접속된 댐퍼 다이오드(Dd), 공진 콘덴서(Cr1), 수평 편향코일(Ly)을 갖는 수평 출력 회로에 있어서, 상기 수평 편향코일(Ly) 및 수평 출력 트랜지스터(Tr)의 제3전극과의 사이에 직열 접속된 제2, 제 3의 콘덴서 (Cs1, Cs2)와, 상기 제2, 제 3의 큰덴서(Cs1, Cs2)의 접속점과, 기준전위점 간에 접속된 제3의 코일 및 제5의 콘덴서로부터된 직열회로(L12, C14)와, 상기 수평 출력 트랜지스터(Tr)의 제3전극 및 기준전위점 간에 상기 댐퍼 다이오드(Dd)와 역방향으로 직열 접속된 제2의 다이오드와 상기 다이오드에 병열로 접속된 제6의 콘덴서로 된 병열회로(D11, C11)와, 상기 수평 출력 트랜지스터(Tr)의 제3전극의 한 끝부분이 접속된 제5의 코일(L11) 및 상기 제5의 코일(L11)의 다른끝과 기준 전위점간에 접속되고 수직주기의 소정의 파형을 갖는 신호로서 제어되는 보정 신호원(A)을 구비하는 것을 특징으로하는 수정 출력회로.
  7. 제6항에 있어서, 상기 제2 및 제3의 콘덴서(Cs1, Cs2)는 S자 왜곡 보정 콘덴서인 것을 특징으로 하는 수평 출력회로.
  8. 제6항에 있어서, 상기 쵸크 코일(T1)은 CRT에 고압을 공급하는 플라이 백 트랜스의 1차 코일인 것을 특징으로 하는 수평 출력회로.
  9. 제6항에 있어서, 상기 보정신호원(A)는 수직 출력수단으로 부터의 수직 펄스에 응답하여, 수직주기의 포물선 모양신호를 출력하는 파형 정형수단(Dr)과, 상기 파형 정청수단(Dr)으로부터의 신호가 공급되는 제1전극, 상기 제5의 코일(L11)에 접속된 제2전극 및 기준 전위점에 접속된 제3전극을 갖는 제2트랜지스터(Tr')를 포함하는 것을 특징으로 하는 수평 출력회로.
  10. 제6항에 있어서, 상기 보정신호욍(A)의 상기 파형 정형수단(Dr)은 PWM신호에 응답하고, 이 신호를 수직주기의 포물선 모양 신호로 정형하도록 한것을 특징으로 하는 수평 출력회로.
  11. 제1, 제2, 제3의 전극을 가지며, 상기 제1전극에 수평주기의 드라이브 펄스가 공급되고, 상기 제2 전극이 쵸크 코일(T1)을 통하여 직류전류(E)에 접속되고, 상기 제3전극이 기준전위점에 접속된 수평 출력 트랜지스터(Tr)와, 상기 수평 출력 트랜지스터(Tr)의 상기 제2전극과 기준전위점 간에 각각 병열로 접속 된 댐퍼 다이오드(Dd), 공진 콘덴서(Cr1)와, 상기 제2, 제3전극간과 병열로 접속된 수평 편향 코일(Ly)와를 갖는 수평 출력회로에 있어서, 상기 수평 편향 코일(Ly)와 수평 출력 트랜지스터(Tr)의 제3전극과의 사이에 직열 접속된 제2, 제3의 콘덴서(Cs1, Cs2)와, 상기 제2, 제3의 콘덴서(Cs1, Cs2)의 접속점과 상기 플라이 백 트랜스의 3차 코일간예 접속된 제3의 코일 및 제5의 콘덴서로 된 직열회로(L12, L14)와, 상기 수평 출력 트랜지스터(Tr)의 제3전극과 기준전위점 간에 접속된 상기 제1의 다이오드(Dd)는 제6의 콘덴서로 된 병열회로(D11, C11)와, 상기 병열회로의 상기 제6의 콘덴서 (C11)에 병열로 접속된, 제4의 코일과 제7의 콘덴서로 이루어진 평활회로(L11, C12)와, 상기 평활회로의 상기 제7의 콘덴서(C12)에 병열로 접속되고, 수직주기의 소정의 파형을 갖는 신호로서 제어된 보정신호원(A)를 구비하는 것을 특징으로 하는 수평 출력 회로.
  12. 제11항에 있어서, 상기 제2 및 제3의 콘덴서(Cs1, Cs2)는 S자 왜곡 보정 콘덴서인 것을 특징으로 하는 수평 출력회로.
  13. 제11항에 있어서, 상기 보정신호원(A)은 수직 출력수단으로 부터의 수직 펄스에 응답하고, 수직주기의 포물선 모양신호를 출력하는 파형 정형수단(Dr')과, 이 파형 정형수단으로부터외 신호가 제1전극에 공급되고, 상기 제7의 콘덴서(C12)에 병열로 제2, 제3전극간이 접속된 제2의 트랜지스터(Tr')을 포함하는 것을 특징으로 하는 수평 출력회로.
  14. 제11항에 있어서, 상기 보정신호원(A)의 상기 파형 정형수단(Dr')은 PWM신호에 응답하고, 이 신호를 수직주기의 포물선 모양신호로 정형하도록 한것을 포함하는 것을 특징으로하는 수평 출력회로.
KR1019890013868A 1988-09-26 1989-09-26 수평 출력회로 KR920007156B1 (ko)

Applications Claiming Priority (2)

Application Number Priority Date Filing Date Title
JP63240241A JPH0828827B2 (ja) 1988-09-26 1988-09-26 水平出力回路
JP63-240241 1988-09-26

Publications (2)

Publication Number Publication Date
KR900005774A KR900005774A (ko) 1990-04-14
KR920007156B1 true KR920007156B1 (ko) 1992-08-27

Family

ID=17056556

Family Applications (1)

Application Number Title Priority Date Filing Date
KR1019890013868A KR920007156B1 (ko) 1988-09-26 1989-09-26 수평 출력회로

Country Status (5)

Country Link
US (1) US4935675A (ko)
JP (1) JPH0828827B2 (ko)
KR (1) KR920007156B1 (ko)
DE (1) DE3927883A1 (ko)
GB (1) GB2223151B (ko)

Families Citing this family (7)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
GB9124745D0 (en) * 1991-11-21 1992-01-15 Rca Thomson Licensing Corp Inside barrel correction
DE4142651A1 (de) * 1991-12-21 1993-07-01 Philips Broadcast Television S Schaltung zur h-ablenkung fuer fernsehbild-wiedergabegeraete
US5742152A (en) * 1994-05-12 1998-04-21 Chuntex Eletronic Co., Ltd. Continuously rectifiable linearity coil circuit
JP3558690B2 (ja) * 1994-08-01 2004-08-25 株式会社東芝 水平出力回路
US5877599A (en) * 1996-10-11 1999-03-02 National Semiconductor Corporation Vertical and horizontal scanning correction system for video display
US5969486A (en) * 1997-01-16 1999-10-19 Display Laboratories, Inc. Detecting horizontal blanking time in cathode ray tube devices
US6717377B1 (en) * 2001-10-31 2004-04-06 Zilog, Inc. Circuit and method for reducing east-west geometry mismatch between the top and bottom of a raster display

Family Cites Families (10)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
NL152733B (nl) * 1973-02-01 1977-03-15 Philips Nv Schakelinrichting voor een van een beeldweergeefbuis voorziene beeldweergeefinrichting voor het opwekken van een zaagtandvormige afbuigstroom door een regelafbuigspoel, alsmede beeldweergeefinrichting voorzien van een dergelijke schakelinrichting.
GB1589639A (en) * 1978-05-30 1981-05-13 Philips Electronic Associated Television line output circuit
US4254365A (en) * 1979-10-01 1981-03-03 Rca Corporation Side pincushion correction modulator circuit
JPS5739102A (en) * 1980-08-19 1982-03-04 Takagi Kogyo Kk Production of permanent magnet
GB2104353A (en) * 1981-08-14 1983-03-02 Philips Electronic Associated Television line deflection arrangement
JPS6044862A (ja) * 1983-08-22 1985-03-11 Hitachi Ltd 分析カラムシステム
JPH0681267B2 (ja) * 1986-01-20 1994-10-12 株式会社日立製作所 水平出力回路
US4645985A (en) * 1986-02-26 1987-02-24 Rca Corporation S-correction circuit for a video display
GB8626316D0 (en) * 1986-11-04 1986-12-03 Rca Corp E-w raster correction circuit
JP2519732B2 (ja) * 1987-07-13 1996-07-31 株式会社東芝 水平出力回路

Also Published As

Publication number Publication date
GB2223151A (en) 1990-03-28
KR900005774A (ko) 1990-04-14
JPH0828827B2 (ja) 1996-03-21
DE3927883A1 (de) 1990-04-05
DE3927883C2 (ko) 1992-04-02
GB2223151B (en) 1993-04-28
US4935675A (en) 1990-06-19
GB8917469D0 (en) 1989-09-13
JPH0287873A (ja) 1990-03-28

Similar Documents

Publication Publication Date Title
JP2556305B2 (ja) 偏向回路
KR920005869B1 (ko) 동-서 핀쿳션 보정 수평편향회로
KR920007156B1 (ko) 수평 출력회로
EP0581154B1 (en) Raster distortion correction circuit
US4761586A (en) Linearity correction for multiple frequency video apparatus
JP2519732B2 (ja) 水平出力回路
EP0642261A2 (en) Voltage regulator for CRT electrode supply
KR100239076B1 (ko) Crt 전극 전원용 전압 부우스터
US4794307A (en) Raster distortion correction for a deflection circuit
EP0266997B1 (en) Raster corrected horizontal deflection circuit
EP1135927B1 (en) Dynamic s-correction
US4503367A (en) Deflection circuit with linearity correction
JP2519733B2 (ja) 水平出力回路
JP3479089B2 (ja) テレビジョン偏向装置
JP3082423B2 (ja) 水平偏向電流の制御回路およびその回路を備えた水平偏向回路と高電圧・水平偏向一体型回路と糸巻き歪補正回路
EP0266996B1 (en) Raster correction circuit
GB2098424A (en) Horizontal driver and linearity circuit
JP2892705B2 (ja) 水平出力回路
KR100194082B1 (ko) 음극선관의 수직 핀 쿠션 보정회로
EP1091569A2 (en) Raster distortion correction circuit
KR850000520B1 (ko) 귀선 펄스 직렬공진형 고압발생장치
JPH05244537A (ja) ビデオ表示装置用調整電源
JPS6025177Y2 (ja) テレビジョン受像機
GB2311708A (en) A horizontal deflection output circuit
JP2695849B2 (ja) 水平出力回路

Legal Events

Date Code Title Description
A201 Request for examination
G160 Decision to publish patent application
E701 Decision to grant or registration of patent right
GRNT Written decision to grant
FPAY Annual fee payment

Payment date: 20080725

Year of fee payment: 17

EXPY Expiration of term