KR920000417B1 - 연산처리장치 - Google Patents

연산처리장치 Download PDF

Info

Publication number
KR920000417B1
KR920000417B1 KR1019880014095A KR880014095A KR920000417B1 KR 920000417 B1 KR920000417 B1 KR 920000417B1 KR 1019880014095 A KR1019880014095 A KR 1019880014095A KR 880014095 A KR880014095 A KR 880014095A KR 920000417 B1 KR920000417 B1 KR 920000417B1
Authority
KR
South Korea
Prior art keywords
delimiter
data
instruction
storage means
read
Prior art date
Application number
KR1019880014095A
Other languages
English (en)
Other versions
KR890007158A (ko
Inventor
노리히로 히다까
신 이또오
데쓰야 사또오
마꼬도 기무라
Original Assignee
가시오 게이상기 가부시끼가이샤
가시오 다다오
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Priority claimed from JP62274966A external-priority patent/JP2671325B2/ja
Priority claimed from JP1987166280U external-priority patent/JPH0172647U/ja
Priority claimed from JP1987166281U external-priority patent/JPH0172648U/ja
Application filed by 가시오 게이상기 가부시끼가이샤, 가시오 다다오 filed Critical 가시오 게이상기 가부시끼가이샤
Publication of KR890007158A publication Critical patent/KR890007158A/ko
Application granted granted Critical
Publication of KR920000417B1 publication Critical patent/KR920000417B1/ko

Links

Images

Classifications

    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F7/00Methods or arrangements for processing data by operating upon the order or content of the data handled
    • G06F7/22Arrangements for sorting or merging computer data on continuous record carriers, e.g. tape, drum, disc
    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F9/00Arrangements for program control, e.g. control units
    • G06F9/06Arrangements for program control, e.g. control units using stored programs, i.e. using an internal store of processing equipment to receive or retain programs
    • G06F9/30Arrangements for executing machine instructions, e.g. instruction decode
    • G06F9/30003Arrangements for executing specific machine instructions
    • G06F9/30007Arrangements for executing specific machine instructions to perform operations on data operands
    • G06F9/30018Bit or string instructions
    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F9/00Arrangements for program control, e.g. control units
    • G06F9/06Arrangements for program control, e.g. control units using stored programs, i.e. using an internal store of processing equipment to receive or retain programs
    • G06F9/30Arrangements for executing machine instructions, e.g. instruction decode
    • G06F9/32Address formation of the next instruction, e.g. by incrementing the instruction counter
    • G06F9/322Address formation of the next instruction, e.g. by incrementing the instruction counter for non-sequential address
    • G06F9/325Address formation of the next instruction, e.g. by incrementing the instruction counter for non-sequential address for loops, e.g. loop detection or loop counter

Landscapes

  • Engineering & Computer Science (AREA)
  • Theoretical Computer Science (AREA)
  • Software Systems (AREA)
  • General Engineering & Computer Science (AREA)
  • Physics & Mathematics (AREA)
  • General Physics & Mathematics (AREA)
  • Computer Hardware Design (AREA)
  • Advance Control (AREA)
  • Executing Machine-Instructions (AREA)
  • Information Retrieval, Db Structures And Fs Structures Therefor (AREA)

Abstract

내용 없음.

Description

연산처리장치
제1도는 연산처리장치(1)를 구비하여서된 데이터 처리장치의 전체 구성도.
제2도는 데리미터 검출회로(14)의 상세구성도.
제3a,b,c도는 1개의 인스트럭션에서 처리되는 데이터 메모리(2)내의 데이터 표시도이고, 지정 데리미터에서 구분되는 데이터를 처리단위로 하는 것이다.
제4도는 데리미터 검출회로(31)의 타의 구성 예시도.
제5a,b,c도는 1개의 인스트럭션에서 처리되는 데이터 메모리(2)내의 데이터 표시도이고, 지정 데리미터에서 구분되는 복수단위분의 데이터를 처리단위로 한다.
제6a,b도는 1개의 인스트럭션에서 처리되는 데이터 메모리(2)내의 데이터 표시도이고, 지정 데리미터에서 구분되는 데이터를 처리단위로 하고, 그 데이터의 길이의 상한치를 지정한 경우의 예이다.
종래에 오피스 컴퓨터등을 구성하는 중앙연산처리장치는, 1개의 인스트럭션에서 고정길이의 1바이트 단위에서 전송이나 연산등의 처리를 하도록 하였다.
그런데, 화일은 1레코드를 최소단위로 하여 입출력이되며, 또한 1레코드는 복수의 필드로 되어 있다. 통상 필드는 복수의 바이트로 구성되어 있고, 레코드내의 데이터의 갱신은 필드를 최소단위로 하여 행하여진다. 따라서 화일의 데이터처리에 있어서는, 복수 바이트 단위에서 처리가 되는 일이 많다.
이와 같이 종래의 중앙연산처리장치는, 1개의 인스트럭션에서 고정 길이의 1바이트 단위에서만 처리를 할 수 있게 되므로 파일링에 있어 필드단위나 레코드 단위로 데이터 처리를 할 경우에는 복수 명령으로 된 서브루틴 프로그램을 작성하여 처리하여야만 되었었다.
이때문에, 프로그램 작성을 위한 작업시간이 길어지고, 더구나 처리속도가 늦어지는 결점이 있었다.
본 발명의 과제는 1개의 인스트럭션에서 임의의 길이의 데이터를 처리할 수가 있고, 이것에 의하여 처리속도를 대폭 향상시키고져 하는 것이다
본 발명은 오피스 컴퓨터등을 구성하는 연산 처리장치에 있어서, 데이터 및 데이터의 구획을 표시함과 함께 처리의 우선 순위의 중요도 결정을 표시하는 데리미터를 데이터 기억수단에 기억시켜 두고, 이 데이터 기억수단에서 순차로 판독되는 데이터를 인스트럭션에 따라서 처리하고 있을 경우에, 그 인스트럭션에 대응하여 지정된 데리미터와 데이터 기억수단에서 판독된 데리미터와를 비교하고, 판독된 데리미터가 지정 데리미터와 일치된때에 상기 인스트럭션에 따른 처리를 종료하도록 된 것이다.
본 발명에 의하면, 데리미터로 구분되는 임의의 길이의 데이터 전송이나 연산등을 1개의 인스트럭션으로 하는 것이 가능하게 되어, 데이터의 처리 속도가 향상됨과 동시에 데이터 처리를 위한 프로그램작성도 용이하게 된다.
이하에서 본 발명의 일 실시예에 대하여 설명한다. 제1도는 데이터 처리장치의 전체 구성도이다. 도면중 1은 가변길이 데이터의 전송, 비교, 연산등을 하는 연산처리장치이다. 2는 가변길이 데이터를 기억하는 데이터 메모리이고, 가변길이 데이터는 데이터의 구획을 표시하는 코오드인 데리미터에 의하여 구분되어 있다.
3은 연산처리장치(1)에 대한 인스트럭션을 기억하는 프로그램 메모리이다. 4는 프로그램 메모리(3)내의 인스트럭션을 연산처리장치(1)에 설정하는 이외에, 도시되지 않은 입출력 기기의 제어를 함과 함께, 이들의 입출력 기기와의 사이에서 데이터의 수수를 하는 마이크로 프로세서이다. 상기 연산처리장치(1), 데이터 메모리(1), 프로그램 메모리(3), 마이크로 프로세서(4)는 공통의 어드레스 버스 AB 및 데이터 버스 DB에 의하여 접속되었다.
상기 연산처리장치(1)에 있어서, 인스트럭션 레지스터(11)는 어드레스 버스 AB, 데이터버스 DB를 개재하여 접속된 프로그램 메모리(3)에서 판독된 인스트럭션을 기억하는 레지스터이고, 이 인스트럭션 레지스터(11)에 격납된 오페레이션 코오드는 명령디코더(12)에, 어드레스 경신방향은 어드레스 발생회로(13)에 지정 데리미터는 데리미터 검출 회로(14)에 공급된다.
명령 디코더(12)는 입력되는 오페레이션 코오드를 해독하고, 그 디코더 결과에 기준하는 출력신호를 제어회로(15) 및 ALU(18)에 부여한다.
더우기 제어회로(15)는 명령디코더(12)에 의하여 해독된 명령을 실행하기 위하여 필요한 각종의 제어신호를 출력함과 함께, 실행 사이클마다 제어신호 a를 어드레스 발생회로(13), 카운터(22)에 출력한다.
어드레스 발생회로(13)는 제어회로(15)에서 출력되는 제어신호 a에 응답하여 실행 사이클마다에, 리이드 어드레스, 라이트 어드레스를 인스트럭션 레지스터(11)에서의 어드레스 갱신 방향에 따라서 잉크리멘트 또는 디크리멘트 하는 것으로서, 이것에 의하여 생성된 어드레스는 어드레스 버스 AB를 개재하여 상기 데이터 메모리(2)에 공급된다. 데이터 메모리(2)에서 어드레스 발생회로(13)의 리이드 어드레스에 의하여 지정된 데이터가 판독되면, 데이터 버스 DB를 개재하여 리이드 버퍼(16)에 격납된다.
또한, 데이터 메모리(2)에서 어드레스 발생회로(13)의 라이트 어드레스에 의하여 지정된 데이터가 판독되면, 데이터 버스 DB를 개재하여 리이드 버퍼(17)에 격납된다. 더우기, 인스트럭션 레지스터(11)에 격납된 오페레이션 코오드가 산술 논리 연산 명령과 같이 피연산 데이터와 연산 데이터의 연산을 하는 명령이라면, 리이드 버퍼(16)에 피연산 데이터, 리이드 버퍼(17)에 연산 데이터가 세트된다.
이 경우, 리이드 버퍼(16)(17)내의 피연산 데이터, 연산데이터는 ALU(논리연산회로(18))에 입력되어 ALU(18)는 명령 디코더(12)에서의 연산 명령에 따라서 연산을 하고, 그 연산 결과는 데이터 버스 버퍼(19)에 끼워진 후에 데이터 버스 DB를 통하여 데이터 메모리(2)에 공급되고, 어드레스 발생회로(13)의 라이트 어드레스에 의하여 지정되는 어드레서 영역내에 기입된다.
한편 인스트럭션 레지스터(11)의 오페레이션 코드가 지정하는 명령이 전송 명령일 경우에는, 어드레스 발생회로(13)의 리이드 어드레스에 의하여 지정된 데이터가 데이터 메모리(2)에서 판독되어서 리이드 버퍼(16)에 세트된다. 그리고 다음에 어드레스 발생회로(13)에서 라이트 어드레스가 출력되어, 리이드버퍼(16)에 세트되어 있는 데이터가 ALU(18), 데이터 버스버퍼(19)를 통하여 데이터 메모리(2)에 공급되면, 그 데이터는 라이트 어드레스에 의하여 지정되는 어드레스 영역내에 기입된다.
데리미터 검출회로(14)는 인스트럭션 레지스터(11)에 기억되어 있는 지정 데리미터 또는 데리미터 설정 레지스터(16)에 세트되어 있는 데이터(데리미터)와를 비교하고, 그 비교결과에 따라서 양 데리미터가 일치된 경우는 검출신호 b를 출력하고, 제어회로(15)에 부여한다. 지정 데리미터에서 우선 순위가 높은 데리미터가 검출된 경우는 검출신호 f를 출력하고, 제어회로(15) 및 스테이더스 버퍼(21)에 주어진다.
제어회로(15)는 데리미터 검출회로(14)에서 검출신호 b가 입력될때마다 세렉트 회로(24)를 통하여 카운터(22)에 대하여 제어신호 c를 출력한다. 카운터(22)는 감산 카운터에 의하여 구성되며, 미리 임의의 값이 설정 가능한 것으로서, 제어회로(15)에서 제어신호 또는 상기 제어신호 a가 입력될때마다 그 값이 마이너스[1]식 감산된다.
그리고, 카운터(22)의 계산치는 제로 검출회로(23)에 이송되어, 그 값이 [0]이 되었는가 여부가 검출된다. 이 제로 검출회로(23)에서 [0]이 검출되면 제로 검출회로 S를 제어회로(15), 스테이더스 버퍼(21)에 주어진다. 제어회로(15)는 제로 검출회로(23)에서 제로검출 신호 S 또는 상기 데리미터 검출회로(14)에서 검출신호 f가 입력되면, 명령어를 실행시키기 위한 제어신호의 출력을 종료함과 함께, 종료신호 e를 마이크로 프로세서(4)에 출력하고, 프로그램메모리(3)에서의 다음의 인스트럭션의 판독 지정을 한다.
다음은, 본 실시예에서 취급하는 데리미터에 대하여 설명한다. 데리미터는 데이터 메모리(2)내의 데이터의 구획을 표시함과 함께 처리의 우선 순위의 무게 결정을 표시하는 것으로서, 다음의 4종류가 있다.
Figure kpo00001
……… 트럭엔드
[ ……… 레코드 스타트
Figure kpo00002
……… 워드엔드(수치용)
Figure kpo00003
……… 워드엔드(캐럭터용)
더우기, 각 데리미터는 1바이트 구성에서 16진코드에 의하여 표현되며, 트럭엔드는 “FF”, 레코드 엔드는 “FE”, 수치용 워드엔드는 “FD”, 케럭터용 워드엔드는 “00”에 대응하고 있다.
이러한 4종류의 고정데리미터이외로, 본 실시예에 있어서는, 데리미터 설정 레지스터(20)에 임의의 데리미터를 설치할 수가 있어, 이 설정데리미터를 가산하여 5종류의 데리미터가 있다. 그리고, 이5종류의 데리미터에는 이하의 우선순위가 부여되어 있다.
즉, 우선순위는 높은 것부터 (1) 트럭엔드, (2) 레코드 스타트, (3) 2종류의 워드엔드, (4) 데리미터 설정 레지스터(2)내의 설정 데리미터의 순으로, 이것은 고정적인 순위인 것이다. 더우기 수치용 워드엔드, 캐럭터용 워드엔드의 우선순위는 동일하다.
또, 인스트럭션 레지스터(11)의 지정 데리미터에 설정되는 코드는 2비트 구성의 2진 코드에 의하여 표현되고 “11”는 트럭엔드, “10”은 레코드 스타트, “01”은 워드엔드(수치용), “00”은 워드엔드(캐럭터용)를 표시하고, 주기억장치내의 데이터의 구획을 표시하는 1바이트 구성의 16진 코오드로 표현되는 데리미터 “FF”, “FE”, “FD”, “00”과 대응하게 부여되어 있다.
데리미터 검출회로(14)에는 제2도에 도시된 바와 같이 인스트럭션 레지스터(11)에서의 지정 데리미터가 공급되는 4개의 일치회로 (14-1)-(14-4)와, 리이드버퍼(16)에서의 판독 에리미터가 공급되는 5개의 일치회로(14-5)-(14-9)가 설치되어 있다. 그리고, 4개의 일치회로(14-1)-(14-4)에는 대응하는 “00”-“11”의 고정데리미터가 공급되고 있고, 각 고정데리미터는 2비트 구성의 2진 코드에 의하여 표현되고 있다.
그리하여 일치회로(14-1)-(14-5)는 인스트럭션 레지스터(11)에서의 지정 데리미터(2진 코오드의 “00”, “01”, “10”, “11”중 지정된 코오드)와의 일치를 검출한 때에 일치신호 C1-C4의 어느 1개의 신호를 출력하고, 비교회로(14-10)에 부여한다. 이 경우 일치회로(14-1), (14-2)의 출력은 와이어드오어 되어 있다.
또한 비교회로(14-10)에는 데리미터 설정 레지스터(20)에 임의의 데리미터가 설정되어 있을 경우에 데리미터 설정 레지스터(20)에서 출력되는 설정있음의 신호 Co가 입력되어, 일치회로(14-1)-(14-4)의 출력과 합쳐서 4비트 구성의 데이터 B로서 입력된다. 더우기 이 4비트 데이터 B의 각 열은 우선 순위에 대응하여 “1, 2, 3, 8”의 중요도가 결정되어, 설정되어 있음의 신호 Co는 중요도 “1”, C1OrC2는 중요도 “2”, C3는 중요도 “4”, C4는 중요도 “8”에 대응하고 있다.
또한 리이드 버퍼(16)에서의 판독 데리미터가 입력되는 5개의 일치회로(14-5)-(14-9)의 타방에는 1바이트 구성으로 16진 코오드에 의하여 표현되는 일치 검출용의 코오드가 입력된다. 즉 일치회로(14-5)에는 데리미터 설정 레지스터(20)내의 설정 데리미터 코오드, 일치회로(14-6)에는 캐럭터용 워드엔드를 표시하는 “00”코오드, 일치회로(14-7)에는 수치용 워드엔드를 표시하는 “FD”코오드, 일치회로(14-8)에는 레코드 스타트를 표시하는 “FE”코오드, 일치회로(14-9)에는 트럭엔드를 표시하는 “FF”코오드가 입력되어 있다.
그리고, 일치회로(14-5)-(14-9)에는 리이드 버퍼(16)에서의 판독 데리미터와의 일치를 검출할때에 일차신호 d0, d1, …d4를 출력하고 d1…d4를 출력하고, 비교회로 14-10에 부여한다. 이 경우 일치회로(14-6)-(14-7)의 출력은 와이어드오어되어 있다. 따라서 비교회로(14-10)에는 일치회로(14-5)-(14-9)의 출력이 4비트의 데이터 A로 하여 입력되었다. 더우기, 이 4비트 데이터 A 의 각 열은 데리미터 우선순위에 대응하여 “1, 2, 4, 8”의 중요도가 결정되어, 일치신호 d0는 중요도 “1”, d1or d2는 중요도 “2”, d3는 중요도 “4”, d4는 중요도 “8”에 대응하고 있다.
비교회로(14-10)는 데이터 A와 데이터 B와를 비교하고, 그 결과, A-B=0인때 검출신호 b를, A-B〉0인때 검출신호 f를 출력한다.
[동작 1]
데이터 메모리(2)내의 소정의 어드레스 위치를 선두로하여 기억되고 있는 임의의 길이의 가변 길이 데이터를 데리미터로 구획된 단위로 수송할 경우에 대하여 다음에서 기술한다.
이 전송은 1개의 인스트럭션의 지정을 가능하고, 이하 이 인스트럭션에 의한 전송 동작을 설명한다.
프로그램 메모리(3)에는 다수의 인스트럭션이 기억되고, 이것이 마이크로 프로세서(4)에 의하여 순번으로 판독되어서 연산처리장치(1)에 설정되고, 연산처리장치(1)를 동작시킨다.
상기 인스트럭션은, 오페레이션 코오드, 어드레스 갱신방향, 지정 데리미터, 리이드어드레스의 초기치, 라이트 어드레스의 초기치등으로 되었다. 상기 오페레이션 코오드, 어드레스 갱신 방향, 지정 데리미터는 인스트럭션 레지스터(11)에, 상기 어드레스의 각 초기치는 어드레스 발생회로(13)에 설정된다. 더우기, 이 예에서는, 카운터(22)로의 계수치의 설정은 행하여지지 않으며, 따라서, 카운터(22) 및 제로검출회로(23)는 동작하지 않고, 제로검출회로(23)에서의 제로 검출신호 S도 출력되지 아니한다.
이제 제3도에 도시한 바와 같이, 데이터 메모리(2)내에 기억되는 데이터 d(d는 1바이트 구성으로 16진 코오드에 의하여 표현된다)를 각종의 데리미터(캐럭터용 워드엔드, 레코드 스타트, 트럭엔드)로 소정의 단위에 구획되어서 데이터 메모리(2)내에 기억되어 있다. 이하의 설명에서는 인스트럭션 레지스터(11)내에 세트된 오페레이션 코오드는 전송 명령인 것으로 한다.
이 경우, 어드레스 발생회로(13)에서의 리이드 어드레스에 의하여 판독된 데이터 메모리(2)내의 데이터는 리이드 버퍼(16)에 세트된다.
이어서 어드레스 발생회로(13)에서 라이트 어드레스가 출력되어, 리이드 버퍼(16)내의 데이터가 판독되어서 데이터 메모리(2)의 지정 어드레스 영역에 기입된다. 이 경우 리이드 버퍼(16)내의 데이터는 데리미터 검출 회로(14)에도 보내지지만, 그 데이터가 데리미터가 아니면 데리미터 검출회로(14)에서 검출신호 b 또는 f는 출력되지 않고, 제어회로(15)는 전송 명령을 실행시키기 위한 제어신호를 실행 사이클마다에 재차 출력하고, 제어신호 a에 의하여 어드레스 발생회로(13)의 각 어드레스를 갱신하고, 데이터 메모리(2)내의 다음 데이터가 리이드 버퍼(16)에 세트된다.
이와같은 데이터 전송의 실행중에 데이터 메모리(2)에서 판독된 데리미터가 리이드 버퍼(16)에 세트되어 있는 상태에 있어서, 데리미터 검출회로(14)는 인스트럭션 레지스터(11)에서의 지정 데리미터 또는 데리미터 설정 레지스터(20)에서의 설정 데리미터와 리이드 버퍼(16)에 세트되어 있는 데리미터와를 비교하고, 그 결과, 지정 데리미터 또는 설정 데리미터 보다도 높은 우선순위이거나 동일의 우선 순위의 데리미터가 리이드 버퍼(16)에 세트된 때에는 검출신호 f 또는 b를 출력한다.
지금, 인스트럭션 레지스터(11)내의 지정 데리미터가 캐럭터용 워드엔드[
Figure kpo00004
]에 대응하는 데리미터 “0”이고, 그리고 리이드 버퍼(16)에 그것과 동일한 데리미터[
Figure kpo00005
]가 판독된 것으로 한다. 이 경우, 데리미터 검출회로(14)에 있어서는, 일치 회로(14-1)(14-6)에서 각각 일치신호 c1, d1이 출력되기 때문에 데이터 A, B가 각각 [2]가 되고, 비교회로(14-10)에서 검출신호 b가 출력된다. 이 검출신호 b가 제어회로(15)에 부여되면, 제어회로(15)는 전송명령의 실행을 종료하고, 종료신호 e을 출력한다. 이것에 의하여 다음의 인스트럭션이 인스트럭션 레지스터(11) 및 어드레스 발생회로(13)에 세트된다. 이와 같이 지정 데리미터가 캐럭터용 워드 엔드일 경우, 제3a도에 도시된 바와 같이 데이터 메모리(2)에서 최초로 그 데리미터가 판독되어서 리이드 버퍼(16)에 세트된 경우에 전송 명령의 실행이 종료되기 때문에, 이 데리미터에서 구획된 데이터 길이를 단위로 하는 데이터 전송이 실행된다. 또, 상기 리이드버퍼(16)에 데리미터[
Figure kpo00006
]보다도 우선 순위의 높은 데리미터 [(] 또는 [
Figure kpo00007
]가 판독인 경우에는 비교회로(14-10)에서 검출신호 f가 출력되어 전송명령의 실행을 종료한다.
다음에, 인스트럭션 레지스터(11)내의 지정 데리미터가 레코드 스타트[(]에 대응하는 데리미터 “10”일 경우 데이터 메모리(2)에서 캐럭터용 워드엔드의 데리미터[
Figure kpo00008
]가 판독되었다 하여도 데리미터 검출회로(14)에 있어서는 일치회로(14-3)(14-6)에서 일치신호 c3, d1이 출력되기 때문에 데이터 A는 [2], 데이터 B는 [4]가 된다. 즉, 지정 데리미터 보다도 리이드 버퍼(16)에 세트된 데리미터측이 우선 순위가 낮기 때문에, 비교회로(14-10)에서는 검출신호 b 또는 f가 출력되지 않고, 그 결과, 데이터 전송처리는 반복 실행된다.
그리하여, 데이터 메모리(2)에서 최초의 레코드 스타트를 표시하는 데리미터[(]가 판독되어서 리이드 버퍼(16)에 세트되면 데리미터 검출회로(14)에 있어서는, 일치회로(14-3)(14-8)에서 일치신호 c3, d3가 출력되기 때문에 데이터 A, B가 각각 [4]가 되어, 비교회로(14-10)에서 검출신호 b가 출력된다.
이때문에 지정 데리미터가 레코드 스타트이면, 제3b도에 도시한 바와 같이 데이터 메모리(2)에서 최초에 레코드 스타트를 표시한 데리미터가 판독될 경우에, 전송 명령의 실행이 종료하고, 이 데리미터에서 구획된 데이터 길이를 단위로 하는 데이터 전송이 된다. 또한, 데리미터[(]보다도 우선 순위가 높은 데리미터[
Figure kpo00009
]가 리이드 버퍼(16)에 판독된 경우도 전송 명령의 실행을 종료한다.
동일하게 인스트럭션 레지스터(11)내의 지정 데리미터가 트럭엔드[
Figure kpo00010
]에 대응하는 데리미터 “11”인 경우에 데이터 메모리(2)에서 그 데리미터[
Figure kpo00011
]가 판독되면, 데리미터 검출회로(14)에 있어서 일치회로(14-4)(14-9)에서 일치신호 c4, d4가 출력되기 때문에 데이터 A, B가 각기 [8]이 되어, 비교회로(14-10)에서 검출신호 b가 출력된다.
따라서, 제3c도에 도시한 바와 같이 트럭엔드의 데리미터에서 구획된 데이터 길이를 단위로 데이터 전송이 이루어진다.
이와 같이 4종류의 고정 데리미터 중의 그 어느것인가의 데리미터를 인스트럭션 레지스터(11)내의 인스트럭션에 대응하여 지정하여 두면, 1개의 인스트럭션 예를 들면 전송명령에 의하여 임의의 길이의 데이터를 단위로 하는 데이터 전송이 가능하게 된다.
또한, 임의의 코오드에 의하여 데리미터 설정 레지스터(20)에 임의의 데리미터를 설정한 경우에는 데리미터의 종류를 고정 데리미터와 합쳐서 5종류로 증대할 수가 있는 동시에 설정 데리미터에서 구획된 데이터를 다시 복수의 블록으로 분할 할 수가 있고, 이 블록을 단위로 하는 데이터 전송이 가능하게 된다.
더우기, 워드엔드의 데리미터를 수치용, 캐럭터 용으로 구분하고, 우선 순위를 동일하게 하는 것에 의하여 데리미터 코오드를 판단하는 것만으로 데이터의 종류를 판단할 수가 있는 동시에 수치와 캐럭터가 혼재된 데이터일지라도 우선순위를 동일하게 하였기 때문에 동일의 처리단위로하여 처리할 수가 있다.
더우기 인스트럭션이 연산명령이나 논리 연산 명령일 경우에는, 주기억장치의 연속되는 어드레스에 기억되어 있는 연산데이터와 피연산 데이터와에 기준하여 연산이 실행되지만, 이 경우에 있어서도 데리미터 단위에서 처리가 실시되는 것은 데이터 전송의 경우와 같다.
제4도는 데리미터 검출회로(31)의 타의 예를 표시한 구성도이다.
더우기, 본 예는 4종류의 데리미터를 임의의 코오드에 의하여 설정 가능함과 동시에, 그들의 우선 순위도 임의로 설정가능하게 한 것이다.
즉 데리미터 설정 레지스터(31-1)-(31-4)는 4종류의 데리미터가 설정되는 레지스터에서, 그 설정 데리미터는 대응하는 일치회로(31-5)-(31-8)에 공급된다. 이 일치회로(31-5)-(31-8)는 제2도에서 도시한 리이드 버퍼(16)에서의 데리미터와의 일치를 검출한 경우에 일치 신호를 출력하고, 비교회로(31-13)에 부여한다.
이 4비트 데이터 A의 각 열은 우선순위에 대응하여 “1, 2, 4, 8”의 중요도가 결정되며, 일치회로(31-5)의 출력은 중요도 “1” …일치회로(31-8)의 출력은 중요도 “8”에 대응하고 있다.
또한, 제1도에서 도시한 인스트럭션 레지스터(11)에서의 지정 데리미터 “00”-“11”이 공급되는 일치회로(31-9)-(31-12)는 상기 제1실시예와 동일하지만, 본 실시예에 있어서 일치회로(31-9)-(31-12)에서의 4비트 데이터 B의 각 열은 우선 순위에 대응하여 “1, 2, 4, 8” :의 중요도가 결정되어, 일치회로(31-9)의 출력은 중요도 “1”…일치회로(31-12)의 출력은 중요도 “8”에 대응하고, 비교회로(31-13)에 공급된다. 또, 비교회로(31-13)은 상기 실시예와 동일하게, 데이터 A, B를 비교하고, A-B=0인때 검출신호 b를, A-B〉o 인때 검출신호 f를 출력한다.
이와 같이 구성된 4종류의 데리미터를 임의의 코오드에 의하여 설정 가능함과 함께 그들의 우선 순위도 임의로 설정 가능하게 된다.
더우기, 인스트럭션 중의 지정 데리미터의 코오드와 데이터중의 데리미터의 코오드는 동일한 코오드를 사용하여도 되고, 동일한 코오드는 사용하지 않아도 된다. 동일한 코오드를 사용하지 않을 경우는 지정 데리미터에 사용하는 데리미터의 코오드와 데이터 중에서 사용하는 데리미터의 코오드를 미리 대응시켜 두고, 데리미터 검출회로(14)의 검출시에, 상기 대응관계에 기준하여 양 데리미터의 검출을 한다.
[동작 Ⅱ]
다음에 데리미터로 구획된 가변 길이의 데이터를 1단위로 하여, 임의 복수 단위분의 가변 길이의 데이터를 1개의 인스트럭션으로 전송할 경우의 동작에 대하여 설명한다.
이 경우의 인스트럭션의 내용은 상술한 동작 Ⅰ에 있어서의 인스트럭션에 부가하여, 전부가변길이 데이터의 단위 수가 포함된다. 이 단위수는 마이크로 프로세서(4)에 의한 인스트럭션의 설정시에, 카운터(22)에 설정된다.
이제, 인스트럭션 레지스터(11)내의 오페레이션코오드가 단위수지정의 전송명령이고, 지정 데리미터가 캐럭터용 워드엔드[
Figure kpo00012
]를 표시한 데리미터이며, 그리고, 리이드 버퍼(16)에 그것과 같은 데리미터[
Figure kpo00013
]가 판독된 것으로 한다.
이 경우, 데리미터 검출회로(14)는 검출신호 b를 출력하고, 제어회로(15)에 부여한다.
그러면 제어회로(15)에서는 데크리멘트 신호 C가 출력되므로, 카운터(22)의 값이 마이너스[1]되어서 [2]가 된다.
따라서, 이 경우에는 제로검출회로(23)에서 제로 검출회로 s가 출력되지 아니한다. 더우기, 세렉트 회로(24)는 오페레이션 코오드가 단위 수지정의 전송명령이라면 데크리멘트 신호 C를 출력한다. 제어회로(15)는 전송명령을 재차 실행시키기 위하여 제어신호를 재차 출력한다.
그리고 데이터메모리(2)에서 2개째의 데리미터(캐럭터용 워드엔드)가 판독되면, 데리미터 검출회로(14)에서 재차 검출신호 b가 출력되는 결과, 카운터(22)의 값은 [1]이 된다.
이 경우에 있어서도 제로 검출회로(23)에서는 제로 검출신호가 출력되지 않으므로, 전송명령을 재차 실행한다. 그리하여, 데이터 메모리(2)에서 3개째의 데리미터(캐럭터용 워드엔드)가 판독되면, 카운터(22)의 값이 [0]가 되기 때문에, 제어회로(15)는 제로검출회로(23)에서 출력되는 제로검출신호 S에 응답하여 현재 실행중의 전송 명령을 종료시키고, 종료 신호 e를 출력한다.
이것에 의하여 프로그램 메모리(3)에서 판독된 다음의 인스트럭션이 인스트럭션 레지스터(11) 및 어드레스 발생회로(13), 카운터(22)에 세트된다. 이와 같이 지정 데리미터가 캐럭터용 워드엔드일 경우, 제5a도에 도시한 바와 같이 데이터 메모리(2)에서 그 데리미터가 3회 판독되면, 전송 명령의 실행이 종료되기 때문에, 이 3개째의 데리미터로 구획된 데이터 길이를 단위로 하는 데리미터 전송이 된다.
또한 인스트럭션 레지스터(11)내의 지정 데리미터가 레코드 스타트일 경우, 데이터 메모리(2)에서 캐럭터용 워드엔드 데리미터가 판독되었다 하여도 이 경우에는 지정 데리미터 보다도 리이드 버퍼(16)에 세트된 데리미터의 우선 순위가 낮기때문에 데리미터 검출회로(14)에서 검출신호 b, f는 출력되지 않고, 카운터(22)의 값은 초기치[3]대로 되어있다. 그리하여 데이터 메모리에서 레코드 스타트의 데리미터가 판독될때마다에 데리미터 검출회로(14)에서 검출신호 b가 출력되어 카운터(22)의 값이 마이너스 [1]식 감산되어간다.
그리고 데이터 메모리(2)에서 3회 레코드 스타트의 데리미터가 판독되면, 카운터(22)의 값이 [0]이 되기 때문에, 이 시점에서 전송 명령의 실행이 종료하고, 제5b도에 표시한 바와 같이 이 3번째의 데리미터로 구획된 데이터 길이를 단위로 하는 데이터 전송이 이루어진다.
이 경우, 제5c도에 도시한 바와 같이 데이터 메모리(2)에서 3번째의 레코드 스타아트를 도시한 데리미터가 판독되기 전에 이 데리미터 보다도 우선 순위가 높은 레코드 스타아트를 표시하는 데리미터가 판독되면, 데리미터 검출회로(14)에서 검출신호 f가 제어회로(15) 및 스테이더스 버퍼(21)에 출력되기 때문에, 이 시점에서 카운터(22)의 값에 불구하고 전송 명령의 실행이 종료된다. 따라서, 이 레코드 스타아트의 데리미터에서 구획된 데이터 길이를 단위로 하는 데이터 전송이 이루어진다.
더우기, 스테이더스 버퍼(21)는 명령의 실행이, 제로 검출회로(23)에서의 [0]검출로 종료될 것인가, 그 스테이더스를 데이터로 하여 기억하여 두는 것으로, 마이크로 프로세서(4)에서의 액세스에 의하여 데이터 버스 DB를 통하여 판독된다.
이와같이 4종류의 고정 데리미터중의 어느 것인가의 데리미터를 인스트럭션 레지스터(11)내의 인스트럭션에 대응하여 지정하고, 또 카운터(22)내의 임의의 값을 설정해 두면 1개의 인스트럭션 예를들면, 전송 명령에 의하여 임의의 길이의 데이터를 단위로 하는 데이터 수송이 가능하게 된다.
또한, 임의의 코오드에 의하여 데리미터 설정 레지스터(20)에 임의의 데리미터를 설정한 경우에는, 데리미터의 종류를 고정 데리미터와 합쳐서 5종류로 증대할 수가 있는 동시에, 설정 데리미터의 우선 순위가 가장 낮기 때문에 워드엔드의 데리미터 구획된 데이터를 다시 복수의 블록으로 분할할 수가 있고, 이 블록을 단위로 하는 데이터 전송이 가능하게 된다.
이 예에 따르면 인스트럭션내에 명령의 실행의 종료를 지시하는 데리미터를 설치하여, 판독된 데이터 중에 상기 데리미터가 검출되기까지 명령의 실행을 반복하게 되었음으로, 데리미터로 구분되는 임의의 길이의 데이터의 전송이나 연산등을 한개의 인스트럭션으로 실행하는 것이 가능하게 되어, 데이터의 처리속도가 향상되는 동시에 데이터 처리를 위한 프로그램 작성도 용이하게 된다. 더우기 계수수단이 특정치에 도달하기까지, 동일의 데리미터로 구획된 데이터를 복수 블록분을 처리할 수가 있기 때문에 처리속도가 향상됨과 함께, 데이터의 블록 범위를 임의로 지정할 수 있다.
[동작 Ⅲ]
다음에 데리미터로 구분된 단위로 가변길이 데이터를 전송할 경우에 전송하는 데이터의 길이의 상한치를 지정하여 전송할 경우의 동작에 대하여 설명한다.
이 경우의 인스트럭션의 내용은 상술한 동작 Ⅰ에 있어서의 인스트럭션에 첨가하여 상기 가변 길이 데이터의 길이의 상한치가 포함된다. 이 상한치는 예를들면 바이트수로 표시되며, 마이크로 프로세서에 의한 인스트럭션의 설정시에, 카운터(22)에 설정된다.
더우기, 상기 상한치는 프로그램의 에러나 하드웨어에 의한 에러를 위하여 전송 명령등이 종료되지 않게 되어, 데이터 메모리(2)내의 데이터가 파괴되는 등의 악영향을 방지하기 위하여 지정되는 것으로서, 전송 명령의 경우에는 데리미터로 구획되는 데이터의 바이트수의 상한치인 것이다.
이제 인스트럭션 레지스터(11)내의 오페레이션 코오드가 상한치 지정의 전송 명령이고, 상한치로서 예를 들면 [20]바이트가 카운터(22)에 설정되어 있는 것으로 한다.
우선 어드레스 발생회로(13)에서의 리이드 어드레스에 의하여 데이터 메모리(2)에서 1바이트째의 데이터가 판독되어 리이드 버퍼(16)에 세트된다.
이어서, 어드레스 발생회로(13)에서 라이트 어드레스가 출력되어, 리이드 버퍼(16)내의 데이터가 판독되어서 데이터 메모리(2)의 지정 어드레스 영역에 가입된다. 이 경우 카운터(22)의 값이 데크리멘트되어서[19]가 되지만, 제로검출회로(23)에서 검출신호 S는 출력되지 아니한다. 더우기 세렉트회로(24)는 오페레이션 코오드가 상한치 지정의 전송명령이라면 제어신호 a를 출력한다. 또, 리이드 버퍼(16)에 세트된 1바이트째의 데이터는 데리미터는 아니므로 데리미터 검출회로(14)에서 일치 검출신호 b 또는 f는 출력되지 아니한다.
이와같이 제로검출신호 S 및 일치검출신호 b 또는 f가 출력되지 아니함을 조건으로 하여, 제어회로(15)는 전송 명령을 실행시키기 위한 제어신호를 재차 출력하고, 제어신호 a에 의하여 어드레스 발생회로(13)의 각 어드레스를 갱신하고, 데이터 메모리(2)내의 다음 데이터가 리이드 버퍼(16)에 세트된다.
그리하여, 4바이트째의 데리미터가 판독되어서 리이드버퍼(16)에 세트된 경우, 인스트럭션 레지스터(11)내의 지정 데리미터가 레코오드 스타트를 표시한 데리미터인 것으로 하면, 리이드 버퍼(16) 워드엔드의 데리미터가 세트되었다고 하여도 일치 검출신호 b 또는 f는 출력되지 아니하고, 더우기 이때의 카운터(22)의 값은 [16]이므로 제로검출신호 S는 출력되지 아니한다.
그리고 14바이트째의 데이터가 판독되어서 리이드 버퍼(16)에 세트되면, 이 데이터는 레코드 스타아트를 표시하는 데리미터이고, 지정 데리미터와 일치하기 때문에, 일치검출신호 b가 출력된다. 이것에 의하여 제어회로(15)는 전송 명령의 실행을 종료시키고, 종료신호 e를 출력한다. 이와같이 지정 데리미터가 레코드 스타트를 표시하는 데리미터일 경우, 카운터(22)의 값이 [0]가 되기이전에 즉 20바이트분의 데이터가 판독되기 이전에 이 데리미터가 판독되면, 그 시점에서 전송 명령의 실행이 종료된다.
더우기, 스테이더스 버퍼(21)는 인스트력션의 처리가, 제로 검출회로(23)에서의 제로검출신호 S로 종료되었는가, 데리미터 검출회로(14)에서의 일치 검출신호 f에 의하여 종료되었는가, 그 스테이더스를 데이터로 하여 기억해 두는 것으로서, 마이크로 프로세서(4)에서의 액세스에 의하여 데이터버스 DB를 개재하여 판독된다.
따라서, 제6a도에 도시한 바와 같이, 레코드 스타트를 표시한 데리미터로 구분되는 14바이트분의 데이터 길이를 단위로하는 데이터 전송이 이루어진다.
한편, 제6b도에 도시한 바와 같이, 20바이트 분의 데이터를 판독하여도 지정 데리미터와 일치하는 데리미터가 리이드 버퍼(16)에 세트되지 않을 경우에는 카운터(22)의 값이 [0]가 되어서 제로 검출신호 S가 출력되기 때문에, 이 시점에서 데이터 전송이 종료된다. 따라서, 이 경우에는 20바이트분의 데이터의 길이를 단위로 하는 데이터 전송이 이루어진다.
더우기, 데리미터 설정 레지스터(20)에 임의의 코오드에 의하여 데리미터를 설정하여 두면, 데리미터 검출회로(14)는 이 설정 데리미터와 리이드 버퍼(16)에 세트되어있는 데리미터와의 일치를 검출한 경우에, 일치검출신호 b 또는 f를 출력하기 위하여, 이 검출시점에서 데이터 전송이 종료하는 것을 상술한 지정데리미터의 경우와 동일한 것이다.
또한 오페레이션 코오드가 연산명령이나 논리연산명령일 경우에는 데이터 메모리(2)의 연속되는 어드레스에 기억되고 있는 연산 데이터와 피연산 데이터와의 기준된 연산이 실행되지만, 이 경우에 있어서도 데리미터 단위로 처리가 되는 것은 데이터 전송의 경우와 동일하다.
또한 인스트럭션 내의 지정 데리미터의 코오드와 데이터내의 데리미터의 코오드는 동일한 코오드를 사용하여도 좋고, 동일의 코오드를 사용하지 않아도 된다. 동일한 코오드를 사용하지 않을 경우는 지정 데리미터에 사용하는 데리미터의 코오드를 데이터중에서 사용하는 데리미터의 코오드를 미리 대응시켜 두고, 데리미터 검출회로(14)의 검출시에 상기 대응관계에 기준하여 양 데리미터의 검출을 한다.
이예에 의하면 인스트럭션내에 명령 실행의 종료를 지시하는 데리미터를 설치하여 판독된 데이터내에 상기 데리미터가 검출될때까지 명령의 실행을 반복하도록 하였으므로 데리미터로 구분되는 임의의 길이의 데이터의 전송이나 연산 등을 1개의 인스트럭션으로 실행하는 것이 가능하게 되어 데이터의 처리속도가 향상됨과 함께 데이터 처리를 위한 프로그램작성도 용이하게 된다.
또한 계수수단이 특정치가 되었을 경우에 상기 인스트럭션에 의한 명령의 실행을 종료하고 있으므로 프로그램이나 하아드웨어의 에러에 의한 이상 동작을 확실하게 방지할 수 있다.

Claims (7)

  1. 데이터의 구획을 표시하는 데리미터에 의하여 구분된 데이터를 기억하는 데이터 기억수단과, 데리미터의 지정을 포함하는 인스트럭션을 기억하는 인스트럭션 기억수단과, 상기 데이터 기억수단 및 상기 인스트럭션 기억수단에 접속되며, 상기 데이터 기억수단으로 판독된 데이터내에 상기 인스트럭션내의 데리미터와 일치하는 데리미터가 있는 것을 검출한 경우에 일치신호를 출력하는 데리미터 검출수단과, 상기 인스트럭션 기억수단 및 상기 데리미터 검출수단에 접속되며, 상기 인스트럭션 기억수단으로 출력된 인스트럭션을 해독하고, 상기 일치 신호가 상기 데리미터 검출 수단으로 입력될때까지는 상기 데이터 기억수단으로 데이터가 판독될 때마다 이 판독된 데이터를 상기 동일한 인스트럭션에 따라서 처리하고, 상기 일치신호가 입력된 경우에 상기 인스트럭션에 의한 처리를 종료하는 제어수단을 구비하는 것을 특징으로 하는 데이터 처리장치.
  2. 제1항에 있어서, 상기 데이터 기억수단내의 데이터는 복수의 가변길이 워드 데이터로 된 레코드 데이터를 복수 기억하고, 각 가변길이 워드 데이터의 사이에는 워드의 구획을 표시하는 데리미터가 기억되며, 각 레코드 사이에는 레코드의 구획을 표시하는 데리미터가 기억되어있고 상기 레코드의 구획을 표시하는 데리미터는 상기 워드의 구획을 표시하는 데리미터 보다도 높은 우선 순위의 코오드이고, 상기 데리미터 검출수단은 상기 데이터 기억수단에 의하여 판독된 데리미터가 상기 인스트럭션 기억수단내의 데리미터 보다도 높은 우선 순위일 것이 검출될 경우에는 상기 일치 신호를 출력하는 것을 특징으로 하는 데이터 처리장치.
  3. 데이터의 구획을 표시하는 데리미터에 의하여 구분된 데이터를 기억하는 데이터 기억수단과, 데리미터의 지정을 포함하는 인스트럭션을 기억하는 인스트럭션 기억수단과, 이 인스트럭션 기억수단 및 상기 데이터 기억수단에 접속되어, 상기 데이터 기억수단으로 데이터가 판독될 때마다에, 이 데이터와 상기 인스트럭션내의 데리미터와를 비교하여 일치된 경우에 일치신호를 출력하는 데리미터 검출수단과, 이 데리미터 검출수단에 접속되고, 이 데리미터 검출수단에서 출력되는 상기 일치신호를 계수하는 계수수단과, 상기 인스트럭션 기억수단 및 상기 계수수단에 접속되어 상기 인스트럭션 기억수단으로 출력된 인스트럭션을 해독하고, 상기 계수수단내의 계수치가 특정치가 될때까지는 상기 데이터 기억수단으로 판독된 데이터를 상기 동일의 인스트럭션에 따라서 처리하고, 상기 계수수단내의 계수치가 특정치로 되었을 경우에 상기 인스트럭션에 의한 처리를 종료하는 제어수단을 구비하는 것을 특징으로 하는 데이터 처리장치.
  4. 제3항에 있어서, 상기 데이터 기억 수단내의 데리미터는 처리의 우선 순위를 표시하는 중요도 결정이 된 복수종의 코오드로 되었으며, 상기 데리미터 검출수단은 상기 데이터 기억수단에서 판독된 데리미터가 상기 인스트럭션 기억 수단내의 데리미터보다도 높은 우선순위일것이 검출된 경우에 검출신호를 상기 제어수단에 출력하고, 상기 제어수단은 상기 검출신호가 입력될 경우에 상기 이스터럭션에 의한 처리를 종료하는 것을 특징으로 하는 데이터 처리장치.
  5. 데이터의 구획을 표시하는 데리미터에 의하여 구분된 데이터를 기억하는 데이터 기억수단과, 데리미터의 지정을 포함하는 인스트럭션을 기억하는 인스트럭션 기억수단과, 이 인스트럭션 기억수단 및 상기 데이터 기억수단에 접속되어, 상기 데이터 기억수단으로 데이터가 판독될때마다, 이 데이터와 상기 인스트럭션내의 데리미터와를 비교하여 일치된 경우에 일치신호를 출력하는 데리미터 검출수단과, 상기 데이터 기억수단에 접속되어 상기 데이터 기억수단으로 데이터가 판독될때마다 판독된 데이터의 수를 계수하는 계수수단과, 상기 인스트럭션 기억수단 및 상기 데리미터 검출수단, 상기 계수수단에 접속되며, 상기 인스트럭션 기억수단으로 출력된 인스트럭션을 해독하고, 상기 데리미터 검출수단으로 일치신호가 출력될때까지, 또는 상기 계수수단내의 계수치가 특정치가 될때까지는 상기 데이터 기억수단으로 판독된 데이터를 상기 동일의 인스트럭션에 따라서 처리하고, 상기 데리미터 검출수단으로 일치 신호가 출력된 경우에, 또는 상기 계수수단내의 계수치가 특정치가 되었을 경우에 상기 인스트럭션에 의한 처리를 종료하는 제어수단을 구비하는 것을 특징으로 하는 데이터 처리장치.
  6. 제5항에 있어서, 상기 데이터 기억수단내의 데리미터는 처리의 우선순위를 표시하는 중요도 결정이 된 복수종의 코오드를 보유하고, 상기 데리미터 검출 수단은 상기 데이터 기억 수단으로 판독된 데리미터가 상기 인스트럭션 기억수단내의 데리미터 보다도 높은 우선순위일 것이 검출될 경우에 검출신호를 상기 제어수단에 출력하고, 상기 제어수단은, 상기 검출신호가 입력된 경우에 상기 인스트럭션에 의한 처리를 종료하는 것을 특징으로 하는 데이터 처리장치.
  7. 데이터의 구획을 표시하는 데리미터에 의하여 구분된 데이터를 기억하는 데이터 기억수단에 대한 어드레스를 순차로 출력하는 어드레스 발생수단과, 데리미터의 지정을 포함하는 인스트럭션을 기억하는 인스트럭션 기억수단과, 이 인스트럭션 기억수단에 접속되어, 상기 어드레스 발생 수단에서의 어드레스에 의하여 상기 데이터 기억수단으로 순차 판독되는 각 데이터가 상기 인스트럭션내의 데리미터와 일치된 경우에 일치신호를 출력하는 데리미터 검출수단과, 상기 데이터 기억수단으로 판독되는 데이터의 연산을 하는 연산 수단과, 상기 인스트럭션 기억수단 및 상기 데리미터 검출수단 및 상기 연산 수단에 접속되어, 상기 인스트럭션 기억수단으로 출력된 인스트럭션을 해독하고, 상기 일치신호가 상기 데리미터 검출수단으로 입력되기 까지는 상기 어드레스 발생 수단의 어드레스를 갱신하여 상기 데이터 기억수단에서 차례차례로 판독된 데이터를 상기 동일의 인스트럭션에 따라서 상기 연산 수단으로 순차 처리하고, 상기 일치신호가 입력된 경우에, 상기 인스트럭션에 따른 연산 수단의 처리를 종료하는 제어수단을 구비하는 것을 특징으로 하는 연산처리장치.
KR1019880014095A 1987-10-30 1988-10-28 연산처리장치 KR920000417B1 (ko)

Applications Claiming Priority (9)

Application Number Priority Date Filing Date Title
JP62-274966 1987-10-30
JP62274966A JP2671325B2 (ja) 1987-10-30 1987-10-30 データ処理装置
JP274966 1987-10-30
JP1987166280U JPH0172647U (ko) 1987-10-30 1987-10-30
JP?62-166280 1987-10-30
JP166280 1987-10-30
JP1987166281U JPH0172648U (ko) 1987-10-30 1987-10-30
JP166281 1987-10-30
JP?62-166281 1987-10-30

Publications (2)

Publication Number Publication Date
KR890007158A KR890007158A (ko) 1989-06-19
KR920000417B1 true KR920000417B1 (ko) 1992-01-13

Family

ID=27322665

Family Applications (1)

Application Number Title Priority Date Filing Date
KR1019880014095A KR920000417B1 (ko) 1987-10-30 1988-10-28 연산처리장치

Country Status (5)

Country Link
US (1) US4975835A (ko)
EP (1) EP0318699B1 (ko)
KR (1) KR920000417B1 (ko)
CA (1) CA1308490C (ko)
DE (1) DE3855066T2 (ko)

Families Citing this family (9)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPH0795269B2 (ja) * 1988-11-04 1995-10-11 富士通株式会社 命令コードのデコード装置
US5179691A (en) * 1989-04-12 1993-01-12 Unisys Corporation N-byte stack-oriented CPU using a byte-selecting control for enhancing a dual-operation with an M-byte instruction word user program where M<N<2M
JP2605434B2 (ja) * 1989-12-09 1997-04-30 ヤマハ株式会社 電子楽器のデータ発生装置
JP3074737B2 (ja) * 1990-12-29 2000-08-07 カシオ計算機株式会社 ファイル更新処理装置
JP3177999B2 (ja) * 1991-04-25 2001-06-18 カシオ計算機株式会社 システム構成図作成装置
JP2785531B2 (ja) * 1991-09-17 1998-08-13 ヤマハ株式会社 電子楽器
KR100438808B1 (ko) * 1996-11-05 2004-07-16 삼성전자주식회사 디지탈 신호 처리를 위한 저전력 소비형 연산장치
US8954599B2 (en) * 2011-10-28 2015-02-10 Hewlett-Packard Development Company, L.P. Data stream operations
EP4000895A1 (en) 2020-11-18 2022-05-25 The Boeing Company Indexing apparatus and method of indexing

Family Cites Families (28)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
GB1043358A (en) * 1962-04-02 1966-09-21 Hitachi Ltd Control system for digital computer
JPS5235264B2 (ko) * 1971-09-29 1977-09-08
JPS5413306B2 (ko) * 1974-01-24 1979-05-30
CA1071332A (en) * 1974-05-01 1980-02-05 Toshio Kashio Data processing system
JPS586979B2 (ja) * 1974-11-15 1983-02-07 カシオケイサンキ カブシキガイシヤ ジヨウホウヨミダシソウチ
JPS5522821B2 (ko) * 1974-11-15 1980-06-19
JPS5524134B2 (ko) * 1974-11-15 1980-06-27
JPS5250132A (en) * 1975-10-21 1977-04-21 Casio Comput Co Ltd Information processing control unit
US4068298A (en) * 1975-12-03 1978-01-10 Systems Development Corporation Information storage and retrieval system
JPS5272125A (en) * 1975-12-12 1977-06-16 Casio Comput Co Ltd Manual input device for information
JPS5279628A (en) * 1975-12-25 1977-07-04 Casio Comput Co Ltd Information reading processing equipment
JPS5346689A (en) * 1976-10-12 1978-04-26 Sumitomo Electric Ind Ltd Oil removing method and device empolyed when welding of cable
JPS5350953A (en) * 1976-10-20 1978-05-09 Casio Comput Co Ltd Comparison/array system for variable length information
US4261033A (en) * 1977-01-19 1981-04-07 Honeywell Information Systems Inc. Communications processor employing line-dedicated memory tables for supervising data transfers
US4348725A (en) * 1977-01-19 1982-09-07 Honeywell Information Systems Inc. Communication line service interrupt technique for a communications processing system
US4384343A (en) * 1979-02-12 1983-05-17 Honeywell Information Systems Inc. Firmware controlled search and verify apparatus and method for a data processing system
FR2459512A1 (fr) * 1979-06-19 1981-01-09 Vidalin Jacques Procede pour la commande de rapprochement a effectuer entre des entites logiques de reference et des entites logiques issues d'un fichier
FR2486926A1 (fr) * 1980-07-21 1982-01-22 Saint Gobain Vitrage Four pour le chauffage de feuilles de verre suspendues en position verticale
JPS5845920B2 (ja) * 1980-09-19 1983-10-13 荏原インフイルコ株式会社 有機性廃液の生物化学的処理方法
JPS5845613A (ja) * 1981-09-11 1983-03-16 Hitachi Ltd Pcmレコ−ダ
JPS5846735A (ja) * 1981-09-15 1983-03-18 Anritsu Corp 2チヤネル波形記憶装置
JPS5853384A (ja) * 1981-09-25 1983-03-29 Toshiba Corp レ−ザシ−ム溶接機
US4615024A (en) * 1982-03-19 1986-09-30 Casio Computer Co., Ltd. Electronic apparatus with magnetic recording and reproducing device
JPS58179913A (ja) * 1982-04-15 1983-10-21 Sony Corp オ−デイオ信号の記録装置
US4611280A (en) * 1984-03-12 1986-09-09 At&T Bell Laboratories Sorting method
JPS61137203A (ja) * 1984-12-07 1986-06-24 Hitachi Ltd デイジタル情報記録再生装置
JPS6220180A (ja) * 1985-07-19 1987-01-28 Hitachi Ltd Pcm信号記録再生装置
US4772959A (en) * 1986-04-02 1988-09-20 Matsushita Electric Industrial Co., Ltd. Digital signal recording and reproducing apparatus

Also Published As

Publication number Publication date
EP0318699A3 (en) 1990-10-17
EP0318699B1 (en) 1996-03-06
EP0318699A2 (en) 1989-06-07
DE3855066D1 (de) 1996-04-11
CA1308490C (en) 1992-10-06
KR890007158A (ko) 1989-06-19
US4975835A (en) 1990-12-04
DE3855066T2 (de) 1996-07-18

Similar Documents

Publication Publication Date Title
US4685076A (en) Vector processor for processing one vector instruction with a plurality of vector processing units
US4490786A (en) Vector processing unit
US5465374A (en) Processor for processing data string by byte-by-byte
US4021655A (en) Oversized data detection hardware for data processors which store data at variable length destinations
EP0083209A2 (en) A microcomputer for processing instructions of different types
EP0073424A2 (en) Central processing unit for executing instructions of variable length
US6205534B1 (en) Apparatus and method for processing data with a plurality of flag groups
KR920000417B1 (ko) 연산처리장치
US5404539A (en) Data driven information processor with ring comparing comparator
GB1448866A (en) Microprogrammed data processing systems
US3822378A (en) Addition-subtraction device and memory means utilizing stop codes to designate form of stored data
US4630192A (en) Apparatus for executing an instruction and for simultaneously generating and storing related information
US4773006A (en) Vector operation designator
US4710867A (en) Vector processing system
US4754424A (en) Information processing unit having data generating means for generating immediate data
EP0057096A2 (en) Information processing unit
US4580238A (en) Arithmetic operating system
US4831572A (en) Polynomial vector arithmetic operation control system
GB1601956A (en) Multiprocessor data processing systems
US4811213A (en) Vector processor with vector registers
US5542080A (en) Method for controlling execution of data driven type information processor
EP0265948A2 (en) Data processor capable of immediately calculating branch address in relative address branch
JP2671325B2 (ja) データ処理装置
JPS622332B2 (ko)
JP3166193B2 (ja) 半導体集積回路

Legal Events

Date Code Title Description
A201 Request for examination
G160 Decision to publish patent application
E701 Decision to grant or registration of patent right
GRNT Written decision to grant
FPAY Annual fee payment

Payment date: 20020103

Year of fee payment: 11

LAPS Lapse due to unpaid annual fee