KR910021165A - 신호 조절 장치 - Google Patents
신호 조절 장치 Download PDFInfo
- Publication number
- KR910021165A KR910021165A KR1019910007071A KR910007071A KR910021165A KR 910021165 A KR910021165 A KR 910021165A KR 1019910007071 A KR1019910007071 A KR 1019910007071A KR 910007071 A KR910007071 A KR 910007071A KR 910021165 A KR910021165 A KR 910021165A
- Authority
- KR
- South Korea
- Prior art keywords
- signal
- output
- input
- binary
- comparator
- Prior art date
Links
- 230000003750 conditioning effect Effects 0.000 title claims description 4
- 230000008878 coupling Effects 0.000 claims 1
- 238000010168 coupling process Methods 0.000 claims 1
- 238000005859 coupling reaction Methods 0.000 claims 1
- 230000003247 decreasing effect Effects 0.000 claims 1
- 238000000034 method Methods 0.000 claims 1
- 230000001105 regulatory effect Effects 0.000 claims 1
- 238000010586 diagram Methods 0.000 description 2
Classifications
-
- H—ELECTRICITY
- H04—ELECTRIC COMMUNICATION TECHNIQUE
- H04N—PICTORIAL COMMUNICATION, e.g. TELEVISION
- H04N9/00—Details of colour television systems
- H04N9/64—Circuits for processing colour signals
- H04N9/70—Circuits for processing colour signals for colour killing
- H04N9/71—Circuits for processing colour signals for colour killing combined with colour gain control
-
- H—ELECTRICITY
- H03—ELECTRONIC CIRCUITRY
- H03G—CONTROL OF AMPLIFICATION
- H03G3/00—Gain control in amplifiers or frequency changers
- H03G3/20—Automatic control
- H03G3/30—Automatic control in amplifiers having semiconductor devices
- H03G3/3089—Control of digital or coded signals
Landscapes
- Engineering & Computer Science (AREA)
- Multimedia (AREA)
- Signal Processing (AREA)
- Analogue/Digital Conversion (AREA)
- Control Of Amplification And Gain Control (AREA)
- Amplifiers (AREA)
- Television Receiver Circuits (AREA)
- Processing Of Color Television Signals (AREA)
- Feedback Control In General (AREA)
- Measurement Of Current Or Voltage (AREA)
- Manipulation Of Pulses (AREA)
Abstract
내용 없음
Description
본 내용은 요부공개 건이므로 전문내용을 수록하지 않았음
제1도 및 제2도는 본 발명을 구체화한 대안의 디지탈 신호 조절 회로의 블럭도.
제3도는 본 발명의 동작을 이해하기 위한 파형도.
Claims (5)
- 입력신호를 수신하는 입력 터미널(IN)과, 출력신호를 제공하는 출력 터미널(OUT)을 포함하는 신호 조절장치에 있어서, 상기 입력 신호가 상기 출력 신호보다 각각 보다 크고 작을때 제1 및 제2상태를 갖는 제1신호를 제공하기 위한 상기 입력 및 출력 신호에 응답하는 수단(12)과, 상기 입력 신호가 설정된 초기 값에 의한 상기 출력 신호보다 더 클때 상기 제2상태, 그와는 달리 상기 제1상태를 보여주는 제2신호를 제공하고, 상기 입력 신호 및 상기 출력 신호에 응답하는 수단(14, 10, 400)과, 상기 제1 및 제2신호중의 하나가 상기 제1 및 제2상태중의 설정된 하나를 보여준다면 상기 출력값을 증가 또는 감소시키기 위해 상기 제1 신호에 의해 보여주는 상태에 응답하는 출력값을 기억시키기 위한 수단(20)을 포함하는 수단(18)을 특징으로 하는 신호 조절 장치.
- 제1항에 있어서, OR된 신호 구비하기 위해 상기 제1 및 제2신호를 논리적으로 OR시키기 위한 수단과, 설정된 상태를 보여주는 상기 OR된 신호에 응답하는 카운터값을 증가/감소시킬 수 있고, 상기 제1신호가 상기 제1 및 제2상태중의 설정된 하나를 보여줄때 상기 카운트값을 증가시키고 상기 제1신호가 상기 제1 및 제2상태의 다른 것을 보여줄때 상기 카운트값을 감소시키는 상기 제1신호에 의해 조절되는 업/다운 카운터를 포함하며, 출력값을 기억시키기 위한 수단을 포함하는 상기 수단이라는 점을 특징으로 하는 신호 조절 장치.
- 제1항에 있어서, 상기 입력 신호가 각각 상기 출력 신호보다 크고 작을때 제1 및 제2상태를 갖는 제1신호를 제공하기 위한 상기 수단이 각각 상기 입력 및 출력 신호를 인가하기 위한 제1 및 제2입력 터미널을 가지며, 상기 입력 신호가 상기 출력 신호를 초과할때만 논리적인 고출력값을 제공하게 되는 비교기를 포함하는 것을 특징으로 하는 신호 조절 장치.
- 제1항에 있어서, 상기 초기 입력 신호가 각각 상기 출력 신호보다 크고 적을때 제2 및 제1상태를 갖는 제2신호를 제공하는 상기 수단이 상기 초기 입력 및 출력 신호를 각각 인가하는 제1 및 제2입력 터미널을 가지며, 상기 입력 신호가 상기 출력 신호를 초과할때만이 논리적인 고출력 값을 제공하게 되는 비교기와, 상기 비교기에 의해 제공된 출력값을 반전시키고, 상기 제2신호를 발생시키는 상기 비교기에 결합된 수단을 포함하는 것을 특징으로 하는 신호 조절 장치.
- 2진 입력 신호를 수신하는 입력 터미널과, 2진 출력 신호를 제공하는 출력 터미널과, 2진 초기 신호의 소스를 포함하고, 2진 신호를 조절하기 위해 제1항에 언급된 신호 조절 장치에 있어서, 2진 초기 입력 신호를 제공하기 위해 상기 2진 초기 신호 및 상기 2진 입력 신호를 합하여, 상기 입력 터미널, 및 상기 소스에 결합된 수단과, 상기 2진 입력 신호가 상기 2진 출력을 초과할때만에 초과할때만이 각 상기 2진 입력 및 2진 출력을 인가하고, 논리적인 고출력 값을 제공하게 되는 제1 및 제2입력 터미널을 갖는 제1비교기와, 상기 2진 초기 입력 신호가 상기 2진 출력 신호를 초과할때만이 각 상기 2진 초기 입력 및 2진 출력 신호를 인가하고, 논리적인 고출력값을 제공하게 되는 제1 및 제2입력 터미널을 갖는 제2비교기와, 상기 제2비교에 의해 구비된 출력값을 반전시키기 위해, 상기 제2비교기에 결합된 수단과, 동작 가능한 신호를 발생시키기 위해, 상기 제1비교기 및 반전되는 상기 수단에 의해 제공되어 논리적으로 OR되는 신호 대한 OR회로와, 상기 제1비교기에 결합된 업/다운 제어 터미널, 상기 OR회로에 결합된 동작 가능한 터미널, 클럭 신호를 수신하는 클럭 입력 터미널을 갖고, 상기 출력 터미널에 결합된 카운트 출력 터미널을 갖는 업/다운 카운터를 특징으로 하는 신호 조절 장치.※ 참고사항 : 최초출원 내용에 의하여 공개하는 것임.
Applications Claiming Priority (2)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
US07/520,204 US5063580A (en) | 1990-05-07 | 1990-05-07 | Apparatus for conditioning a control signal |
US520,204 | 1990-05-07 |
Publications (2)
Publication Number | Publication Date |
---|---|
KR910021165A true KR910021165A (ko) | 1991-12-20 |
KR100224285B1 KR100224285B1 (ko) | 1999-10-15 |
Family
ID=24071602
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
KR1019910007071A KR100224285B1 (ko) | 1990-05-07 | 1991-05-02 | 신호 조절 장치 |
Country Status (10)
Country | Link |
---|---|
US (1) | US5063580A (ko) |
EP (1) | EP0456102B1 (ko) |
JP (1) | JP3230191B2 (ko) |
KR (1) | KR100224285B1 (ko) |
CN (1) | CN1050485C (ko) |
CA (1) | CA2039793A1 (ko) |
DE (1) | DE69112696T2 (ko) |
ES (1) | ES2076403T3 (ko) |
FI (1) | FI102648B (ko) |
MY (1) | MY106140A (ko) |
Families Citing this family (3)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
FR2805682B1 (fr) * | 2000-02-28 | 2002-05-31 | St Microelectronics Sa | Dispositif de comparaison a tres base consommation |
DE102004042489B4 (de) | 2004-08-31 | 2012-03-29 | Siemens Ag | Medizinische Untersuchungs- oder Behandlungseinrichtung mit dazugehörigem Verfahren |
KR101728559B1 (ko) * | 2011-11-25 | 2017-04-20 | 엘에스산전 주식회사 | Plc 고속카운터 모듈의 입력회로 |
Family Cites Families (10)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US3916327A (en) * | 1973-09-04 | 1975-10-28 | Stephen H Lampen | Output circuit for a voltage-divider device |
US3989931A (en) * | 1975-05-19 | 1976-11-02 | Rockwell International Corporation | Pulse count generator for wide range digital phase detector |
US4086538A (en) * | 1975-12-29 | 1978-04-25 | Honeywell Inc. | Gated pulse generator |
US4321460A (en) * | 1977-01-03 | 1982-03-23 | Lanier Business Products, Inc. | Digital control apparatus |
DE2723299C3 (de) * | 1977-05-24 | 1981-06-19 | Wandel & Goltermann Gmbh & Co, 7412 Eningen | Anordnung mit einem Einstellknopf zum Erzeugen von Fortschaltimpulsen für ein digitales Stellglied |
DE3142199A1 (de) * | 1980-11-03 | 1982-06-16 | Naamloze Vennootschap Philips' Gloeilampenfabrieken, 5621 Eindhoven | Schaltungsanordnung zur verstaerkung elektrischer signale, die mit einer schaltung zum ausgleichen einer unerwuenschten komponente versehen ist |
JPS60137117A (ja) * | 1983-11-30 | 1985-07-20 | Nec Home Electronics Ltd | デイジタルフイルタ回路 |
US4635102A (en) * | 1984-10-24 | 1987-01-06 | Rca Corporation | Chroma signal amplitude control apparatus |
US4715051A (en) * | 1985-04-12 | 1987-12-22 | Giardina Joseph J | Electronic potentiometer |
DE3521610A1 (de) * | 1985-06-15 | 1986-12-18 | Messerschmitt-Bölkow-Blohm GmbH, 8012 Ottobrunn | Geraet zum erkennen relativer extrema |
-
1990
- 1990-05-07 US US07/520,204 patent/US5063580A/en not_active Expired - Lifetime
-
1991
- 1991-04-04 CA CA002039793A patent/CA2039793A1/en not_active Abandoned
- 1991-04-08 MY MYPI91000580A patent/MY106140A/en unknown
- 1991-05-02 EP EP91107060A patent/EP0456102B1/en not_active Expired - Lifetime
- 1991-05-02 DE DE69112696T patent/DE69112696T2/de not_active Expired - Fee Related
- 1991-05-02 JP JP19467991A patent/JP3230191B2/ja not_active Expired - Fee Related
- 1991-05-02 ES ES91107060T patent/ES2076403T3/es not_active Expired - Lifetime
- 1991-05-02 KR KR1019910007071A patent/KR100224285B1/ko not_active IP Right Cessation
- 1991-05-06 CN CN91103192A patent/CN1050485C/zh not_active Expired - Fee Related
- 1991-05-06 FI FI912175A patent/FI102648B/fi active IP Right Grant
Also Published As
Publication number | Publication date |
---|---|
DE69112696D1 (de) | 1995-10-12 |
US5063580A (en) | 1991-11-05 |
MY106140A (en) | 1995-03-31 |
DE69112696T2 (de) | 1996-02-08 |
CA2039793A1 (en) | 1991-11-08 |
JP3230191B2 (ja) | 2001-11-19 |
EP0456102A2 (en) | 1991-11-13 |
CN1050485C (zh) | 2000-03-15 |
FI102648B1 (fi) | 1999-01-15 |
KR100224285B1 (ko) | 1999-10-15 |
FI912175A (fi) | 1991-11-08 |
JPH05328253A (ja) | 1993-12-10 |
EP0456102B1 (en) | 1995-09-06 |
FI102648B (fi) | 1999-01-15 |
FI912175A0 (fi) | 1991-05-06 |
CN1056389A (zh) | 1991-11-20 |
EP0456102A3 (en) | 1992-01-08 |
ES2076403T3 (es) | 1995-11-01 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
KR920020971A (ko) | 디지틀 전송 테스트 신호 발생 회로 | |
KR910021165A (ko) | 신호 조절 장치 | |
KR880008519A (ko) | 필터 조정장치 및 방법 | |
KR890015501A (ko) | 모드 절환에 의한 비디오 엠퍼 시스 처리를 가능하게 한 디지탈 필터 | |
JPS57129536A (en) | Variable logic device | |
KR920011067A (ko) | 마이크로프로세서의 리셋트장치 | |
KR910017734A (ko) | 전자기기장치 | |
TW245834B (en) | Low power consumption and high speed nor gate integrated circuit | |
KR920009033A (ko) | 제어 전압이 증가함에 따라 출력이 감소하는 구분(區分)적 전류원 | |
JPS554110A (en) | Control system | |
KR970013728A (ko) | 데이타 출력버퍼 | |
JPS5572203A (en) | Control condition setter | |
JPS56143591A (en) | Semiconductor memory device | |
JPS54152936A (en) | Output buffer circuit | |
JPS56135285A (en) | White level tracking circuit | |
FR2246123A1 (en) | Logical selective electronic filter - gives first logic output function when its input receives precise frequency | |
SU1621143A1 (ru) | Триггер IK-типа | |
KR940023022A (ko) | 입력 신호의 착오 에지 기각용 파형기 | |
KR970055487A (ko) | 가변형 슬루율 제어 로직회로 | |
KR930010751A (ko) | Led의 밝기조정방법 | |
KR920014324A (ko) | 데이타 입출력 분배 장치 | |
JPS6453626A (en) | Timer circuit | |
KR930020843A (ko) | 클럭신호 선택회로 | |
EP0358189A3 (en) | Level determining circuit generating output signal at first or second output terminal according to level of input signal | |
JPS57194627A (en) | Protecting device for load control circuit |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
A201 | Request for examination | ||
E902 | Notification of reason for refusal | ||
E701 | Decision to grant or registration of patent right | ||
GRNT | Written decision to grant | ||
FPAY | Annual fee payment |
Payment date: 20090708 Year of fee payment: 11 |
|
LAPS | Lapse due to unpaid annual fee |