KR910017810A - 다중 채널 통신처리장치 - Google Patents

다중 채널 통신처리장치 Download PDF

Info

Publication number
KR910017810A
KR910017810A KR1019910004132A KR910004132A KR910017810A KR 910017810 A KR910017810 A KR 910017810A KR 1019910004132 A KR1019910004132 A KR 1019910004132A KR 910004132 A KR910004132 A KR 910004132A KR 910017810 A KR910017810 A KR 910017810A
Authority
KR
South Korea
Prior art keywords
channel
control means
line
data
communication processing
Prior art date
Application number
KR1019910004132A
Other languages
English (en)
Inventor
겐지 이이무라
사까에 미키
겐지 가와키타
Original Assignee
미다 가쓰시게
가부시기가이샤 히다찌 세이사꾸쇼
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 미다 가쓰시게, 가부시기가이샤 히다찌 세이사꾸쇼 filed Critical 미다 가쓰시게
Publication of KR910017810A publication Critical patent/KR910017810A/ko

Links

Classifications

    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04LTRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
    • H04L12/00Data switching networks
    • H04L12/54Store-and-forward switching systems 
    • H04L12/56Packet switching systems
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04LTRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
    • H04L69/00Network arrangements, protocols or services independent of the application payload and not provided for in the other groups of this subclass
    • H04L69/14Multichannel or multilink protocols
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04QSELECTING
    • H04Q11/00Selecting arrangements for multiplex systems
    • H04Q11/04Selecting arrangements for multiplex systems for time-division multiplexing
    • H04Q11/0428Integrated services digital network, i.e. systems for transmission of different types of digitised signals, e.g. speech, data, telecentral, television signals

Landscapes

  • Engineering & Computer Science (AREA)
  • Computer Networks & Wireless Communication (AREA)
  • Signal Processing (AREA)
  • Computer Security & Cryptography (AREA)
  • Communication Control (AREA)
  • Computer And Data Communications (AREA)

Abstract

내용 없음

Description

다중 채널 통신처리장치
본 내용은 요부공개 건이므로 전문내용을 수록하지 않았음
제1도는 본 발명의 다중 채널 통신처리 장치의 일 실시예의 구성을 나타내는 블록도.

Claims (14)

  1. 복수의 회선을 통해 수신된 프레임과 채널제어 송신 프레임을 분석하기 위한 회선 제어 수단과, 호스트 프로세서를 거치지 않고 직접 주 기억장치에 데이타를 전송하기 위한 DMA 제어 수단과; 각종데이타와 통신프로토콜 처리프로그램용 메모리와; 상기 통신 처리장치를 전반적으로 제어하기 위한 CPU; 상기 복수채널의 각 채널과의 직렬 인터페이스를 실행하기 위해, 상기 회선과 상기 회선 제어수단 사이에 배치되고 회선대응부를 포함하는 회선대응부로 이루어지는 다중 채널 통신 처리장치.
  2. 제1항에 있어서, 각각의 상기 회선대응부가 데이타를 일시적으로 저장하기 위한 데이타 버퍼를 포함하고, 상기 회선 제어수단이 각각의 상기 회선 대응부를 선택하기 위한 채널선택기와 매채널의 상태를 유지하기 위한 레지스터를 포함하고, 상기 DMA제어수단이 매체널의 변수를 유지하기 위한 레지스터를 포함하는 다중채널 통신 처리장치.
  3. 제1항 또는 제2항에 있어서, 상기 CPU, 상기 회선제어수단, 상기 DMA 제어수단과 상기 메모리 사이에서 전송된 데이타가 채널정보를 포함하는 다중 채널 통신 처리장치.
  4. 제1항 내지 제3항의 어느 한 항에 있어서, 수신 전용의 데이타버스와 송신전용의 데이타 버스가 상기 회전제어 수단과 상기 DMA 제어수단 사이에 제공되는 다중 채널 동시 처리장치.
  5. 제1항 내지 제4항의 어느 한항에 있어서, 상기 다중 채널 통신 처리장치가 하나 또는 복수의 반도체 칩으로 구성되는 다중 채널 통신 처리장치.
  6. 제1항 내지 제5항의 어느 한항에 있어서의 상기다중 채널 통신 처리장치를 포함하는 ISDN 통신 프로토콜 LSI.
  7. 제1항 내지 제5항의 어느 한항에 있어서 상기 다중 채널 통신 처리장치에 장착된 교환기.
  8. 복수의 회선을 통해 수신된 프래임과 채널 제어 송신 프레임을 분석하기 위한 회선 제어수단과, 호스트 프로세서를 거치지 않고 직접 주기억 장치에 데이타를 전송하기 위한 DMA 제어 수단과, 각종 데이타의 통신 프로토콜 처리 프로그램용 메모리와, 상기 통신 처리장치를 전반적으로 제어하기 위한 CPU와, 상기 복수회선의 각 채널과의 직렬 인터페이스를 실행하기 위해 상기 회선과 상기 회선 제어수단 사이에 배치되고 회선 대응부를 포함하는 회선 대응 수단과, 상기 회선 대응수단과 송수신 회선 사이에 배치되어 상기 다중송수신 회선으로 부터 송신된 다중화된 데이타를 분리하고, 상기회선 대응부로 데이타를 공급하고, 상기 회선 대응부로 부터의 데이타를 일괄적으로 다중화하고 상기 다중 송수신 회선으로 데이타를 전송하기 위한 다중화 제어 회로로 이루어지는 다중 채널 통신 처리 장치.
  9. 제8항에 있어서, 각각의 상기 회선대응부가 데이타를 일시적으로 제정하기 위한 데이타 버퍼를 포함하고, 상기 회선 제어 수단이 각각의 상기 회선 대응부를 선택하기 위한 채널선택기와 매채널의 상태를 유지하기 위한 래지스터를 포함하고 다중 채널 통신 처리장치.
  10. 제8항 또는 제9항에 있어서, 상기 CPU, 상기 회선제어수단, 상기 DMA 제어수단과 상기 메모리 사이에서 전송된 데이타가 채널정보를 포함하는 다중채널 통신처리장치.
  11. 제8항 내지 제10항의 어느 한항에 있어서, 수신 전용의 데이타 버스와 송신전용의 데이타 버스가 상기 회선 제어수단과 상기 DMA 제어수단 사이에 제공되는 다중채널 통신 처리장치.
  12. 제8항 내지 제11항의 어느 한항에 있어서, 상기 다중 채널 통신 처리장치가 하나 또는 복수의 반도체 칩으로 구성되는 다중 채널 통신 처리장치.
  13. 제8항에 내지 12항의 어느 한항에 있어서, 상기 다중 채널 통신 처리장치를 포함하는 ISDN 통신 프로토콜 LSI.
  14. 제8항 내지 13항의 어느 한항에 있어서의 상기 다중 채널 통신 처리장치에 장착된 교환기.
    ※ 참고사항 : 최초출원 내용에 의하여 공개하는 것임.
KR1019910004132A 1990-03-15 1991-03-15 다중 채널 통신처리장치 KR910017810A (ko)

Applications Claiming Priority (2)

Application Number Priority Date Filing Date Title
JP90-64940 1990-03-15
JP6494090A JP2814132B2 (ja) 1990-03-15 1990-03-15 マルチチャネル通信処理装置

Publications (1)

Publication Number Publication Date
KR910017810A true KR910017810A (ko) 1991-11-05

Family

ID=13272533

Family Applications (1)

Application Number Title Priority Date Filing Date
KR1019910004132A KR910017810A (ko) 1990-03-15 1991-03-15 다중 채널 통신처리장치

Country Status (5)

Country Link
US (1) US5278836A (ko)
EP (1) EP0446855B1 (ko)
JP (1) JP2814132B2 (ko)
KR (1) KR910017810A (ko)
DE (1) DE69112676T2 (ko)

Families Citing this family (11)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US5627858A (en) * 1992-07-20 1997-05-06 Telefonaktiebolaget L M Ericsson Multi-channel autobauding circuit
JP2778893B2 (ja) * 1993-03-05 1998-07-23 株式会社東芝 通信制御装置
US5850388A (en) * 1996-08-02 1998-12-15 Wandel & Goltermann Technologies, Inc. Protocol analyzer for monitoring digital transmission networks
US5850386A (en) * 1996-11-01 1998-12-15 Wandel & Goltermann Technologies, Inc. Protocol analyzer for monitoring digital transmission networks
JPH11168523A (ja) * 1997-10-02 1999-06-22 Canon Inc データ通信装置及び通信制御方法
US5968158A (en) * 1997-10-06 1999-10-19 International Business Machines Corporation Apparatus including a host processor and communications adapters interconnected with a bus, with improved transfer of interrupts between the adapters and host processor
US6446082B1 (en) * 1998-09-21 2002-09-03 Impress Corporation Method of receiving time-specified program contents
JP4225656B2 (ja) * 1999-11-04 2009-02-18 富士通株式会社 通信回線制御方法及び通信回線制御システム
US6842459B1 (en) * 2000-04-19 2005-01-11 Serconet Ltd. Network combining wired and non-wired segments
US7089344B1 (en) * 2000-06-09 2006-08-08 Motorola, Inc. Integrated processor platform supporting wireless handheld multi-media devices
ITTO20001117A1 (it) * 2000-11-30 2002-05-30 Cit Alcatel Interfaccia perfezionata per reti di telecomunicazione a gerarchia sincrona.

Family Cites Families (9)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US3990050A (en) * 1974-09-25 1976-11-02 Bell Telephone Laboratories, Incorporated Computer controlled automatic response system
JPS58166852A (ja) * 1982-03-29 1983-10-03 Hitachi Ltd 優先処理方式
US4625307A (en) * 1984-12-13 1986-11-25 United Technologies Corporation Apparatus for interfacing between at least one channel and at least one bus
JPS62232057A (ja) * 1986-04-02 1987-10-12 Oki Electric Ind Co Ltd 擬似dma方式
EP0259117B1 (en) * 1986-09-05 1994-01-26 AT&T Corp. Distributed packet switching system
JP2507540B2 (ja) * 1988-05-31 1996-06-12 株式会社日立製作所 Lapd処理方法
FR2634038B1 (fr) * 1988-07-08 1993-11-05 Js Telecommunications Micro-ordinateur integrant une terminaison numerique d'abonne de reseau numerique a integration de services
US5027349A (en) * 1989-05-10 1991-06-25 Alcatel Na Embedded control technique for distributed control systems
US5121390A (en) * 1990-03-15 1992-06-09 International Business Machines Corporation Integrated data link controller with synchronous link interface and asynchronous host processor interface

Also Published As

Publication number Publication date
US5278836A (en) 1994-01-11
JP2814132B2 (ja) 1998-10-22
JPH03265334A (ja) 1991-11-26
EP0446855A2 (en) 1991-09-18
DE69112676T2 (de) 1996-05-02
EP0446855B1 (en) 1995-09-06
EP0446855A3 (en) 1992-12-23
DE69112676D1 (de) 1995-10-12

Similar Documents

Publication Publication Date Title
US5274634A (en) PABX common channel relay system
US5724348A (en) Efficient hardware/software interface for a data switch
KR910017810A (ko) 다중 채널 통신처리장치
US7596148B2 (en) Receiving data from virtual channels
KR840008104A (ko) 통신 스테이션
US20020029289A1 (en) Debugging of multiple data processors
US6301623B1 (en) Computer network with a plurality of identically addressed devices
JPH05167549A (ja) 時分割多重通信システムにおける制御情報伝送方式
SE9103715D0 (sv) Styrbar multiplexor vid digital vaeljare
JPH03152650A (ja) コンピュータシステムのバス多重化方法
US5892760A (en) Device for binary data transfer between a time-division multiplex and a memory
KR920702117A (ko) 통신 시스템
JP3225589B2 (ja) 多チャンネル多重通信コントローラー
GB2359709A (en) Data processing system with a dynamically adjustable channel framework
KR100206471B1 (ko) 동기식 전송시스템의 데이터통신채널 처리장치
KR0126417B1 (ko) 다중채널 입출력 제어장치
GB2221067A (en) Multi-channel controller
KR100279162B1 (ko) 디지탈루프캐리어전송시스템용채널유닛
KR0136520B1 (ko) 분산 제어 시스템
EP0841784A2 (en) Packet switch for the transmission of PCM frames
JPS62142428A (ja) フレ−ム変換装置
KR950022459A (ko) 자체 라우팅(Self-routing)방식을 이용한 디지틀 이동통신 제어국의 패킷교환 처리장치 및 방법
KR970031700A (ko) 전전자 교환기에 있어서 원격교환장치와 호스트간의 데이타 전송속도 가변처리방법(method for variable processing data transmission speed between remote access subscriber module and host in the full electronic switching system)
KR960028632A (ko) 신호 경로 관리장치
JPH02272857A (ja) Hdlc回線の時分割多重マルチリンク制御方式

Legal Events

Date Code Title Description
WITN Application deemed withdrawn, e.g. because no request for examination was filed or no examination fee was paid