KR910015943A - 필드 속성 발생회로 - Google Patents
필드 속성 발생회로 Download PDFInfo
- Publication number
- KR910015943A KR910015943A KR1019900002242A KR900002242A KR910015943A KR 910015943 A KR910015943 A KR 910015943A KR 1019900002242 A KR1019900002242 A KR 1019900002242A KR 900002242 A KR900002242 A KR 900002242A KR 910015943 A KR910015943 A KR 910015943A
- Authority
- KR
- South Korea
- Prior art keywords
- attribute
- image
- image display
- font
- output
- Prior art date
Links
Landscapes
- Controls And Circuits For Display Device (AREA)
Abstract
내용 없음
Description
본 내용은 요부공개 건이므로 전문내용을 수록하지 않았음
제1도는 본 발명에 의한 필드 속성 발생 회로의 한 실시예에 대한 회로도.
Claims (2)
- 영상표시제어부 및 영상표시기를 구비한 퍼스널 컴퓨터에 있어서, 상기 영상표시제어부로부터 인가되는 문자 코드에 해당하는 폰트데이터를 독출하여 상기 영상표시기로 출력하는 이미지폰트메모리와, 상기 이미지폰트메모리로 부터 출력하는 영상 문자의 속성을 제어하기 위하여, 상기 영상표시 제어부로부터 인가되는 속성코드 및 인에이블 신호의 논리값에 따라 상기 이미지폰트메모리의 출력인 폰트데이터의 논리값을 변화시켜 문자의 속성을 제어하는 속성제어 수단을 포함함을 특징으로 하는 필드속성 발생회로.
- 제1항에 있어서, 상기 속성제어수단은 상기 영상표시 제어부로부터 속성코드(AD01~AD2, AD4~AD6)와 문자 클럭신호(CCLK)가 인입되는 입력포트(D1~D6)와 상기 문자클럭신호(CCLK)에 의해 출력포트(Q1~Q6)를 통해 상기 속성코드를 출력하는 래치부와, 상기 이미지폰트메모리의 인에이블단자(EN)에 인에이블 신호를 공급하며, 상기 래치부로부터 전송된 출력 신호(BAD0~BAD2, BAD4~BAD6)를 받아들이고, 또한 상기 래스터어드레스 신호(RA0~RA3)를 받아들여서 디코딩한 후 제2속성제어신호 및 제3속성 제어신호를 출력하는 디코더부와, 상기 디코더부의 출력인 제2속성 제어신호의 논리상태에 의해 상기 이미지폰트메모리의 최하위 비트의 폰트데이터의 전송을 제어하는 게이트용 논리합소자와, 상기 디코더부의 다른 출력인 제3속성 제어신호의 논리상태에 따라 이미지폰트메모리의 최상위비트의 폰트데이터의 전송을 제어하는 게이트용 논리합소자와, 상기 이미지폰트메모리의 출력단자(D0~D1) 및 상기 양 논리합소자의 출력단자들과 공급전원 사이에 각각 접속된 8개의 저항(R1~R8)을 포함하는 것을 특징으로 하는 필드속성 발생회로.※ 참고사항 : 최초출원 내용에 의하여 공개하는 것임.
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
KR1019900002242A KR910015943A (ko) | 1990-02-22 | 1990-02-22 | 필드 속성 발생회로 |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
KR1019900002242A KR910015943A (ko) | 1990-02-22 | 1990-02-22 | 필드 속성 발생회로 |
Publications (1)
Publication Number | Publication Date |
---|---|
KR910015943A true KR910015943A (ko) | 1991-09-30 |
Family
ID=67468476
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
KR1019900002242A KR910015943A (ko) | 1990-02-22 | 1990-02-22 | 필드 속성 발생회로 |
Country Status (1)
Country | Link |
---|---|
KR (1) | KR910015943A (ko) |
-
1990
- 1990-02-22 KR KR1019900002242A patent/KR910015943A/ko not_active Application Discontinuation
Similar Documents
Publication | Publication Date | Title |
---|---|---|
KR850007154A (ko) | Lsi메모리회로 | |
KR970017658A (ko) | 싸이클시간을 감소시키기 위한 반도체 메모리 장치 | |
KR840001410A (ko) | 프로그램 가능 논리장치 | |
KR910015943A (ko) | 필드 속성 발생회로 | |
DE59307527D1 (de) | Integrierte Halbleiterspeicheranordnung | |
KR920008243B1 (ko) | 액정표시장치의 문자표시제어회로 | |
KR910001545A (ko) | Cpu 코어 | |
KR920004978A (ko) | 마이크로 프로세서의 입출력 기능을 이용한 어드레스 확장법 | |
KR920702511A (ko) | 레지스터회로 | |
KR940001845Y1 (ko) | 한글/한자 변환 로직회로 | |
KR860009421A (ko) | 논리기능을 가진 기억회로 | |
KR890004361Y1 (ko) | 디램(dram) 선택조절회로 | |
KR100205305B1 (ko) | 페이지 모드회로 | |
KR890002753A (ko) | 한글/영문 디스플레이 장치 | |
KR960008245Y1 (ko) | 칩선택신호가 없는 칩을 디스에이블시키는 회로 | |
KR950005823Y1 (ko) | Ibm 퍼스널 컴퓨터에서의 다개국어 제어장치 | |
KR890009181A (ko) | Lcd 디스플레이 인터페이스회로 | |
KR920001353A (ko) | 프로세서와 코프로세서의 프로세서간 통신방식 | |
JPS61190389A (ja) | 文字表示装置 | |
KR910012969A (ko) | 양방향 병렬포트 | |
KR930010719A (ko) | 칼라프로그램 실행을 위한 칼라 모방회로 | |
KR960036677A (ko) | 8비트용 스테이틱-램 카드의 제어 방법 및 회로 | |
JPH06251168A (ja) | Eprom内蔵マイコンのアドレス生成回路 | |
KR940017196A (ko) | 그래픽 전용 제어 회로 | |
KR920015202A (ko) | 이중포트 기억 장치의 제어 로직 회로 |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
A201 | Request for examination | ||
E902 | Notification of reason for refusal | ||
E601 | Decision to refuse application |