KR910010330A - 직접 메모리 액세스 용량을 갖는 병렬 포트 - Google Patents

직접 메모리 액세스 용량을 갖는 병렬 포트 Download PDF

Info

Publication number
KR910010330A
KR910010330A KR1019900017760A KR900017760A KR910010330A KR 910010330 A KR910010330 A KR 910010330A KR 1019900017760 A KR1019900017760 A KR 1019900017760A KR 900017760 A KR900017760 A KR 900017760A KR 910010330 A KR910010330 A KR 910010330A
Authority
KR
South Korea
Prior art keywords
output port
parallel output
computer system
port means
memory access
Prior art date
Application number
KR1019900017760A
Other languages
English (en)
Inventor
제이. 지갈 제임스
Original Assignee
제이. 데이비드 카벨로
콤파크 컴퓨터 코오포레이숀
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Family has litigation
First worldwide family litigation filed litigation Critical https://patents.darts-ip.com/?family=23712883&utm_source=google_patent&utm_medium=platform_link&utm_campaign=public_patent_search&patent=KR910010330(A) "Global patent litigation dataset” by Darts-ip is licensed under a Creative Commons Attribution 4.0 International License.
Application filed by 제이. 데이비드 카벨로, 콤파크 컴퓨터 코오포레이숀 filed Critical 제이. 데이비드 카벨로
Publication of KR910010330A publication Critical patent/KR910010330A/ko

Links

Classifications

    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F13/00Interconnection of, or transfer of information or other signals between, memories, input/output devices or central processing units
    • G06F13/38Information transfer, e.g. on bus
    • G06F13/42Bus transfer protocol, e.g. handshake; Synchronisation
    • G06F13/4265Bus transfer protocol, e.g. handshake; Synchronisation on a point to point bus
    • G06F13/4269Bus transfer protocol, e.g. handshake; Synchronisation on a point to point bus using a handshaking protocol, e.g. Centronics connection
    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F13/00Interconnection of, or transfer of information or other signals between, memories, input/output devices or central processing units
    • G06F13/14Handling requests for interconnection or transfer
    • G06F13/20Handling requests for interconnection or transfer for access to input/output bus
    • G06F13/28Handling requests for interconnection or transfer for access to input/output bus using burst mode transfer, e.g. direct memory access DMA, cycle steal
    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F2213/00Indexing scheme relating to interconnection of, or transfer of information or other signals between, memories, input/output devices or central processing units
    • G06F2213/0004Parallel ports, e.g. centronics

Abstract

내용 없음

Description

직접 메모리 액세스 용량을 갖는 병렬 포트
본 내용은 요부공개 건이므로 전문내용을 수록하지 않았음
제1도 제2A도 및 제2B도는 본 발명에 따른 컴퓨터 시스템의 블럭 다이어그램,
제3도는 본 발명에 따른 회로에 대해 상세하게 나타낸 블럭 다이어그램.

Claims (12)

  1. 병렬 포맷의 외부 장치에 통신하는 컴퓨터 시스템에 있어서, 마이크로 프로세서와; 상기 마이크로 프로세서에 결합되며, 명령어와 상기 마이크로 프로세서에 대한 데이타와 상기 외부 장치에 통신되는 데이타를 기억하는 기억 수단과; 상기 메모리 수단에 결합되며, 상기 메모리 수단에서 나온 전송 데이타를 제어하는 직접 메모리 액세스 제어기와; 상기 메모리 수단 및 상기 직접 메모리 액세스 제어기에 결합되며, 상기 직접 메모리 액세스 제어기의 제어에 따라 상기 메모리 수단에서 나온 데이타를 수신하고 상기 데이티를 외부 장치에 제공하는 병렬 출력 포트 수단을 포함하는 것을 특징으로 한 병렬 포맷의 외부 장치에 통신하는 컴퓨터 시스템.
  2. 제1항에 있어서, 상기 병렬 출력 포트 수단은 상기 외부 장치에 의해 데이타가 이용 가능함을 표시하도록 사용하는 신호를 전개하는 수단을 포함한 것을 특징으로 하는 컴퓨터 시스템.
  3. 제2항에 있어서, 상기 병렬 출력 포트 수단은 데이타가 채택됨을 표시하는 외부 장치로부터의 신호를 수신하는 수단을 포함한 것을 특징으로 하는 컴퓨터 시스템.
  4. 제3항에 있어서, 상기 병렬 출력 포트 수단은 에러가 발생된 외부 장치로부터의 신호를 수신하는 수단을 포함하는 것을 특징으로 하는 컴퓨터 시스템.
  5. 제3항에 있어서, 상기 병렬 출력 포트 수단은 상기 직접 메모리 액세스 제어기가 상기 메모리 수단으로부터 상기 병렬 출력 포트 수단에 이르는 전송 데이타를 초기화하도록 표시하는 수단을 포함한 것을 특징으로 하는 컴퓨터 시스템.
  6. 제1항에 있어서, 상기 직접 메모리 액세스 제어기는 데이타 전송이 완료된 상기 병렬 출력 포트를 표시하며 상기 병렬 출력 포트 수단이 상기 마이크로프로세서에 결합되는데, 상기 병렬 출력 포트 수단은 상기 데이타 전송이 완료된 상기 마이크로 프로세서를 표시하는 수단을 포함한 것을 특징으로 하는 컴퓨터 시스템.
  7. 제6항에 있어서, 상기 병렬 출력 포트 수단은 상기 마이크로 프로세서 동작을 인터럽트하는 데이타 전송 완료 수단을 포함하는 것을 특징으로 하는 컴퓨터 시스템.
  8. 제1항에 있어서, 상기 병렬 출력 포트 수단은 상기 직접 액세스 제어기 이외의 수단에 의해 상기 마이크로 프로세서에 결합되고, 상기 병렬 출력 포트 수단은 상기 외부 장치에 제공하는 상기 마이크로 프로세서로부터의 데이타를 수신하는 수단을 포함한 것을 특징으로 하는 컴퓨터 시스템.
  9. 제8항에 있어서, 상기 마이크로 프로세서로부터의 데이타를 수신하는 병렬 출력 포트 수단은 상기 병렬 출력 포트 수단이 상기 직접 메모리 액세스 제어기의 제어에 따라 데이타를 수신할 경우 디스에이블되는 것을 특징으로 하는 컴퓨터 시스템.
  10. 제1항에 있어서, 상기 병렬 출력 포트 수단은 상기 마이크로 프로세서에 결합되고 상기 병렬 출력 포트 수단은 상기 직접 메모리 액세스 수단의 제어에 따라 데이타를 수신하는 상기 병렬 출력 포트 수단을 초기화하기 위해 상기 마이크로 프로세서에 의해 제어 가능한 수단을 포함하는 것을 특징으로 하는 컴퓨터 시스템.
  11. 제1항에 있어서, 상기 직접 메모리 액세스 제어기는 다수의 채널을 포함하며,상기 병렬 출력 포트 수단은 상기 직접 메모리 액세스 제어기의 채널이 상기 병렬 출력 포트 수단에 의해 사용되도록 선택하는 수단을 포함한 것을 특징으로 하는 컴퓨터 시스템.
  12. 제1항에 있어서, 상기 병렬 출력 포트 수단은 다수의 어드레스 위치에 상주할 수 있는 것을 특징으로 하는 컴퓨터 시스템.
    ※ 참고사항 : 최초출원 내용에 의하여 공개하는 것임.
KR1019900017760A 1989-11-03 1990-11-02 직접 메모리 액세스 용량을 갖는 병렬 포트 KR910010330A (ko)

Applications Claiming Priority (2)

Application Number Priority Date Filing Date Title
US43165789A 1989-11-03 1989-11-03
US431,657 1989-11-03

Publications (1)

Publication Number Publication Date
KR910010330A true KR910010330A (ko) 1991-06-29

Family

ID=23712883

Family Applications (1)

Application Number Title Priority Date Filing Date
KR1019900017760A KR910010330A (ko) 1989-11-03 1990-11-02 직접 메모리 액세스 용량을 갖는 병렬 포트

Country Status (5)

Country Link
US (3) US5539917A (ko)
EP (1) EP0427407A3 (ko)
JP (1) JPH03154955A (ko)
KR (1) KR910010330A (ko)
CA (1) CA2027809A1 (ko)

Families Citing this family (23)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
EP0427407A3 (en) * 1989-11-03 1993-03-10 Compaq Computer Corporation Parallel port with direct memory access capabilities
US6408346B1 (en) * 1989-11-03 2002-06-18 Compaq Computer Corporation System for communicating with an external device using a parallel port with DMA capabilities and for developing a signal to indicate the availability of data
US5542071A (en) * 1992-11-13 1996-07-30 Video Associates Labs, Inc. System for determining communication speed of parallel printer port of computer by using start timer and stop timer commands within data combined with embedded strobe
JPH06231074A (ja) * 1993-01-29 1994-08-19 Nec Corp システムバスの多重アクセス方式
EP0784823A2 (en) * 1994-10-04 1997-07-23 Analog Devices, Inc. Digital signal processor
US5634076A (en) * 1994-10-04 1997-05-27 Analog Devices, Inc. DMA controller responsive to transition of a request signal between first state and second state and maintaining of second state for controlling data transfer
US5611075A (en) * 1994-10-04 1997-03-11 Analog Devices, Inc. Bus architecture for digital signal processor allowing time multiplexed access to memory banks
US5685005A (en) * 1994-10-04 1997-11-04 Analog Devices, Inc. Digital signal processor configured for multiprocessing
US5619720A (en) * 1994-10-04 1997-04-08 Analog Devices, Inc. Digital signal processor having link ports for point-to-point communication
US5655138A (en) * 1995-04-11 1997-08-05 Elonex I. P. Holdings Apparatus and method for peripheral device control with integrated data compression
US5822568A (en) * 1996-05-20 1998-10-13 Advanced Micro Devices, Inc. System for improving the real-time functionality of a personal computer which employs an interrupt servicing DMA controller
JP3478519B2 (ja) * 1996-06-28 2003-12-15 株式会社リコー プリンタ装置
US5809334A (en) * 1996-09-24 1998-09-15 Allen-Bradley Company, Llc Receive packet pre-parsing by a DMA controller
JPH10133998A (ja) * 1996-11-05 1998-05-22 Canon Inc データ処理方法とその方法を用いた記録装置
KR19990024602A (ko) 1997-09-04 1999-04-06 윤종용 루프백을 이용한 개인용 컴퓨터의 병렬포트 검사방법
US7031268B1 (en) * 2000-05-17 2006-04-18 Cisco Technology, Inc. Call optimization in ad-hoc conference calls
KR100403620B1 (ko) * 2001-02-28 2003-10-30 삼성전자주식회사 채널 활용율을 높이는 통신 시스템 및 그 방법
US7324220B1 (en) 2001-07-09 2008-01-29 Lexmark International, Inc. Print performance under the windows® operating system
SE527211C2 (sv) * 2002-03-11 2006-01-17 Printdreams Europ Ab Sensor- och skrivhuvudenhet hos en handmanövrerad handskrivanordning
US20090319804A1 (en) * 2007-07-05 2009-12-24 Broadcom Corporation Scalable and Extensible Architecture for Asymmetrical Cryptographic Acceleration
JP2015132894A (ja) * 2014-01-09 2015-07-23 カシオ計算機株式会社 マイクロコントローラ装置及びその動作制御方法
CN111666237B (zh) * 2020-06-08 2022-06-28 王斌 具有高速缓存管理功能的dma控制器
CN116719430A (zh) * 2022-07-28 2023-09-08 广州众远智慧科技有限公司 红外触摸屏的扫描设备以及红外触摸系统

Family Cites Families (19)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US4075691A (en) * 1975-11-06 1978-02-21 Bunker Ramo Corporation Communication control unit
US4122520A (en) * 1977-05-23 1978-10-24 General Electric Company Microcomputer controller and direct memory access apparatus therefor
US4463421A (en) * 1980-11-24 1984-07-31 Texas Instruments Incorporated Serial/parallel input/output bus for microprocessor system
US4395756A (en) * 1981-02-17 1983-07-26 Pitney Bowes Inc. Processor implemented communications interface having external clock actuated disabling control
EP0062431B1 (en) * 1981-03-20 1986-10-01 Fujitsu Limited A one chip microcomputer
US4802120A (en) * 1984-10-30 1989-01-31 Tandy Corporation Multistage timing circuit for system bus control
US4922416A (en) * 1984-12-14 1990-05-01 Alcatel Usa, Corp. Interface device end message storing with register and interrupt service registers for directing segmented message transfer between intelligent switch and microcomputer
US4639910A (en) * 1984-12-14 1987-01-27 Itt Corporation Apparatus for establishing communication paths
US5113523A (en) * 1985-05-06 1992-05-12 Ncube Corporation High performance computer system
US4730308A (en) * 1985-10-04 1988-03-08 International Business Machines Corporation Interface between a computer bus and a serial packet link
US4755937A (en) * 1986-02-14 1988-07-05 Prime Computer, Inc. Method and apparatus for high bandwidth shared memory
JPS62208121A (ja) * 1986-03-10 1987-09-12 Hitachi Ltd 文書編集印刷装置
JPS62237556A (ja) * 1986-04-08 1987-10-17 Nec Corp Dmaデ−タ転送方式
US4989113A (en) * 1987-03-13 1991-01-29 Texas Instruments Incorporated Data processing device having direct memory access with improved transfer control
US5090830A (en) * 1988-03-07 1992-02-25 Lexmark International, Inc. Printer having single connector for parallel and serial interfaces
US5038282A (en) * 1988-05-11 1991-08-06 Massachusetts Institute Of Technology Synchronous processor with simultaneous instruction processing and data transfer
US5255238A (en) * 1988-09-08 1993-10-19 Hitachi, Ltd. First-in first-out semiconductor memory device
US5014237A (en) * 1988-10-31 1991-05-07 Tandon Corporation Disk drive controller system with enhanced communications interface
EP0427407A3 (en) * 1989-11-03 1993-03-10 Compaq Computer Corporation Parallel port with direct memory access capabilities

Also Published As

Publication number Publication date
US5892976A (en) 1999-04-06
JPH03154955A (ja) 1991-07-02
EP0427407A2 (en) 1991-05-15
US5539917A (en) 1996-07-23
CA2027809A1 (en) 1991-05-04
US6138184A (en) 2000-10-24
EP0427407A3 (en) 1993-03-10

Similar Documents

Publication Publication Date Title
KR910010330A (ko) 직접 메모리 액세스 용량을 갖는 병렬 포트
KR850003650A (ko) 텔레텍스트류 신호 디코더
GB9319661D0 (en) Integrated circuit
KR880003244A (ko) 데이타 전송의 재시행을 실행하는 마이크로 프로세서
KR910007298A (ko) 무선통신 방식
KR910008730A (ko) 반도체 기억장치
KR860004349A (ko) 시이퀀스 제어기의 프로세스 입출력장치
JPS5324238A (en) Data processing system for display system
KR830008235A (ko) 2개의 마이크로프로세서를 갖는 통신 멀티플렉서
JPS57164329A (en) Display controlling system
KR900016872A (ko) 메모리 용량이 확장 가능한 데이타 처리 장치
KR850002903A (ko) 단말처리장치
ES8106062A1 (es) Sistema de interconexion del tipo de cola circular
JPS5710846A (en) Information processing equipment
KR910006852A (ko) 메모리 제어 시스템 및 방법
JPS57127997A (en) Semiconductor integrated storage device
KR890005607A (ko) 데이타 처리 시스템
SE9201861D0 (sv) Anordning foer att generera vilokoder vid vaeljare
KR930013963A (ko) 보조기억장치 다중화 제어기
JPS5750378A (en) Control system of data processor
KR910700494A (ko) 전송선용 수치제어장치
GB1547628A (en) Data processing systems
JPS56168251A (en) Data transfer buffer system
JPS5640347A (en) Data transmission system
JPS56143582A (en) Storage device

Legal Events

Date Code Title Description
A201 Request for examination
E902 Notification of reason for refusal
E601 Decision to refuse application