KR910002808B1 - 전자악기에 있어서의 터치조정장치 - Google Patents

전자악기에 있어서의 터치조정장치 Download PDF

Info

Publication number
KR910002808B1
KR910002808B1 KR1019850002961A KR850002961A KR910002808B1 KR 910002808 B1 KR910002808 B1 KR 910002808B1 KR 1019850002961 A KR1019850002961 A KR 1019850002961A KR 850002961 A KR850002961 A KR 850002961A KR 910002808 B1 KR910002808 B1 KR 910002808B1
Authority
KR
South Korea
Prior art keywords
key
touch
command data
state
operation command
Prior art date
Application number
KR1019850002961A
Other languages
English (en)
Other versions
KR850008535A (ko
Inventor
다다오 사가이
Original Assignee
로랑도 가부시기가이샤
다이효오 도리시마리야구 가이하시 이구 다로오
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 로랑도 가부시기가이샤, 다이효오 도리시마리야구 가이하시 이구 다로오 filed Critical 로랑도 가부시기가이샤
Publication of KR850008535A publication Critical patent/KR850008535A/ko
Application granted granted Critical
Publication of KR910002808B1 publication Critical patent/KR910002808B1/ko

Links

Images

Classifications

    • GPHYSICS
    • G10MUSICAL INSTRUMENTS; ACOUSTICS
    • G10HELECTROPHONIC MUSICAL INSTRUMENTS; INSTRUMENTS IN WHICH THE TONES ARE GENERATED BY ELECTROMECHANICAL MEANS OR ELECTRONIC GENERATORS, OR IN WHICH THE TONES ARE SYNTHESISED FROM A DATA STORE
    • G10H1/00Details of electrophonic musical instruments
    • G10H1/18Selecting circuits
    • G10H1/22Selecting circuits for suppressing tones; Preference networks
    • GPHYSICS
    • G10MUSICAL INSTRUMENTS; ACOUSTICS
    • G10HELECTROPHONIC MUSICAL INSTRUMENTS; INSTRUMENTS IN WHICH THE TONES ARE GENERATED BY ELECTROMECHANICAL MEANS OR ELECTRONIC GENERATORS, OR IN WHICH THE TONES ARE SYNTHESISED FROM A DATA STORE
    • G10H1/00Details of electrophonic musical instruments
    • G10H1/02Means for controlling the tone frequencies, e.g. attack or decay; Means for producing special musical effects, e.g. vibratos or glissandos
    • G10H1/04Means for controlling the tone frequencies, e.g. attack or decay; Means for producing special musical effects, e.g. vibratos or glissandos by additional modulation
    • G10H1/053Means for controlling the tone frequencies, e.g. attack or decay; Means for producing special musical effects, e.g. vibratos or glissandos by additional modulation during execution only

Landscapes

  • Physics & Mathematics (AREA)
  • Engineering & Computer Science (AREA)
  • Acoustics & Sound (AREA)
  • Multimedia (AREA)
  • Electrophonic Musical Instruments (AREA)

Abstract

내용 없음.

Description

전자악기에 있어서의 터치조정장치
제1도-제5도 및 제10도는 본 발명의 제1실시예에 관한 것으로 제1도는 기능블럭도(청구범위 대용도).
제2도는 하아드 웨어(hard ware)상의 구성을 표시하는 블럭도.
제3도는 연산처리장치(5)에서 시행되는 프로그램의 프로오챠아트(flow chart).
제4도는 주요부분의 디지털파형도.
제5도는 연산지령 데이타기억장치(15)의 기억내용(비트(bit)배열)을 표시하는 설명도.
제10도는 주변장치(데이타 처리장치(21)와 악음신호생성장치(22)의 구성을 표시하는 블록도이다.
제6도-제9도는 본 발명의 제2의 실시예에 관한 것으로 제6도는 기능블럭도.
제7도는 연산처리장치(5)에서 실행되는 프로그램의 프로오챠아트.
제8도는 주요부분의 디지털파형도.
제9도는 연산지령데이타가 기억장치(15)의 기억내용(비트배열)을 표시하는 설명도이다.
* 도면의 주요부분에 대한 부호의 설명
A : 터치응답장치(touch responeser)
B : 터치밸류(touch value) 연산처리수단
1b, 1b' : 귀이누름(押鍵)상태 판별수단
2b, 2b' : 연산지령데이타 판독제어수단
3b, 6b' : 터치밸류 정량감산수단 4b, 5b' : 터치밸류 계속유지수단
4b' : 터치밸류 갱신설정수단 3b' : 연산지령데이타 판별수단
13 : 터치밸류 기억수단 15 : 연산지령데이타 기억수단
1 : 크록펄수발생기(clock puls generator) 2 : 제산기(除算機) (divider)
5 : 연산처리장치 6 : 해독기(解讀機) (decoder)
7, 10 : 멀티플렉서(multiplexor) 14 : 계속유지기간 기억장치
19 : 키이아사이너(key assigner) 21 : 데이타 처리장치
22 : 악음신호 생성장치.
본 발명은 키이보오드장치를 갖춘 전자악기에 있어서 키이의 압하속도에 따라서 악기가 발음하는 악음의 음량을 제어하기위한 터치조정장치에 관한 것이며 특히 키이가 누름상태로 이행하고 있는 기간중 즉 키이의 도약기간중에 그 키이의 누름속도에 대응하는 발음량을 표시하는 터치밸류(touch value)를 산출하여 그 키이가 누름완료상태로 이행한 시점 즉 키이를 다눌러버린 시점에서 그 눌려진 키이에 관한 터치밸류를 직접적으로 얻을수 있도록 개량한 터치조정장치에 관한 것이다.
자연악기인 피아노에 의하여 발음되는 악음의 진폭은 키이의 도약기간의 제곱에 반비례하는 것이 알려져있다. 연주자는 이러한 특성을 솜씨좋게 활용한 키이 조작에의해 손끝으로 음고와 동시에 음량을 조절하여 음악상의 섬세한 표현을 행할 수가 있는 것이다.
근년에 전자악기의 분야에서도 피아노와 동등한 음악상의 표현력을 지닌 전자피아노가 제안되고 있으며 이러한 전자피아노에서는 자연악기인 피아노와 같이 키이누름속도 즉 키이의 도약기간과 특정의 함수관계를 유지하여 음량이 변화하는 악음을 생성하는 것이 요청되고 있다. 이러한 요청에 부응코져 종전의 전자악기에 있어서는 키이의 도약기간과 특정의 함수관계를 갖는 아나로구(analog) 전압을 출력하는 터치센서를 각 키이에 대응시켜서 키이의 수만큼 배설하는 것이 자주 행하여지고 있었다.
그러나 이와같이 다수의 터치센서를 배설하여서된 종전의 터치조정장치는 각 터치센서마다 아나로구 전압을 축적유지 하기위한 콘덴서가 필요하게 되므로 구성이 복잡하고 값이 비싸고 또한 신뢰성이 저하되는 결점이 따랐다.
뿐만아니라 각 키이와 터치센서 사이를 연결하는 다수의 배선과 다수의 터치센서의 조정을 필요로 하므로 제조공정 조정공정이 다같이 번잡스러운 난점이 있었다.
그래서 상술한 바와같은 결점과 난점을 해소하는 것으로서 일본특허공개 특개소 56-161594호 공보에는 유일한 터치카운터를 시분할(時分割)로 각 키이에 할당하여 각 키이의 도약기간을 디지털량으로서 계수함과 동시에 그 계수 동작을 후속하는 키이 아사이너의 1머싱사이클 중 버스라인(bus line)이 불사용 상태로되는 기본 상태사이클의 기간에 한하여 간헐적으로 행하여지도록 한 터치조정장치가 개시되어 있다.
그러나 이 종래장치는 키이 누름상태의 기간 즉 키이도약기간을 일단 계시(計時)하도록 구성되어 있으므로 유일의 터치카운터외에 이 카운터의 계수치(키이의 도약기간)를 이것과 특정의 함수관계에 있는 터치밸류를 변환하기 위한 검색(檢索) 처리수단등이 필요하며 구성의 간편화가 철저하지 못한 결점이 있었다.
본 발명의 목적은 위와같은 종래기술에 따른 구성의 간편화 불철저의 문제점에 비추어 키이 누름상태의 기간을 일단 계시함이 없이 그 기간중에 실시간처리로서 직접적으로 터치밸류를 산출하므로서 전술한 바와 같은 결점을 제거하고 구성의 한층 간편한 터치 조정장치를 제공코져함에 있는 것이다.
위와같은 목적에 따른 본 발명의 구성은 제1도에 표시된 바와같이 키이가 눌러지면 그것을 검출하여 터치응답장치(A)가 키이누름 상태신호(S1)를 출력하고 이것에 응답하여 후속의 터치밸류 연산처리수단(B)는 그 눌러진 키이가 누름상태로 이행하고 있는 기간중 즉 그 키이의 도약기간중에 그 키이의 누름속도에 대응하는 발음량을 표시하는 터치밸류를 변경용이란 바람직한 함수에 따라서 실시간처리로서 산출하는 것을 요지로 하는 것이다.
이어서 제1도-제6도에 따라 본 발명의 제1의 실시예의 구성 및 동작을 설명하며는 다음과 같다. 제2도는 하아드웨어상의 구성을 표시하는 블럭도이며 주기 1μS정도의 크록펄스를 발진하는 크록펄스발생기(1)에는 제산기(2)가 접속되어 있고 그 최소디지트(digit) (LSB)∼제3디지트의 출력단자로 부터는 후술하는 (10)의 동작상태를 특정가능한 4개(4비트)의 머싱사이클신호선(3a)이 마이크로컴퓨터로 이루어진 연산처리장치(5)이 크록신호 단자로 연설되고 그중의 최소디지트로 부터의 1개가 크록신호선(3b)으로서 연출되고 있다. 또한 제산기(2)의 제4디지트∼최대디지트(MSB)의 출력단자로 부터는 7개의 아드레스신호선(4)이 연설되어 해독기(6)의 아드레스신호단자와 제1의 멀티플렉서(7)의 제1의 입력단자에 각각 접속되어 있다.
연산처리장치(5)로 부터의 아드레스버스(address bus) (8)는 하위디지트의 7개(8a)와 상위디지트의 2개(8b)로 분리되어 전자(8a)는 제1의 멀티플렉서(7)의 제2의 입력단자에 접속되고 후자(8b)는 제1의 멀티플렉서(7)로 부터의 7개의 아드레스신호선(9)과 같이 제2의 멀티플렉서(10)의 제1의 입력단자에 접속되어 있다.
또한 제1의 멀티플렉서(7)의 제어신호 단자에는 연산처리장치(5)로 부터의 제어신호(8c)가 접속되어 있다.
또 연산처리장치(5)에는 접속된 각 7개의 출력데이타버스(data bus) (11)와 출력데이타버스(12)가 각각 터치밸류 기억장치(13) 계속유지기간 기억장치(14) 및 연산지령 데이타기억장치(15)에 공통접속되고 제2의 멀티플렉서(10)의 출력단자로부터 연설되는 아드레스신호선(16)이 아드레스버스로서 상기 기억장치(13), (14), (15)에 공통접속 되어있다.
각 기억장치(13), (14), (15)의 출력단자중 제7비트의 출력단자로 부터는 제7비트신호선(12a)이 연설되어 연산처리장치(5)에 접속되고 한편 기억장치(13), (14)의 리이드(read) 동작과 라이트(write)동작의 변환을 위한 제어신호단자에는 연산처리장치(5)로부터 제어신호(17)이 연설되어있다.
그리고 상기 연산처리장치(5) 제1, 제2의 멀티플렉서(7), (10) 터치밸류기억장치(13) 계속유지기간 기억장치(14) 및 연산지령데이타 기억장치(15)는 전체로서 터치밸류 연산처리수단(B)을 구성하고 있다.
한편 해독기(6)의 각 출력단자에는 터치응답장치(A)가 접속되어 있고(그중 하나가 도시되어 있음) 그 터치응답장치에는 그것에 대응하는 키이에 연동하여 개폐하는 키이스윗치(18)로서 이루어지고 그 가동접점(18c)이 해독기(6)의 하나의 출력단자에 접속되며 그 브레이크(break) 접점(18b) 이 브레이크버스바아(break bus bar) (BB)에 접속되고 그 마아크(mark) 접점(18m)이 마아크버스바아(mark bus bar) (MB)에 접속되어 있다.
그리고 양버스(MB), (BB)는 도시되어 있지않은 다수(키이의 수에 상당하는 수)의 터치응답장치에 공통 접속되고 다시 연산처리장치(5)의 입력(input) 포오트(5a)에 연설되어 있다. 또한 (19)는 마이크로컴퓨터로된 키이 아사이너로서 그 입력포오트(19a)에는 입력데이타 버스바아(12)가 접속되고 다시 터치밸류기억장치(13)의 출력(output) 단자중 제7비트의 출력단자로 부터는 제7비트신호선(12b)이 연설되어 그 입력 포오트에 접속되어 있다.
키이아사이너(19)의 선택아드레스신호용 출력포오트(19b)로 부터는 선택아드레스신호선(20)이 연설되어 제2의 멀티플렉서(10)의 제2의 입력단자에 접속되어 있다.
그리고 제산기(2)로부터 연설되는 크록신호선(3b)은 제2의 멀티플렉서(10)의 제어신호단자를 경유하여 키이아사이너(19)의 크록신호단자(19c)에 공통접속 되어있다.
상기 구성에 있어서 크록펄스발생기(1)로 부터의 크록펄스는 제산기(2)에 포함되는 종속 11단의 2진회로(binary circuit)로서 분주(分周)되어 그 최소디지트가 크록펄스에 동기하여 보진하여 11비트의 병열(paralel) 신호(C0∼C10)로 변환된다.
그 상위디지트(C4∼C10)의 7비트를 해독하여 해독기(6)는 7비트의 상태수(狀態數) 즉 128개 이하의 터치 응답장치(A)에 대하여 순차적으로 아울러 택일적으로 키이펄스로서의「0」을 분배 공급하여 키이주사를 행한다.
이러한 키이펄스의 공급을 받은 터치응답장치(A)는 그 펄스의 계속기간인 타임슬롯으로서 마아크버스바아(MB) 브레이크버스바아(BB)의 상태를 지배한다.
즉 이 터치응답장치에 대응하는 키이가 떨어져 있어(離鍵狀態) 키이스윗치(18)의 가동접점(18c)이 브레이크접점(18b)에 접촉하고 있을 때에는 마아크버스바아(MB) 브레이크버스바아(BB)를 각각「1」,「0」상태로 유지하고 그 키이가 눌러져 있어 마아크버스바아(MB) 브레이크버스바아(BB)를 각각「1」,「1」의 상태로 유지하고 다시 그 키이가 완전히 눌러져서 그 가동 접점(18c)이 마아크접점(18m)에 접촉하고 있을때에는 마아크버스바아(MB), 브레이크버스바아(BB)를 각각「0」,「1」의 상태로 유지한다.
이리하여 양버스바아(MB), (BB)는 해독기(6)로 부터의 키이펄스의 타임슬롯을 시간기준으로하는 시분할다중통신(時分割多重通信)에 의하여 모든 키이의 키이상태(離鍵狀態, 押鍵狀態, 押鍵完了狀態)를 표시하는 키이상태신호(S1)와 키이누름상태의 키이를 그 타임슬롯으로의 아사인(assign)으로서 특정하는 키이정보를 입력포오트(5a)를 개재하여 연산처리장치(5)에 대해서 공급가능하다.
이러한 키이상태신호(S1)와 키이정보의 공급을 받은 연산처리장치(5)는 제3도에 표시되는 프로오챠아트에 따라서 터치밸류를 산출하기 위한 연산처리를 실행하고 제1도중 터치밸류 연산처리수단(B)내의 각 기능 실현수단을 실현한다.
우선 연산처리장치(5)는 입력포오트(5a)에 도래하고 있는 키이상태신호(S1)에 의거하여 어떤 타임슬롯에 아사인된 키이가 키이누름상태인가 아닌가를 판별하고(제3도a) 그 판별결과가 YES(키이누름상태)인 때에는 키이누름상태 정보(I1)를 출력한다. 이 처리스텝(step) (제3도a)에 의해서 키이누름상태판별수단(제1도 1b)이 실현된다.
이어서 그 처리장치(5)는 계속유지기간 기억장치(14)의 기억내용을 리이드하여(제3도 b) 그 제0-제7비트가 모드「0」인가 아닌가를 판별하고(제3도 c) 그 판별결과가 YES일때는 후술하는 계속유지기간 종료정보(I6)를 출력한다.
그때에 리이드대상의 계속유지기간 기억장치(14)에는 그 처리장치(5)에서 제어신호선(17)을 통하여 리이드동작을 지정하는 제어신호가 공급되어 리이드 동작상태가 되고 한편 이때에 그 처리장치(5)로부터 제어신호선(8c)을 통하여 제1의 멀티플렉서(7)의 제어신호단자에 공급되고 있는 아드레스신호(X)가「0」가 되어 있어 그 멀티플렉서(7)는 제1의 입력단자에 공급되어 있는 신호 즉 해독기(6)로의 아드레스신호(C4-C10)를 선택하여 출력하고 있다.
그위에 후술하는 키이아사이너(19)와의 시분할 동작에 즈음하여 터치밸류연산처리수단(B) 측으로 아사인돈 기본상태기간에서는 제2의 멀티플렉서(10)가 그 멀티플렉서의 제1의 입력단자에 공급되어 있는 신호 즉 제1의 멀티플렉서(7)이 출력신호 다시 환언하면 해독기(6)로의 아드레스신호(C4-C10)를 선택하여 아드레스신호선(16)을 통하여 각 기억장치(13), (14), (15)의 아드레스 신호단자에 공급하고 있으므로 전술한 기억장치(14)로 부터의 기억내용의 리이드는 그 시점에서 해독기(6)로부터 키이펄스의 분배공급을 받고있는 터치응답장치(A)에 관계되는 키이 환언하면 연산처리장치(5)에 공급되어있는 키이상태신호(S1)에 관계되는 키이에 대응하여 고정적으로 아사인된 아드레스에 대해서 실행된다.
이러한 키이상태신호(S1)의 키이마다의 시분할 다중통신의 기술 및 그 시분할다중 통신에서의 타임슬롯으로의 키이의 아사인에 동기하여 기억장치의 아드레스를 보진시켜서 그 기억장치의 각 아드레스를 키이에 아사인하는 기술에 관해서는 이미 알려져있고 예를들면 일본특허공개 특개소 56-155995호에 개시 되어 있다.
이리하여 연산처리장치(5)에서의 연산처리는 각 키이에 대해서 실행되는 것이며 그중의 하나의 키이에 관한 연산처리를 위한 프로우챠아트가 제3도이다. 그래서 전술의 판별결과(제3도 c)가 YES였으므로 터치 밸류기억장치(13)의 목하 키이누름상태로 이행하고 있는 키이에 아사인된 아드레스의 기억내용이 리이드된다(제3도 d).
이어서 연산처리장치(5)는 출력포오트(output) (5b)를 개재해서 제1의 멀티플렉서(7)에 대하여「1」의 아드레스신호(X)를 공급하여(제3도 e) 그 멀티플렉서에 제2의 입력단자에 공급되고 있는 신호를 선택출력 시킨다.
그렇게 하며는 연산처리장치(5)의 출력 포오트(5c)로부터 아드레스신호(A4-A10)가 기억장치(13), (14), (15)의 아드레스신호 단자에 공급된다.
이러한 상태에서 그 처리장치(5)는 터치밸류기억장치(13)로부터 리이드된 터치밸류(제3도 d)로 표시되는 아드레스를 지정하여 연산지령데이타 기억장치(15)의 기억내용을 리이드하고(제3도 f) 다시 아드레스신호(X)를「0」로 되돌려서 (제3도 g) 아드레스신호(C4-C10)를 기억장치(13), (14), (15)에 대해서 공급가능케함과 동시에 후술하는 터치밸류 계속유지수단(제1도 4b)에 대하여 연산지령 데이타(I2)를 공급한다. 이들 연산처리스텝(step) (제3도 e-g)에 의하여 연산지령데이타 리이드제어수단(제1도 2b)이 실현된다.
이어서 연산처리장치(5)는 연산지령데이타 기억장치(15)로부터 리이드된 연산지령데이타를 처리중인 키이에 아사인된 아드레스를 지정하여 계속기간 기억장치(14)에 라이트하고 (제3도 h) 다시 후술하는 터치밸류 정량감산수단(제1도 3b)에 대하여 연산지령데이타(I2)를 공급한후에 터치밸류기억장치(13)의 처리중인 키이에 아사인된 아드레스의 기억내용에서 1을 감산하여 같은 아드레스에 타이트하여 -1값으로 갱신하고(제3도 i) 연산을 일단 종료한다.
상술한 처리동작중 터치밸류기억장치(13) 계속유지기간 기억장치(14)의 리이드동작과 라이트 동작을 제어하도록 연산처리장치(5)로부터 제어신호선(17)을 통하여 제어신호가 그 기억장치에 공급된다. 그리고 이러한 연산처리스텝(제3도 D, i)에 의해서 터치밸류정량감산수단(제3도 3b)이 실현된다.
한편 계속유지기간 기억장치(14)의 처리중인 키이에 아사인된 아드레스의 기억내용(제0비트-제7비트의 8비트에 의해서 표시된다) 이(0)도 (255)도 아닐때에는 제3도 c, j의 판정결과가 NO가 되고 터치밸류기억장치(13)의 처리중인 키이에 아사인된 아드레스에 기억되어있는 터치밸류를 갱신함이 없이 같은 값으로 계속유지 한채로 계속유지기간 기억장치(14)의 처리중인 키이에 아사인된 아드레스로부터 그 기억내용을 리이드하고 이것에서 -1을 감산(-1값으로 갱신)하고 제3도 k) 일단 연산을 종료한다.
그후 당해 키이의 처리에 관해서는 키이주사의 다음 사이클에서의 그 키이의 상태를 표시하는 키이상태신호(S1) 다시말하면 그 키이에 연동하는 터치응답장치(A)로의 다음 사이클의 키이펄스의 공급시점까지는 터치밸류가 변화하지 않는 계속유지기간이 진행하고 키이주사의 각 사이클마다의 이러한 연산처리스텝(제3도 a-c, j-k)의 반복실행에 의해서 터치밸류 계속유지수단(제1도 4b)이 실현된다.
그리고 후술하는 바와같이 연산지령 데이타로서 규정되는 바람직한 계속유지기간이 경과하며는 계속유지기간 기억장치(14)의 처리중인 키이에 아사인된 아드레스의 기억내용이 (0)까지 감소하여 제3도 c의 판정결과가 YES가 되고 터치밸류 계속유지수단(제1도 4b)으로 부터는 전술의 계속유지기간 종료정보(I6)가 출력된다.
이윽고 처리중인 키이가 다눌려져서 키이누름완료 상태로 이행하며는 제3도 a의 판정결과가 NO가 되므로 연산처리장치(5)는 키이상태신호(S1)에 의거해서 키이누름완료상태를 판별하고(제3도 l) 터치밸류 기억장치(13)의 그 키이에 아사인된 아드레스로부터 터치밸류를 리이드하여(제3도 m) 프랙비트(flag bit)인 제7비트에 키이누름완료 신호의 프랙으로서의「1」을 세우고서 같은 아드레스에 갱신기억하여(제3도 n)일단 연산을 종료한다. 그후 그 키이가 떨어져서 키이떨어진 상태로 이행하였을때에는 제3도 l의 판정결과가 NO가 되므로 연산처리수단(5)은 계속유지기간 기억장치(14) 및 터치밸류기억장치(13)의 그 키이에 아사인된 아드레스의 기억내용을 크리어(clear)하여 (제3도 o, p) 연산을 종료한다.
이어서 제4도 제5도를 참조하면서 수치예를 들어서 상술한 실시예의 동작을 보다 구체적으로 설명하면 다음과 같다.
연산처리장치(5)는 키이누름상태를 판별하며는 (제3도 a) 계속유지기간 기억장치(14)를 리이드(제3도 b)하나 이때에 그 기억은 이전에 크리어 되어있어「0」으로 되어있다.(제4a도 a).
이리하여 후속의 판별결과(제3도 c)는 YES가 되고 (제4a도 b)이어서 터치밸류 기억장치(13)를 리이드(제3도 d)하나 그 기억도 이전에 크리어되어「0」으로되어 있다. (제4b도 c)
이어서 이 기억장치(13)의 기억내용(0)을 아드레스로하여 연산지령데이타기억장치(15)를 리이드(제3도 e-g)하면 그 기억내용은「00000001」이므로(제5도 a, 제4c도 d) 이것을 기억장치 (14)에 라이트(제4a도 e)하고서 기억장치(13)에 기억되어있는 터치밸류를 -1값으로 갱신한다. (제3도 i, 제4b도 f).
이때에 그 기억장치에 기억되는 터치밸류가 제0-제6비트의 7비트(제7비트는 키이온신호에 아사인되고 있다)로 구성되어있는바 그 7비트의 터치밸류가 (0)이었으므로 (제4b도 c) 그 -1값은 (127)이 되는 것이다.
키이주사와 제2사이클에 있어서의 키이 상태신호의 처리에 있어서도 당해키이가 눌린상태로 유지되고 있는한 연산처리장치(5)는 기억장치(14)를 리이드(제3도 b)하나 이때에 그 기억장치의 기억내용은(1)이므로 (제4a도 g) 제3도 C의 판정결과가 NO가 되고 이어서 제3도 j의 판정도 NO가 되어 그 기억장치의 기억내용이 -1값으로 갱신된다. (제3도 K, 제4a도 h).
그리하여 이 사이클의 처리에서는 연산지령데이타 기억장치(15)에 관해서는 리이드가 행하여 지지않는다. (제4c도 i).
키이주사의 제3사이클에 있어서의 키이상태신호의 처리에 있어서도 마찬가지로 기억장치(14)를 리이드(제3도 b)하나 이때에 그 기억장치의 기억내용은 (0)이므로 (제4a도 j) 연산처리장치(5)는 기억장치(13)를 리이드(제3도 d)하나 이때에 그 기억장치의 기억내용은 (127)이다. (제4b도 k).
이어서 그 기억장치(13)의 기억내용(127)을 아드레스로하여 기억장치(15)를 리이드하며는 (제3도 e-g) 그 기억내용은「00000000」이므로(제5도b, 제4c도 l) 이것을 기억장치(14)에 라이트(제4a도 m)하고서 기억장치(13)에 기억되어있는 터치밸류를 -1값으로 갱신한다. (제4b도 n).
이리하여 키이주사의 2사이클거리의 계속유지기간(2T)과 단위감소량(U)으로서 이루어지는 터치배류곡선(키이의 도약기간과 터치밸류의 관계를 규정하는 함수곡선)의 하나의 브레이크(break) (Δ1)이 산출된다.
이후 같은 처리가 반복실행되어 i번째의 사이클에서는 기억장치(14)의 기억내용이 (0)이므로 (제4a도 a')이어서 기억장치(13)를 리이드하며는 (6)이며 (제4b도 b') 다시 그 (6)아드레스의 기억장치(15)의 기억내용은「00000000」이므로(제5도 c, 제4c도 c') 그 기억장치(14)에 (0)가 라이트되어(제4a도 d') 터치밸류가 (6)에서 (5)로 감소한다. (제4b도 e')
이어지는 (i+1)번째와 사이클에서는 기억장치(14)의 기억내용이 (0)이므로 (제4a도 f'), 이어서 기억장치(13)를 리이드하며는 (5)이고 (제4b도 g') 다시 그 (5)아드레스의 기억장치(15)의 기억내용은「00000001」이므로(제5도d, 제4c도 h') 그 기억장치(14)에 (1)이 라이트된(제4도 (A)i') 후에 터치밸류가 (5)로부터 (4)로 감소한다. (제4b도 j')
이리하여 키이주사의 1사이클거리의 계속유지기간(1T)과 단위 감소량(U)으로서 이루어지는 터치밸류곡선의 하나의 브레이크(Δk)가 산출된다.
이어지는 (i+2)번째의 사이클에서는 기억장치(14)이 기억내용이 (1)이므로 (제4a도 k')이어서 그 기억장치(14)의 기억내용으로부터(1)을 감산하고(제4a도 l') 터치밸류의 갱신을 행하지 않고 2사이클의 경과를 기다린다.
이어지는 (i+3)번째의 사이클에서는 기억장치(14)번째의 기억내용이 (0)이므로(제4a도 m') 이어서 기억장치(13)를 리이드하면(4)이며 (제4b도 n') 다시 (4) 아드레스의 기억장치(15)의 기억내용은「00000010」이므로(제5도 e, 제4c도 o') 그 기억장치(14)에 (2)가 라이트(제4a도 p') 된후 터치밸류가 (4)로부터 (3)으로 감소된다. (제4b도 q')
이리하여 전술한 바와같이 계속유지기간(2T)의 브레이크(Δk+1)이 산출된다.
계속되는 (i+4)번째의 사이클에서는 기억장치(14)의 기억내용이 (2)이므로(제4a도 r')이어서 그 기억장치(14)의 기억내용으로부터 1을 감산하고 (제4a도 s') 다시 그 기억장치(14)의 기억내용이 (0)이 될때까지 3사이클의 경과를 기다려(i+6)번째의 사이클에서 터치밸류가 (3)으로부터 (2)로 감소된다. (제4b도 t') 이리하여 3사이클거리의 계속유지기간(3T)와 단위감소량(U)로서 이루어진 하나의 브레이크(Δk+2)가 산출된다.
그리고 이러한 연산처리이기때문에 연산지령데이타 기억장치(15)의 각 아드레스에 미리 적절한 연산지령데이타군을 설정 기억시켜두므로서 각 사이클 길이의 브레이크를 여러가지로 배열시켜서 키이가 누름상태로 이행하고 있는 기간중에 실시간처리로서 바라는 터치밸류곡선을 산출가능케하고 그리하여 처리중의 키이가 다눌려져서 키이누름 완료상태가 된 시점(사이클)에서 터치밸류 곡선의 산출을 정지하고 그 시점에서 터치밸류기억장치(13)에 기억되어있는 터치밸류를 리이드하면 그 키이의 키이누름상태에 머물러있든 기간을 상기 바라고저하는 터치밸류곡선에 따라서 변환하여 이루어진 터치밸류가 얻어지는 것이다.
그런데 상기의 연산프로에 있어서 키이가 극도로 느슨하게 눌려져서 키이누름상태가 길게 계속되는 경우에는 터치밸류 기억장치(13)의 -1값으로서의 갱신(제3도 i, 제4b도 e', j', g', t')회수가 증대하여 드디어 터치밸류가 (0)이 되며는 다음 사이클에서는 2진수(binary number)의 7비트로 표시되는 터치밸류가 일순하여 (127)이 되고 이후 터치밸류가 순환적으로 변화한다고 하는 불편이 있다. 이와같은 불편을 피하기 위해서는 극도로 완속도의 키이누름에 대응하는 최저치의 터치밸류를 미리 정하여두고 그 최저치의 터치밸류에 (1)을 더한 값으로 표시되는 기억장치(15)의 아드레스에(255)를 라이트 해둔다.
이와같은 최저치의 터치밸류를 예를들어(2)로 정하여 기억장치(15)의 3아드레스에(255)를 라이트한 경우(제5도 f)에 상술한 동작에 다음에 이어지는 동작을 설명하면 다음과 같다.
후속하는 (i+6)번째의 사이클에서는 기억장치(15)의 기억내용이「0」이므로(제4a도 u') 이어서 기억장치(13)를 리이드하면 (3)이며(제4b도 v') 다시 그 아드레스(3)의 기억장치(15)의 기억내용으로「11 11 11 11」이 라이트되어 있으므로(제5도f, 제4c도 w') 그 기억장치(14)에 (255)가 라이트된후 (제4a도 x') 터치밸류(3)이 (2)로 감소한다(제4b도 t').
이때에 기억장치(14)에는 (255)가 일단 기억되므로 이후 제3도 c의 판정결과가 항상 NO, 그리고 제3도 i의 판정 결과가 항상 YES가 된다. 따라서 제3도 d 이후의 공정으로 진행해서 기억장치(13)의 기억내용이 -1값으로 갱신되어지는 일이 없고 제3도 k의 공정으로 진행하여서 기억장치(14)의 기억내용이 -1값으로 갱신되어지는 일도 없어 그렇게하여 연산처리장치(5)는 제3도 a-c, j의 공정을 되풀이하여 실행하게되어 그 사이 터치밸류는 최저치인 (2)로 유지된다.
다음에 제6도-제9도를 참조하면서 연산처리장치(5)에 의하여 기능실현수단으로서 실현되는 터치 밸류 연산처리수단의 다른 실시예를 추출하여 제2의 실시예로서 설명하면 다음과 같다.
우선 연산처리장치(5)는 앞서의 실시예의 경우와 같이 키이누름상태를 판별하여(제7도a) 키이누름상태정보(I1)를 출력하고 키이누름 상태판별수단(제6도 1b')을 실현한다.
이어서 연산처리장치(5)는 처리중인 키이에 할당된 아드레스를 지정하여 계속유지기간기억장치(14)의 기억내용을 리이드하여(제7도 b) 그 제0비트-제6비트가「0」인가 아닌가를 판별하고 (제7도 c)그 판별결과가 YES인 때에는 계속유지기간종료정보(Ib')를 출력한다.
다음에 그 처리장치는 터치밸류기억장치(13)의 당해 키이의 아드레스를 리이드하여 (제7도 d) 제3도 e-g와 같이 연산지령데이타 리이드제어수단 (제6도 2b')을 실현하는 처리에 의해서 연산처리데이타(I2')를 리이드(제7도 e-g)하고 그 데이타를 구성하는 8비트중 계속유지프랙에 활당된 제7비트가「1」인가 아닌가를 판별한다(제7도 h)이 처리스텝(제7도 h)에 의해서 연산지령 데이타 판별수단(3b')이 실현된다.
그리고 이 판별결과(제7도 h)가 NO인 때에는 갱신설정지령정보(I'3)를 출력하여 리이드된 연산지령데이타를 터치밸류기억장치(13)의 당해 키이에 할당된 아드레스에 기억하여(제8도 i) 터치밸류를 연산지령데이터(I'2)를 갱신하고 다음의 키이주사 사이클을 기다린다.
상기 처리스텝(제7도 d, i)에 의해서 터치밸류갱신설정수단(제6도 4b')이 실현된다.
한편 상기 판정결과(제7도 h)가 YES인때에는 계속유지지령정보(I'4)를 출력하여 리이드된 연산지령데이타를 계속유지기간기억장치(14)의 당해 키이에 할당된 아드레스에 기억하고(제8도 j) 다음의 키이 주사사이클을 기다린다.
그리고 그 기억장치(14)의 기억내용이「0」이 될때까지는 제7도 c의 판정결과가 NO가 되고 그 처리장치(5)는 다시 그 기억내용의 제7비트가「1」인가 아닌가를 판별한다. (제7도 k)
그러나 제7도 h, j의 처리결과 제7도 c의 판정결과가 NO가 되었으므로 최초의 파스(pass)에서는 반드시 전기판별결과(제7도 k)는 YES가되고 그 처리장치는「1」인 당해 제7비트를「0」으로 되돌리면서 그 기억장치(14)의 당해키이에 활당된 기억내용으로부터 1을 감산하여 같은 아드레스에 갱신기억하여(제7도 q) 정량감산 지령정보(I'5)를 출력한다.
그리하면 그 처리장치는 터치밸류기억장치(13)의 당해 키이에 할당된 아드레스로부터 기억내용을 리이드하여 (제7도 r) 그것으로부터 1을 감산하여 같은 아드레스에 기억하고 (제7도 s) 피감산(被減算) 터치밸류정보(I'7)를 출력하여 다음의 키이주사 사이클을 기다린다.
다음 사이클 이후에서는 계속유지기간기억장치(14)의 기억내용의 제7비트가 이미「0」으로 되돌려져(제7도 q)있으므로 제7도 k의 판정결과가 NO가 되고 그 기억내용이「0」이 될때까지 그 기억장치(14)의 기억내용으로부터 1을 감산하는 처리(제7도 t)가 키이주사 사이클 마다 반복하여 실행되어 그 기억내용이「0」이 되었을 때에는 제7도 c의 판별결과가 NO가 되고 전술한 계속유지기간종료정보(I'6)가 출력된다.
그리고 전기처리스텝(제7도 b, c, j, k, q, t)에 의해서 터치밸류계속유지수단(제6도 5b')이 실현되고 다시 상기 처리스텝(제7도 r, s)에 의하여 터치밸류정량감산수단(제6도 6b')이 실현된다.
또한 제7도중의 처리스텝 l-n,
Figure kpo00001
, p는 제3도중에 동부호로 표시된 처리스텝과 각각 같다.
계속하여 제8도, 제9도를 참조하면서 수치예를 들어서 상기 동작을 보다 구체적으로 설명하며는 다음과 같다.
연산처리장치(5)는 키이누름상태를 판별하며는(제7도 a) 계속유지기간기억장치(14)를 리이드(제7도 b)하나 이때에 그 기억장치는 이전에 크리어되어 있어(0)으로 되어있다. (제8a도 a)
이리하여 후속의 판별결과(제7도 c)는 YES가 되고 (제8a도 b)이어서 터치밸류기억장치(13)를 리이드(제7도 d)하나 그 기억장치도 이전에 크리어되어서 (0)으로 되어있다. (제8b도 c)이어서 그 기억장치의 기억내용(0)을 아드레스로 하여 연산지령데이타기억장치(15)를 리이드(제7도 e-g)하면 그 기억내용(연산지령데이타)은「1/0000001」이므로(제9도 a, 제8d도 d) 후속의 판별결과(제7도 h)가 YES가 되고 (제8e도 e)기억장치(15)의 기억내용「1/0000001」이 기억장치(14)에 라이트되어(제8a도 f)그 기억내용의 제7비트가「1」이 된다.(제8c도 g)
제2사이클에서도 당해키이가 키이누름상태로 유지되고 있는한 연산처리장치(5)는 기억장치(14)를 리이드(제7도 b)하나 이때에 그 기억장치의 기억내용은「1」이므로 (제8a도 h) 제7도 c의 판정결과가 NO가 되고 다시 그 기억내용의 제7비트가「1」이므로(제8c도 i) 제7도 k의 판별결과가 YES가 된다.
그래서 그 처리장치는 그 기억내용의 제7비트를「0」으로 되돌리면서(제8c도 j) 그 기억내용을 -1값으로 갱신하고(제7도 q, 제8a도 k)이어서 기억장치(13)의 기억내용을 -1값으로 갱신한다.(제7도 r, s, 제8b도 l).
제3사이클에서는 연산처리장치(5)는 기억장치(14)를 리이드(제7도 b) 하나 그때에 그 기억장치의 기억내용은 (0)이므로 (제8a도 m) 후속의 판별결과(제7도 c)는 YES가 되고 이어서 기억장치(13)를 리이드(제7도 d)하여 그 기억내용(127) (제8b도 ιι)을 아드레스로하여 연산지령데이타기억장치(15)를 리이드(제7도 e-g)하면 그 기억내용(연산지령데이타)은「0/1111101」(125)이므로(제9도 b, 제8d도 n) 후속의 판별결과(제7도 h)가 NO가 되어 (제8e도
Figure kpo00002
) 그 연산지령데이타「0/1111101」(125)를 터치밸류로하여 기억장치(13)에 갱신기억한다.(제7도 i, 제8b도 p).
제4사이클에서는 기억장치(14)의 기억내용이 (0)이므로(제8a도 q) 후속의 판별결과 (제7도 c)는 YES가되고 이어서 연산처리장치(5)는 기억장치(13)를 리이드(제7도 d)하여 그 기억내용(125) (제8b도 (pp))을 아드레스하여 연산지령데이타기억장치(15)를 리이드(제7도 e-q)하면 그 기억내용은「0/1111010」(122)이므로(제9도 c, 제8d도 r)후속의 판별결과(제7도 h)가 NO가되고(제8e도 s)그 연산지령데이타「0/1111010」(122)를 터치밸류로하여 기억장치(13)에 갱신기억한다.(제7도 i, 제8b도 t).
이렇게하여 키이주사의 1사이클 거리의 계속유지기간(T)와 연산지령데이타로서 규정되는 바라는 바의 감소량 V1, V2로서 이루어진 터치밸류곡선의 브레이크
Figure kpo00003
1',
Figure kpo00004
2'가 산출된다.
이후 같은 처리가 반복실행되어 i번째의 사이클에서는 기억장치(14)의 기억내용이 (0)이므로(제8a도 a') 이어서 기억장치(13)를 리이드하면(8)이며(제8b도 b') 다시 그 (8)아드레스의 연산지령데이타는「0/0000110」(6)이며(제9도 d, 제8d도 c')그 제7비트가 이므로(제8e도 d')그 연산지령데이타(6)가 기억장치(13)에 라이트되어 터치밸류가 (8)로부터 (6)으로 감소한다.(제8b도 e').
이어지는 (i+1)번째의 사이클에서는 기억장치(14)의 기억내용이 (0)이므로 (제8a도 f') 이어서 기억장치(13)를 리이드하면 (6)이며 (제8b도 g') 다시 그(6)아드레스의 연산지령데이타는「0/000010」(5)이고(제9도 e, 제8d도 h')그 제7비트가「0」이므로 (제8e도 i') 그 연산지령데이타(5)가 기억장치(13)에 라이트되어 터치밸류가 (6)에서 (5)로 감소한다.(제8b도 j').
이렇게하여 1사이클거리의 계속유지기간(T)와 감소량(1)의 브레이크
Figure kpo00005
1'가 산출된다.
이어지는(i+2)번째의 사이클에서는 기억장치(14)의 기억내용이 (0)이므로(제8a도 k') 이어서 기억장치(13)를 리이드하면 (5)이고 (제8b도 l')다시 그 (5)아드레스의 연산지령데이타는「1/0000100」(4)이고 (제9도 f, 제8d도 m') 그 제7비트가「1」이므로(제8e도 n') 그 연산지령데이타(4)가 기억장치(14)에 라이트되어(제8a도 o')그 제7비트가「1」이되어(제8c도 p') 터치밸류는 계속유지된다.(제8b도 q')
이어지는(i+3)번째의 사이클에서는 기억장치(14)의 기억내용이(4)이고 (제8a도 r')그 제7비트가「1」이므로(제8c도 s')그 비트가「0」으로 되돌려저서(제8도 t')그 기억내용이 -1값으로 갱신되고(제8b도 u')다시 터치밸류가 (5)에서 (4)로 감소된다.(제8b도 v').
그리하여 2사이클거리의 계속유지기간(2T)와 감소량(2)의 브레이크 Δ'k+1가 산출된다.
이어지는(i+4)번째의 사이클에서는 기억장치(14)의 기억내용이 (3)이고 (제8a도 w')그 제7비트가「0」이므로(제8c도 x') 기억장치(14)의 기억내용이 (2)로 갱신되어서 (제8a도 y')터치밸류는 갱신되어지지 않고(4)에 멈춘다.(제8b도 z')
이후 기억장치(14)의 기억내용이 (0)이 될때까지는 터치밸류의 갱신이 행하여지는 일이없고 (i+7)번째의 사이클에서 그 기억내용이(0)까지 감소하며는(제8도a z' a') 제3도 c의 판별결과가 YES가 되므로 이어서 기억장치(13)를 리이드하며는(4)이고(제8b도 z' b') 다시 그(4)아드레스의 연산지령데이타는「0/0000011」(3)이고 (제9도 g, 제8d도 z' c')그 제7비트가「0」이므로(제8e도 z' d')그 연산지령데이타(3)가 기억장치(13)에 라이트되어 터치밸류가(4)에서 (3)으로 감소한다.(제8b z' e').
그리하여 4사이클 거리의 계속유지기간(4T)와 감소량(1)의 브레이크 Δ'k+2가 산출된다.
다시 이어지는 (i+8)번째의 사이클에서는 기억장치(14)의 기억내용이 (0)이므로(제8a도 z' f')이어서 기억장치(13)을 리이드하면 (3)이고 (제8b도 z' g') 다시 그 아드레스(3)의 연산지령데이타는「0/0000011」(3)이며 (제9도 h, 제8d도 z' h') 그 제7비트가「0」이므로 (제8e도 z' i')그 연산지령데이타(3)가 기억장치(13)에 라이트되는 것이나(제8b도 z' j') 갱신전의 값과 갱신후의 값이 같이(3)이므로 터치밸류는 변화하지 않는다.
이와같이 연산지령데이타의 제0-제6비트를 그 연산지령데이타가 기억되어 있는 아드레스와 같은 값으로 설정하고 제7비트를「0」으로 설정하며는 키이누름완료상태를 판별할때까지 일정한 값으로 계속유지되는 브레이크가 산출가능하다.
그리고 상술한 여러가지의 브레이크를 여러가지로 배열시켜서 바라는바 터치밸류곡선을 키이가 키이누름 상태로 이행하고있는 기간중에 실시간처리로서 산출가능한것은 전술의 제1의 실시예의 경우와 마찬가지다.
이어서 제2도에 돌아가서 제2의 멀티플렉서(10) 및 키이아사이너(19)의 협동에 대해서 설명하며는 다음과 같다.
제2의 멀티플렉서(10)는 크록신호선(3b)를 통하여 그 제어신호단자(10a)에 제산기(2)의 최소디지트(LSB)로부터의 크록펄스의 공급을 받아서 그 크록펄스가「1」의 기간에는 전술의 터치밸류연산처리수단(B)에 있어서의 각 기능 실현수단을 실현하게끔 아드레스신호선(16)을 통하여 제1의 멀티플렉서(7)로부터의 아드레스신호를 각 기억장치(13), (14), (15)에 대하여 공급하고 한편 그 크록펄스가「0」의 기간에는 선택아드레스 신호선(20)을 통하여 선택아드레스신호를 그 기억장치(13), (14), (15)에 대하여 공급한다. 그리고 제1의 실시예에 관해서는 제산기(2)의 제4비트의 신호 C4 즉 키이주사에 있어서의 각 키이의 타임슬롯을 규정하는 신호가「1」또는「0」의 상태로 머물러 있는 기간 환언하면 아드레스신호 C4-C10가 하나의 아드레스를 표시하고있는 기간중에 그 제산기(2)의 최소디지트(LSB)로부터의 크록펄스의「1」,「0」상태가 10회 변화하여 상기 하나의 아드레스를 표시하고 있는 기간이 10등분되고 그것에 의해서 10박의 기준상태기간이 규정되도록 그 제산기(2)가 구성되어 있다.
이리하여 상기 기준상태기간중 기수박(寄數拍)의 기간에서는 키이아사이너(19)로부터 선택아드레스신호가 그리고 우수박(偶數拍)의 기간에서는 제1의 멀티플렉서(7)로부터 아드레스신호가 각각 기억장치(13), (14), (15)에 대하여 번갈아 공급되는 것이다.
그런데 키이아사이너(19)에도 마이크로프로셋서(micro processor)의 적용이 바람직하며 마이크로프로셋서를 포함한 키이아사이너와 그 키이아사이너로보아서 외부장치 예컨대 터치데이타기억장치와의 기준상태기간마다의 시분할 협동의 기술은 일본특허공개 특개소 56-161594호에 개시되어 있다. 다시 부언한다면 제1의 실시예에서 실행되는 연산프로에 관해서는 1사이클의 키이주사의 기간(모든 키이의 키이상태가 한번 리이드되는 기간)중 하나의 키이의 처리에 아사인된 기간 즉 아드레스신호 C4-C10이 하나의 아드레스를 표시하고 있는 기간중에 최대 5회의 메모리액세스(memory access)가 행하여지므로 그 기간을 5회×2(홀수, 짝수의 양박) 즉 10으로 등분하고 그때문에 4개의 머싱사이클신호선(3a)을 사용하고 있으나 제2의 실시예에서 실행되는 연산프로에 관해서는 그 기간중의 메모리액세스 횟수가 최대 4회이므로 그 기간을 8등분하며는 족하고 그리하여 머싱사이클신호선(3a)은 3개가 된다.
한편 이러한 협동에 관한 키이아사이너(19)는 눌려진 키이를 표시하는 키이코오드(key code)와 그 키이에 관한 터치밸류와의 그 키이의 키이누름완료신호에 의거한 게이트(gate)신호를 키이의 수보다도 상당히 적은 수의 신지사이저모듀울(synthesizer module)에 대하여 할당하도록한 하이트래픽 기능을 이루는 것이다.
우선 터치밸류의 연산처리가 행하여 지지않은 기준상태기간에 선택아드레스신호용 출력포오트(19b)로부터 각 키이에 아사인된 선택아드레스신호를 선택아드레스신호선(20)에 공급하고 터치밸류기억장치(13)의 선택아드레스신호에 의해서 지정되는 아드레스의 기억내용을 입력데이타버스(12)와 제7비트신호선(12b)을 통하여 터치밸류용 입력포오트(19a)에 전송한다.
이와같은 터치밸류의 키이아사이너로의 전송은 제산기(2)로부터 아드레스신호선(4)을 통하여 터치밸류기억장치(13)에 공급되는 아드레스신호에 의한 아드레스지정순서에는 관계없고 키이아사이너(19)내의 아사인연산처리의 순서에 따라서 행하여지는 것이다.
또한 상기 전송에 있어서의 아드레스지정의 보진(步進)속도는 터치밸류의 연산처리에 있어서의 아드레스지정의 보진속도와 동일한것은 아니고 키이아사이너(19)내의 아사인연산처리의 완료를 기다려서 순서를 따라 선택아드레스신호가 보진되는 것이지만 상기의 전송이 반드시 터치밸류의 연산처리가 행하여지지않은 기준상태기간내에 행하여 지도록 키이아사이너(19)의 크록신호단자(19c)에 대해서 상기 터치밸류의 연산처리를 위한 크록펄스를 공급하므로서 양동작의 동기(同期)가 확보된다.
다음에 키이아사이너(19)는 터치밸류용 입력포오트(19a)에 전송되어서 일시적으로 기억된 터치밸류와 키이누름완료신호의 아사인 연산처리를 행하고 키이누름완료신호의 프랙으로서의 제7비트가「1」인 것을 검지(檢知)하였을 때에는 그 프랙을 수반하는 터치밸류와 그 시점에서 선택아드레스신호용 출력포오트(19b)에 일시적으로 기억되어 있는 선택아드레스신호 즉 각 키이의 음고(音高)를 표시하는 키이코오드와 다시 상기 프랙에 의거해서 생성되는 발음지령으로서의 게이트신호를 특정의 신지사이저모듀울(synthesizer module)에 할당한다.
이러한 할당은 위한 논리에 관해서는 여러종류의 것이 제안되고 있으며 예를들면 일본특허공개 특개소 55-25078호에는 발음상태로부터의 해방이 가장오래 행하여진 신지사이저모듀울을 새로운 키이누름에 있어서 발음상태로 포촉하므로서 해방된 신지사이저모듀울이 해방직전에 발음하고 있는 악음을 완전히 감쇠할때까지 계속해서 발음할수 있는 확률을 증대시키도록한 할당논리에 의거한 키이아사이너가 개시되어 있다.
상기 할당연산처리의 결과로서 키이코오드용 출력포오트(19d) 및 터치밸류게이트신호용 출력포오트(19e)로부터는 각각 키이코오드 터치밸류 및 발음지령에 즈음하여「1」이되는 게이트신호가 출력되고 다시 신지사이저모듀울 아드레스신호용 출력포오트(19f)로부터는 상기 키이코오드 터치밸류 및 게이트신호를 아사인할 신지사이저모듀울을 지정하기위한 신지사이저모듀울 아드레스신호가 출력된다.
이어서 제10도를 참조하면서 상기 아사이너에 접속되는 주변장치로서의 데이타처리장치와 악음신호 생성장치의 구성 및 동작을 설명하며는 다음과 같다.
제10도에 있어서 데이타처리장치(21)는 키이코오드용 출력포오트(19d)에 접속된 키이코오드용 디지털 아나로그변환기(21a)와 그 변환기(21a)에 접속된 키이전압용 아나로그 멀티플렉서(21b)와 그 멀티플렉서(21b)에 접속된 키이전압용 샘프링홀드회로(21c)와 터치밸류게이트신호용 출력포오트(19e)의 터치밸류출력단자에 접속된 터치밸류용 디지털 아나로그변환기(21e)와 그 변환기(21e)에 접속된 터치전압용 아나로그 멀티플렉서(21f)와 그 멀티플렉서(21f)에 접속된 터치전압용 샘프링홀드회로(21g)와 터치밸류게이트신호용 출력포오트(19e)의 게이트신호출력단자에 접속된 게이트신호용 디지털 멀티플렉서(21h)와 그 멀티플렉서(21h)에 접속된 래치회로(21i)로서 이루어지고 멀티플렉서(21b), (21f), (21h)의 각기의 아드레스신호 단자에는 신지사이저모듀울 아드레스신호선(21j)이 접속된다.
다시 악음신호생성장치(22)는 1세트의 키이전압용 샘프링홀드회로(21c) 터치전압용 샘프링홀드회로(21g) 및 래치회로(21i)에 접속된 키이의 수보다 상당이 적은수의 신지사이저모듀울군(22a)과 그 모듀울의 각각의 악음신호출력단자(22b)에 접속된 믹서(22c)로 이루어진다.
상기 구성에 있어서 키이코오드용 출력포오트(19d)로부터 출력된 키이코오드는 키이코오드용 디지털 아나로그변환기(21a)에 공급되어서 특정의 키이를 표시하는 키이코오드에 대응하는 아나로그량의 키이전압으로 변환되어 키이전압용 아나로그 멀티플렉서(21b)에 공급된다.
동시에 상기 키이코오드로 표시되는 특정의 키이에 관한 터치밸류가 터치밸류게이트신호용 출력포오트(19e)로부터 터치밸류용 디지털 아나로그변환기(21e)에 공급되어서 그 터치밸류에 대응하는 아나로그량의 터치전압으로 변환되어 터치전압용 아나로그 멀티플렉서(21f)에 공급된다.
다시 터치밸류게이트신호용 출력포오트(19e)로부터 출력되는 게이트신호도 동시에 디지털멀티플렉서(21h)에 공급된다.
그리고 이때에 키이아사이너(19)에 의한 신지사이저모듀울의 아사인논리에 의거한 아사인연산처리의 결과 발음하여야할 신지사이저모듀울이 특정되고 그 모듀울을 지정하기 위한 신지사이저모듀울 아드레스신호가 신지사이저모듀울 아드레스신호용 출력포오트(19f)로부터 전술한 멀티플렉서(21b), (21f), (21h)의 하나하나에 공급되고 그 멀티플렉서의 각각은 전기한 신지사이저모듀울 아드레스신호에 의해서 지정된 특정의 출력단자에 대해서 입력된 키이전압 터치전압 및 게이트 신호를 분배공급한다.
이와같이 하여서 특정의 출력단자에 분배공급된 키이전압 터치전압 게이트신호의 각각은 전술한 신지사이저모듀울 아드레스신호에 의해서 지정되는 특정의 신지사이저모듀울(22a)에 대응하여 배설된 키이전압용 샘프링홀드회로(21c) 터치전압용 샘프링홀드회로(21g) 래치회로(21i)의 각각에 일단 기억되고 계속적으로 그 특정의 신지사이저모듀울(22a)에 공급된다.
이 특정의 신지사이저모듀울(22a)은 계속적으로 공급되는 키이전압에 의해서 특정되는 음고와 터치전압에 의해서 특정되는 부세패턴을 지닌 악음신호를 게이트신호가 공급되고 있는 기간중 악음신호출력단자(22b)로부터 출력한다.
그리고 동시에 다수의 키이가 눌려지고 있는 경우에는 신지사이저모듀울의 배설수의 범위내에서 다수의 신지사이저모듀울의 악음신호출력단자로부터 다수의 악음신호가 동시에 믹서(22c)에 대하여 공급되여 그 믹서에 의해서 혼합되어서 발음되어야할 악음신호가 얻어지는 것이다.
이리하여 악음신호생성장치(22)로부터 얻어지는 악음신호의 진폭을 키이누름속도와 특정의 함수관계에 있는 터치전압에 따라서 변화시키므로서 키이의 눌림속도에 따라 악음의 음량을 조정할수가 있다.
또한 상기의 실시예에서는 터치응답장치로서 가동접점에 공급된 키이펄스를 브레이크버스바 혹은 마아크버스바에 택일적으로 공급하든가 또는 어느 바에도 공급하지 않으므로서 키이의 상태를 검지하도록한 터치스윗치가 채용되고 있으나 분배공급되는 키이펄스에 응답하여 각 키이의 떨어진 상태 눌린상태 키이눌림 완료상태를 검지하기위한 모든 대체수단은 여기에서 말하는 터치응답장치에 포함된다.
또한 상기 실시예에서는 다수의 터치응답장치로부터의 키이상태신호(S1)를 연산처리장치(5)에 대하여 시분할다중통신으로 전송하고 있으나 이것에 한정되는 것은 아니며 각 터치응답장치로부터의 키이상태신호를 각기 다른 신호선을 통하여 그 처리장치에 대해서 전송하여도 좋다.
또한 상기 시분할다중통신에 있어서의 키이의 할당인에 동기하여 기억장치(13), (14)의 아드레스를 보진시켜서 연산처리장치(5)를 각 키이의 처리에 대해서 시분할동작시키고 있으나 이것에 한정되는 것은 아니며 각 키이에 대응시켜서 따로따로의 연산처리장치와 따로따로의 기억장치를 갖춘 구성이라도 좋다.
또한 상기 실시예의 구성은 키이아사이너를 포함하고 있으며 다수의 터치응답장치로부터의 정보를 소수의 신지사이저모듀울에 할당하고 있으나 이것에 한정되는것은 아니며 키이아사이너를 제거하고 각 터치응답장치에 대응시켜서 신지사이저모듀울은 갖추어도 좋다.
이상에서 기술한 바와같이 본 발명에 의하면 키이누름상태의 기간 즉 키이의 도약기간을 일단 개시함이없이 그 기간중의 실시간처리로서 연산지령데이타의 배열에 의거해서 변경가능하게 규정되는 터치밸류곡선에 따른 터치밸류를 직접적으로 산출가능하게 구성하므로서 종래의 기술과 같이 일단계시된 키이누름상태의 기간을 더욱 바람직한 터치밸류곡선에 따른 터치밸류로 변환하기위한 후처리가 불필요하게 되므로 구성의 간편화가 철저하게 이루어질 수 있는 우수한 효과가 있다.

Claims (3)

  1. 각 키이의 키이가 떨어진상태, 키이누름상태, 키이누름완료상태를 검출하고 키이누름상태의 키이를 특정하는 키이정보와 상기의 각 상태를 표시하는 키이상태신호(S1)를 출력하는 터치응답장치(A)와 터치응답장치(A)로부터의 키이상태신호(S1)에 응답하여 눌려진 키이가 키이누름상태로 이행하고 있는 기간중에 실시간처리로서 그 키이의 키이누름속도에 대응하는 발음량을 표시하는 터치밸류를 산출하는 터치밸류연산처리수단(B)을 포함하는 터치조정장치.
  2. 특허청구의 범위 제1항에 있어서 각 키이의 키이가 떨어진상태, 키이누름상태, 키이누름완료상태를 검출하고 키이누름상태의 키이를 특정하는 키이정보와 상기 각 상태를 표시하는 키이상태신호(S1)를 출력하는 터치응답장치(A)와 터치응답장치(A)로부터의 키이상태신호(S1)에 응답하여 눌려진 키이가 키이누름상태로 이행하고 있는 기간중에 실시간처리로서 그 키이의 키이누름속도에 대응하는 발음량을 표시하는 터치밸류를 산출하는 터치밸류연산처리수단(B)을 포함하는 터치조정장치에 있어서 상기 터치밸류연산처리수단(B)은 터치응답장치(A)로부터의 키이상태신호(S1)에 의거해서 키이누름상태를 판별하여 키이누름상태정보(I1)를 출력하는 키이누름상태판별수단(1b)과 계속유지데이타가 연산지령데이타(I2)로서 리이드 가능하게 기억되어 있는 연산지령데이타가 기억수단(15)과 각 시점에서의 터치밸류를 리이드 가능하게 기억하는 터치밸류기억수단(13)과 키이누름상태정보(I1)의 공급을 받고 있는 기간중 그 정보에 응답하여 각시점에서 터치밸류기억수단(13)에 기억되어 있는 터치밸류에 대응하는 아드레스를 지정하여 연산지령데이타기억수단(15)으로부터 연산지령데이타(I2)를 차례로 리이드하여 하나의 연산지령데이타가 리이드된 후에는 후술의 터치밸류계속유지수단(4b)으로부터의 계속유지기간종료정보(I6)의 공급을 받을때 까지의 기간 그 연산지령데이타기억수단(15)으로부터의 연산지령데이타(I2)이 리이드를 정지하는 연산지령데이타 리이드제어수단(2b)과 각 시점에서 연산지령데이타기억수단(15)으로부터 리이드되는 연산지령데이타(I2)에 응답하여 그 시점에서 터치밸류기억수단(13)에 기억되어 있는 터치밸류로부터 일정량을 감산하는 터치밸류 정량감산수단(3b)과 각 시점에서 연산지령데이타기억수단(15)으로부터 리이드되는 연산지령데이타(I2)에 응답하여 그 연산지령데이타(I2)로 표시되는 계속유지기간의 경과를 계시하고 그 계속유지기간이 결과하였을 때에 연산지령데이타 리이드제어수단(2b)에 대하여 계속유지기간종료정보(I6)를 공급하는 터치밸류계속유지수단(4b)으로서 이루어진 터치조정장치.
  3. 특허청구의 범위 제1항에 있어서 각 키이의 키이가 떨어진상태, 키이누름상태, 키이누름완료상태를 검출하고 키이누름상태의 키이를 특정하는 키이정보와 상기 각 상태를 표시하는 키이상태신호(S1)를 출력하는 터치응답장치(A)와 터치응답장치(A)로부터의 키이상태신호(S1)에 응답하여 눌려진 키이가 키이누름상태로 이행하고 있는 기간중에 실시간처리로서 그 키이의 키이누름속도에 대응하는 발음량을 표시하는 터치밸류를 산출하는 터치밸류연산처리수단(B')을 포함하는 터치조정장치에 있어서 상기 터치밸류연산처리수단(B')은 터치응답장치(A)로부터의 키이상태신호(S1)에 의거해서 키이누름상태를 판별하여 키이누름상태정보(I1)를 출력하는 키이누름상태판별수단(1b')과 제어프랙을 수반한 갱신설정데이타와 제어프랙을 수반한 계속유지데이타가 연산지령데이타(I'2)로서 리이드가능하게 기억되어 있는 연산지령데이타기억수단(15)과 각 시점에서의 터치밸류를 리이드가능하게 기억하는 터치밸류기억수단(13)과 연산지령데이타기억수단(15)에서 리이드된 각 연산지령데이타중의 제어프랙에 의거해서 연산지령데이타가 갱신설정데이타인가 계속유지데이타인가를 판별하고 그 판별결과로서 갱신설정지령정보(I'3) 혹은 계속유지지령정보(I'4)를 출력하는 연산지령데이타판별수단(3b')과 키이누름상태정보(I1)의 공급을 받고있는 기간중 그 정보에 응답하여 각 시점에서 터치밸류기억수단(13)에 기억되어 있는 터치밸류에 대응하는 아드레스를 지정하여 연산지령데이타기억수단(15)에서 연산지령데이타(I'2)를 차례로 리이드하고 연산지령데이터판별수단(3b')으로부터 계속유지지령정보(I'4)의 공급을 받았을때에는 후술하는 터치밸류계속유지수단으로부터 계속유지기간 종료정보(I'6)의 공급을 받을때까지의 사이 그 연산지령데이타기억수단(15)으로부터의 연산지령데이타(I'2)의 리이드를 정지하는 연산지령데이타 리이드제어수단(2b')과 연산지령데이타판별수단(3b')으로부터의 갱신설정지령정보(I'3)에 응답하여 그 시점에서 터치밸류기억수단(13)에 기억되어 있는 터치밸류를 그 시점에서 연산지령데이타기억수단(15)으로부터 리이드된 갱신설정데이타인 연산지령데이타(I'2)로 갱신하는 터치밸류갱신설정수단(4b')과 연산지령데이타판별수단(3b')으로부터의 계속유지지령정보(I'4)에 응답하여 정량감산지령정보(I'5)를 출력하고 그 시점에서 연산지령기억수단(15)에서 리이드된 계속유지데이타인 연산처리데이타(I'2)로 표시되는 계속유지기간의 경과를 계시하고 그 계속유지기간이 경과 하였을때 연산지령데이타 리이드제어수단(2b')에 대하여 계속유지기간종료정보(I'6)를 공급하는 터치밸류계속유지수단(5b')과 터치밸류계속유지수단(5b')로부터의 정량감산지령정보(I'5)에 응답하여 그 시점에서 터치밸류기억수단(13)에 기억되어 있는 터치밸류로부터 일정량을 감산하는 터치밸류정량감산수단(6b')으로서 이루어진 리치조정장치.
KR1019850002961A 1984-05-19 1985-05-01 전자악기에 있어서의 터치조정장치 KR910002808B1 (ko)

Applications Claiming Priority (3)

Application Number Priority Date Filing Date Title
JP84-101184 1984-05-19
JP59-101184 1984-05-19
JP59101184A JPH0760310B2 (ja) 1984-05-19 1984-05-19 タッチコントロール装置

Publications (2)

Publication Number Publication Date
KR850008535A KR850008535A (ko) 1985-12-18
KR910002808B1 true KR910002808B1 (ko) 1991-05-04

Family

ID=14293895

Family Applications (1)

Application Number Title Priority Date Filing Date
KR1019850002961A KR910002808B1 (ko) 1984-05-19 1985-05-01 전자악기에 있어서의 터치조정장치

Country Status (3)

Country Link
US (1) US4633750A (ko)
JP (1) JPH0760310B2 (ko)
KR (1) KR910002808B1 (ko)

Families Citing this family (16)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US4699038A (en) * 1985-05-31 1987-10-13 E-Mu Systems, Inc. Touch sensitive electronic musical or sound generating instrument
JPH0772829B2 (ja) * 1986-02-28 1995-08-02 ヤマハ株式会社 電子楽器におけるパラメ−タ供給装置
US4972753A (en) * 1987-12-21 1990-11-27 Yamaha Corporation Electronic musical instrument
JPH0738109B2 (ja) * 1989-03-31 1995-04-26 ヤマハ株式会社 電子楽器
JP2614532B2 (ja) * 1990-08-17 1997-05-28 株式会社河合楽器製作所 楽音データ補正装置
US7332669B2 (en) * 2002-08-07 2008-02-19 Shadd Warren M Acoustic piano with MIDI sensor and selective muting of groups of keys
US8108870B2 (en) 2004-01-29 2012-01-31 Klingman Edwin E Intelligent memory device having ASCII-named task registers mapped to addresses of a task
US7856632B2 (en) * 2004-01-29 2010-12-21 Klingman Edwin E iMEM ASCII architecture for executing system operators and processing data operators
US7823161B2 (en) * 2004-01-29 2010-10-26 Klingman Edwin E Intelligent memory device with variable size task architecture
US7823159B2 (en) * 2004-01-29 2010-10-26 Klingman Edwin E Intelligent memory device clock distribution architecture
US7908603B2 (en) * 2004-01-29 2011-03-15 Klingman Edwin E Intelligent memory with multitask controller and memory partitions storing task state information for processing tasks interfaced from host processor
US7882504B2 (en) * 2004-01-29 2011-02-01 Klingman Edwin E Intelligent memory device with wakeup feature
US7984442B2 (en) * 2004-01-29 2011-07-19 Klingman Edwin E Intelligent memory device multilevel ASCII interpreter
US7594232B2 (en) * 2004-01-29 2009-09-22 Klingman Edwin E Intelligent memory device for processing tasks stored in memory or for storing data in said memory
JP4525619B2 (ja) * 2005-12-14 2010-08-18 ヤマハ株式会社 電子楽器の鍵盤装置
TW200925934A (en) * 2007-12-06 2009-06-16 Avision Inc Key status detecting circuit

Family Cites Families (7)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US3882751A (en) * 1972-12-14 1975-05-13 Nippon Musical Instruments Mfg Electronic musical instrument employing waveshape memories
US4067253A (en) * 1976-04-02 1978-01-10 The Wurlitzer Company Electronic tone-generating system
JPS589958B2 (ja) * 1976-09-29 1983-02-23 ヤマハ株式会社 電子楽器のエンベロ−プ発生器
US4144789A (en) * 1977-06-06 1979-03-20 Kawai Musical Instrument Mfg. Co. Ltd. Amplitude generator for an electronic organ
JPS57151888A (en) * 1981-03-16 1982-09-20 Advantest Corp Time measuring device
US4493237A (en) * 1983-06-13 1985-01-15 Kimball International, Inc. Electronic piano
US4558623A (en) * 1984-02-07 1985-12-17 Kimball International, Inc. Velocity and aftertouch sensitive keyboard

Also Published As

Publication number Publication date
KR850008535A (ko) 1985-12-18
JPS60244999A (ja) 1985-12-04
US4633750A (en) 1987-01-06
JPH0760310B2 (ja) 1995-06-28

Similar Documents

Publication Publication Date Title
KR910002808B1 (ko) 전자악기에 있어서의 터치조정장치
USRE31004E (en) Electronic musical instrument utilizing data processing system
JPS62200399A (ja) 電子楽器におけるパラメ−タ供給装置
EP0463411B1 (en) Musical tone waveform generation apparatus
SU1145940A3 (ru) Устройство цифрового формировани огибающих
US4166405A (en) Electronic musical instrument
US5486644A (en) Electronic musical instrument having a waveform memory for storing variable length waveform data
US5340940A (en) Musical tone generation apparatus capable of writing/reading parameters at high speed
JPS6114518B2 (ko)
JPS6114519B2 (ko)
JPH0435760B2 (ko)
JP2000284783A (ja) 楽音信号発生装置
JPH0472237B2 (ko)
JP2584054B2 (ja) パラメータ信号生成装置
JP2877012B2 (ja) 楽音合成装置
JPS5819592Y2 (ja) 電子楽器
JP2649916B2 (ja) 楽音信号発生装置
JP2624190B2 (ja) 楽音信号発生装置
US5371319A (en) Key assigner for an electronic musical instrument
JP3134840B2 (ja) 波形サンプルの補間装置
KR0167304B1 (ko) 음원발생기
JPS6247697A (ja) 電子楽器におけるタツチコントロ−ル装置
EP0255151B1 (en) Electronic musical instrument
JP3344988B2 (ja) 楽音生成装置及び楽音生成方法
JPS6032094A (ja) 電子楽器

Legal Events

Date Code Title Description
A201 Request for examination
G160 Decision to publish patent application
E701 Decision to grant or registration of patent right
GRNT Written decision to grant
FPAY Annual fee payment

Payment date: 19940922

Year of fee payment: 6

LAPS Lapse due to unpaid annual fee