KR910001575Y1 - On-screen indicator circuit using display dot - Google Patents

On-screen indicator circuit using display dot Download PDF

Info

Publication number
KR910001575Y1
KR910001575Y1 KR2019870006559U KR870006559U KR910001575Y1 KR 910001575 Y1 KR910001575 Y1 KR 910001575Y1 KR 2019870006559 U KR2019870006559 U KR 2019870006559U KR 870006559 U KR870006559 U KR 870006559U KR 910001575 Y1 KR910001575 Y1 KR 910001575Y1
Authority
KR
South Korea
Prior art keywords
indicator
signal
screen
output
point
Prior art date
Application number
KR2019870006559U
Other languages
Korean (ko)
Other versions
KR880020804U (en
Inventor
원종화
Original Assignee
삼성전자 주식회사
안시환
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 삼성전자 주식회사, 안시환 filed Critical 삼성전자 주식회사
Priority to KR2019870006559U priority Critical patent/KR910001575Y1/en
Publication of KR880020804U publication Critical patent/KR880020804U/en
Application granted granted Critical
Publication of KR910001575Y1 publication Critical patent/KR910001575Y1/en

Links

Classifications

    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04NPICTORIAL COMMUNICATION, e.g. TELEVISION
    • H04N5/00Details of television systems
    • H04N5/04Synchronising
    • H04N5/08Separation of synchronising signals from picture signals
    • H04N5/10Separation of line synchronising signal from frame synchronising signal or vice versa

Landscapes

  • Engineering & Computer Science (AREA)
  • Multimedia (AREA)
  • Signal Processing (AREA)
  • Studio Circuits (AREA)

Abstract

내용 없음.No content.

Description

표시점을 사용한 온-스크린 인디케이터 회로On-screen indicator circuit using mark

제1도는 종래의 인디케이터 표시도.1 is a conventional indicator display.

제2도는 본 고안의 구체회로도.2 is a specific circuit diagram of the present invention.

제3도는 제2도에 의한 온-스크린 인디케이터 표시도.3 is an on-screen indicator display according to FIG.

제4도는 표시점의 위치 및 크기 결정도.4 is a position and size determination of a mark point.

* 도면의 주요부분에 대한 부호의 설명* Explanation of symbols for main parts of the drawings

10 : 동기부 20 : 위치결정부10: synchronization unit 20: positioning unit

30 : 인디케이터출력부30: indicator output unit

본 고안은 비디오 카메라의 인디케이터 회로에 관한 것으로, 특히 화면상에 세트의 기능을 점으로 나타낼수 있는 인디케이터 회로에 관한 것이다.The present invention relates to an indicator circuit of a video camera, and more particularly to an indicator circuit that can represent the function of a set on a screen as a dot.

비디오 카메라(Video Camera)의 EVF(전자 Viewfinder)에는 세트이 상태를 나타내는 기능이 있으며 이런 기능을 지시하는 것을 인디케이터(Indicator)라고 한다.The EVF (electronic viewfinder) of the video camera has a function of indicating the state of a set, and it is called an indicator.

인디케이터의 기능에는 전원(B), 기록(REC), 저조도(Low Light) (LL), 대기(Standby) 등을 나타낼수 있으며 종래의 인디케이터를 구성하는 방법은 제1도의 (A) 같이 LED를 사용하여 나타내는 법과 제1도의 (B)같이 문자 발생기(Character generator)를 사용하여 온-스크린(ON-Screen)으로 나타내는 방법등이 있었다.The functions of the indicator can include power (B), recording (REC), low light (LL), standby (standby), etc. The method of configuring the conventional indicator uses LED as shown in (A) of FIG. And a method of displaying on-screen using a character generator as shown in FIG. 1 (B).

그러나 제1도의 (A) 같이 LED를 사용하는 경우에는 조립성이 떨어지고 세트이 불량 위험이 높으며 제1도의 (B) 같이 문자 발생기를 사용하는 경우에는 제조원가가 고가인 문제점이 있었다.However, in the case of using the LED as shown in FIG. 1 (A), there is a problem that the assembly is inferior, the risk of defective set is high, and the manufacturing cost is high when the character generator is used as shown in FIG.

따라서 본 고안의 목적은 LED의 기능을 화면상에 점으로 표시하여 인디케이터 기능을 향상 시킬수 있는 회로를 제공함에 있다.Therefore, an object of the present invention is to provide a circuit that can improve the indicator function by displaying the function of the LED on the screen.

이하 본 고안을 도면을 참조하여 상세히 설명한다.Hereinafter, the present invention will be described in detail with reference to the drawings.

제2도는 본 고안의 구체회로도로서 수평동기분리부(11)와 수직동기 분리부(12)로 구성되어 비디오 신호를 입력하여 수평동기 신호와 수직동기 신호를 각각 분리하는 동기부(10)와, 저항(R1-R2), 트랜지스터(Q1-Q2), 가변저항(VRl-VR8), 캐패시터(C1-C2)와 단안정 멀티 바이브레터(M1-M2)로 구성되어 상기 동기부(10)의 출력을 입력하여 인디케이터인 점의 수평 및 수직 위치와 크기를 결정하는 위치 결정부(20)와, 앤드게이트(Gl), 캐패시터(C3), 저항(R3-R7)과 트랜지스터(Q3)로 구성되어 상기 위치 결징부(20)의 출력과 콘트롤 신호를 논리 곱한 후 원 비디오 신호와 부가되어 출력하는 인디케이터 출력부(30)로 구성된다.2 is a detailed circuit diagram of the present invention, which is composed of a horizontal synchronous separator 11 and a vertical synchronous separator 12, and inputs a video signal to synchronize the horizontal synchronous signal and the vertical synchronous signal, respectively; With resistors (R 1- R 2 ), transistors (Q 1- Q 2 ), variable resistors (VR 1- VR 8 ), capacitors (C 1- C 2 ) and monostable multivibrators (M 1- M 2 ) And a positioning unit 20 configured to input the output of the synchronization unit 10 to determine the horizontal and vertical positions and sizes of the point as an indicator, an AND gate G 1 , a capacitor C 3 , and a resistor R. 3 -R 7 ) and a transistor (Q 3 ) is composed of an indicator output unit 30 for performing a logical multiplication of the output of the position blocker 20 and the control signal, and is added to the original video signal.

제3도는 제2도에 의한 온-스크린의 인디케이터 표시도이고, 제4도는 인디케이터인 점의 위치 및 크기 결정방법이다.3 is an indicator display of the on-screen according to FIG. 2, and FIG. 4 is a method of determining the position and size of a point which is an indicator.

상술한 구성에 의거 본 고안은 제2,3,4도를 참조하여 상세히 설명한다.Based on the above configuration, the present invention will be described in detail with reference to FIGS. 2, 3, and 4.

비디오 화면상에 점을 나타내기 위해서는 설정된 위치에서 비디오 신호를 인가하면 된다.To display a point on a video screen, a video signal may be applied at a set position.

먼저 비디오 신호를 입력하는 수평동기분리부(11)와 수직동기분리부(12)에서는 수평동기 신호와 수직동기신호를 검출한 후 각각 저항(R1-R2)을 통하여 트랜지스터(Q1-Q2)의 베이스에 인가한다.First, the horizontal synchronous separator 11 and the vertical synchronous separator 12 for inputting a video signal detect the horizontal synchronous signal and the vertical synchronous signal, and then transistors Q 1 -Q through the resistors R 1 -R 2 , respectively. 2 ) to the base.

수평동기 신호에 의해 트랜지스터(Q1)가 턴오프되면 공급전원(VCC)이 가변저항(VRl)과 캐패시터(C1)를 통과하여 시정수 만큼 딜레이 되어 단안정 멀티 바이브레터(M1)에 인가되고 이를 입력하는 단안정 멀티 바이브레이터(M1)는 트리거 되어 가변저항(VR3)과 캐패시터(C3)의 시정수만큼 "하이"듀티를 가진 펄스를 출력한다.When the transistor Q 1 is turned off by the horizontal synchronizing signal, the supply power supply VCC passes through the variable resistor VR l and the capacitor C 1 and is delayed by a time constant to the monostable multivibrator M 1 . The monostable multivibrator M 1 , which is applied and inputs it, is triggered to output a pulse having a “high” duty by the time constants of the variable resistor VR 3 and the capacitor C 3 .

또한 수직동기 신호를 입력하여 트랜지스터(Q2)가 턴오프되면 가변저항(VR2), 캐패시터(C2)와 단안정 멀티바이브레이터(M2)도 상기와 같은 동작을 한다.In addition, when the transistor Q 2 is turned off by inputting the vertical synchronization signal, the variable resistor VR 2 , the capacitor C 2 , and the monostable multivibrator M 2 operate as described above.

따라서 제4도와 같이 점의 위치는 가변저항(VR1)과 캐패시터(C1)의 시정수에 의해 점의 가로위치인 (가)의 위치가 결정되며 가변저항(VR2)과 캐패시터(C2)의 시정수에 의해 점의 세로위치인 (나)의 위치가 결정되고 단안정멀티 바이브레터(M1)의 가변저항(VR4)과 캐패시터(C3)의 시정수에 의해 점의 가로크기인(다)가 결정되며 단안정 멀티 바이브레터(M2)의 가변저항(VR4)과 캐패시터(C1)의 시정수에 의해 점의 세로크기인 (라)가 결정된다.Therefore, as shown in FIG. 4, the position of the point is determined by the time constant of the variable resistor VR 1 and the capacitor C 1 , and the position of the point A is determined by the time constant of the variable resistor VR 1 and the capacitor C 2. The position of (B), which is the vertical position of the point, is determined by the time constant of), and the horizontal size of the point is determined by the time constant of the variable resistor (VR 4 ) and capacitor (C 3 ) of the monostable multi-vibrator (M 1 ). Phosphorus (C) is determined and the vertical size of the point (D) is determined by the time constants of the variable resistor VR 4 of the monostable multivibrator M 2 and the capacitor C 1 .

이렇게 결정된 수평 및 수직펄스는 특정 인디케이더의 "온/오프"신호인 콘트롤 신호에 의해 인디게이트(G1)에서 논리곱되어 비디오 신호의 버퍼인 트랜지스터(Q3)의 베이스에 인가되며 여기서 원 비디오 신호와 함께 부가되어 출력된다.The horizontal and vertical pulses thus determined are logically multiplied at the indicator G 1 by the control signal which is the "on / off" signal of a specific indicator and applied to the base of the transistor Q 3 which is a buffer of the video signal. It is added with the video signal and output.

따라서 트랜지스터(Q3)의 이미터단을 출력한 비디오 신호는 도시하지 않은 온-스크린 인디케이터 회로에 입력하여 제3도와 같이 표시된다.Therefore, the video signal outputting the emitter end of transistor Q 3 is input to an on-screen indicator circuit (not shown) and displayed as shown in FIG.

상술한 바와같이 LED대신 점으로 화면상에 표시하여 불량 위험성을 감소할 수 있으며, 온-스크린 기능으로 인디케이터의 기능을 향상시킬 수 있고 문자 발생기 방법과 대비하여 훨씬 더 경제적인 이점이 있다.As described above, by displaying on the screen instead of the LED can reduce the risk of failure, the on-screen function can improve the function of the indicator and there is a much more economic advantage compared to the character generator method.

Claims (1)

표시점으로 사용한 온-스크린 인디케이터 회로에 있어서, 비디오 신호를 입력하여 수평동기 신호와 수직동기 신호를 분리 검출하는 동기부(10)와, 상기 동기부(10)의 출력을 입력하여 화면상에 표기할 점의 위치 및 크기를 결정하여 출력하는 위치 결정부(20)와, 상기 위치 결정부(20)의 출력과 콘트롤 신호를 입력하여 논리 곱한 후 원 비디오 신호에 부가되어 온-스크린 인디케이터 신호를 출력하는 출력부(30)로 구성함을 특징으로 하는 회로.In the on-screen indicator circuit used as a display point, a synchronization unit 10 for inputting a video signal to separately detect a horizontal synchronization signal and a vertical synchronization signal, and an output of the synchronization unit 10 are input and displayed on the screen. Positioning unit 20 for determining and outputting the position and size of the point, and the output and the control signal of the positioning unit 20 is input and logically multiplied, and added to the original video signal to output the on-screen indicator signal Circuit characterized in that composed of an output unit (30).
KR2019870006559U 1987-04-30 1987-04-30 On-screen indicator circuit using display dot KR910001575Y1 (en)

Priority Applications (1)

Application Number Priority Date Filing Date Title
KR2019870006559U KR910001575Y1 (en) 1987-04-30 1987-04-30 On-screen indicator circuit using display dot

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
KR2019870006559U KR910001575Y1 (en) 1987-04-30 1987-04-30 On-screen indicator circuit using display dot

Publications (2)

Publication Number Publication Date
KR880020804U KR880020804U (en) 1988-11-30
KR910001575Y1 true KR910001575Y1 (en) 1991-03-15

Family

ID=19262392

Family Applications (1)

Application Number Title Priority Date Filing Date
KR2019870006559U KR910001575Y1 (en) 1987-04-30 1987-04-30 On-screen indicator circuit using display dot

Country Status (1)

Country Link
KR (1) KR910001575Y1 (en)

Also Published As

Publication number Publication date
KR880020804U (en) 1988-11-30

Similar Documents

Publication Publication Date Title
KR870004624A (en) 2-screen television receiver
US4353091A (en) Circuit for detecting faults in horizontal sync pulse signals
KR910001575Y1 (en) On-screen indicator circuit using display dot
EP0131454A2 (en) Circuit arrangement and method for moving characters superimposed on an image represented by a video signal
KR100272273B1 (en) Synchronous signal detection circuit and method
KR100191163B1 (en) Synchronism detecting circuit
KR930005145Y1 (en) Tuning indicating circuit for vcr
KR940001840Y1 (en) Automatic transfer circuit of monitor
KR960011307B1 (en) Sub-screen marking circuit
KR880002128Y1 (en) Synchronizing signal modulating circuit
KR940000736Y1 (en) Auto-power on circuit in an image monitor
KR0167226B1 (en) Odd/even detecting circuit
KR0170737B1 (en) Output circuit of composite synchronization signals in video mute
KR890004764Y1 (en) Video switching circuit
JPS61290482A (en) Synchronous input unit for display unit
KR840001114Y1 (en) Feld dectecting circuit in video signal
KR950001174B1 (en) Auto-cutout circuit of input signal
SU1647608A1 (en) Image transformation device
JP2520836Y2 (en) Video switching device
JPH0127326Y2 (en)
KR910003459Y1 (en) Character combining circuit in vtr
KR920004114Y1 (en) Composite synchronizing selective circuit
KR960010470B1 (en) Auto input terminal selecting circuit
KR890000842B1 (en) Monitor in t.v.
JPH0139019Y2 (en)

Legal Events

Date Code Title Description
A201 Request for examination
E701 Decision to grant or registration of patent right
REGI Registration of establishment
FPAY Annual fee payment

Payment date: 19970829

Year of fee payment: 9

LAPS Lapse due to unpaid annual fee