KR900017410A - 비데오 신호 동기펄스용 검출기 - Google Patents

비데오 신호 동기펄스용 검출기 Download PDF

Info

Publication number
KR900017410A
KR900017410A KR1019900005320A KR900005320A KR900017410A KR 900017410 A KR900017410 A KR 900017410A KR 1019900005320 A KR1019900005320 A KR 1019900005320A KR 900005320 A KR900005320 A KR 900005320A KR 900017410 A KR900017410 A KR 900017410A
Authority
KR
South Korea
Prior art keywords
numerical
counter
detector
output
pulse
Prior art date
Application number
KR1019900005320A
Other languages
English (en)
Other versions
KR100236887B1 (ko
Inventor
토마스 플링 러셀
Original Assignee
죠셉 제이. 랙스
톰슨 컨슈머 일렉트로닉스 인코포레이티드
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Family has litigation
First worldwide family litigation filed litigation Critical https://patents.darts-ip.com/?family=23334363&utm_source=google_patent&utm_medium=platform_link&utm_campaign=public_patent_search&patent=KR900017410(A) "Global patent litigation dataset” by Darts-ip is licensed under a Creative Commons Attribution 4.0 International License.
Application filed by 죠셉 제이. 랙스, 톰슨 컨슈머 일렉트로닉스 인코포레이티드 filed Critical 죠셉 제이. 랙스
Publication of KR900017410A publication Critical patent/KR900017410A/ko
Application granted granted Critical
Publication of KR100236887B1 publication Critical patent/KR100236887B1/ko

Links

Classifications

    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04NPICTORIAL COMMUNICATION, e.g. TELEVISION
    • H04N5/00Details of television systems
    • H04N5/04Synchronising
    • H04N5/08Separation of synchronising signals from picture signals
    • H04N5/10Separation of line synchronising signal from frame synchronising signal or vice versa
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04NPICTORIAL COMMUNICATION, e.g. TELEVISION
    • H04N7/00Television systems
    • H04N7/08Systems for the simultaneous or sequential transmission of more than one television signal, e.g. additional information signals, the signals occupying wholly or partially the same frequency band, e.g. by time division
    • H04N7/087Systems for the simultaneous or sequential transmission of more than one television signal, e.g. additional information signals, the signals occupying wholly or partially the same frequency band, e.g. by time division with signal insertion during the vertical blanking interval only

Landscapes

  • Engineering & Computer Science (AREA)
  • Multimedia (AREA)
  • Signal Processing (AREA)
  • Synchronizing For Television (AREA)
  • Burglar Alarm Systems (AREA)
  • Details Of Television Scanning (AREA)
  • Transmission And Conversion Of Sensor Element Output (AREA)
  • Electrophonic Musical Instruments (AREA)
  • Selective Calling Equipment (AREA)
  • Diaphragms For Electromechanical Transducers (AREA)
  • Television Signal Processing For Recording (AREA)
  • Synchronisation In Digital Transmission Systems (AREA)

Abstract

내용 없음

Description

비데오 신호 동기펄스용 검출기
본 내용은 요부공개 건이므로 전문내용을 수록하지 않았음
제1도는 본 발명에 따른 수직 동기 펄스용 검출기의 블럭선도,
제2도는 제1도에서 도시된 블럭선도에 따른 디지탈 회로의 개략선도.

Claims (22)

  1. 비데오 신로 동기 펄스용 검출기(10)로서, 동기 펄스를 포함한 입력(15)의 레벨을 주기적으로 샘플하기 위해 샘플 기간동안상기 레벨의 검출에 응답하여 제1방향으로 변화하며 샘플 기간동안 사익 레벨의 비검출에 응답하여 반대 방향으로 변화하는 수치 출력(17)를 갖는 계수 수단(14)과, 상기 계수 수단(14)의 수치 출력이 기준치를 초과할때 출력 신호로서 동기 검출 펄스플 발생하기 위한 비교 수단(18)ㅇ르 구비하는 검출기.
  2. 제1항에 있어서, 비교 수단(18)는 계수기(14)의 수치 출력이 기준치보다 크거나 동일할때 동기 검출 펄스를 발생하는 검출기.
  3. 제1항에 있어서, 수치는 제1및 제2기준 수치 계수중 하나이며, 제1기준 계수는 제1기준 계수와는 상이하며, 비교 수단(18)은 계수 수단(14)ㅇ의 수치 출력이 제1기준 계수일때는 동기 검출 펄스를 발생하고 계수수단(14)의 수치 출력이 제2기준 계수일때는 동기 검출펄스를 종료하는 검출기.
  4. 제3항에 있어서, 비교 수단(18)은 계수 수단(14)의 수치 출력이 제1기준 계수와 동일하게 상향될때는 동기 검출 펄스를 발생하는 검출기.
  5. 제3항에 있어서, 비교 수단(18)은 계수 수단(14)의 수치 출력이 제2기준 계수 이하로 하향될때는 동기 검출 펄스를 종료하는 검출기.
  6. 제3항에 있어서, 비교 수단(18)에 제공된 기준 수치는 각 동기 검출 펄스의 발생 및 종료에 관련되어 때때로 변화하는 검출기.
  7. 제1항에 있어서, 비교 수단(18)의 출력 신호를 샘플링하고 동기 신호를 발생하기 위한 펄스 형성 수단(22)을 또한 구비하는 검출기.
  8. 제1항에 있어서, 계수 수단914)은 후속 샘플 기간동안 상기 레벨의 다른 검출 및 비검출에도 불구하고 최대치 및 최소치 각각을 보유하도록 구성된 검출기.
  9. 제1항에 있어서, 계수 수단은 합성 동기 신호에 결합된 상향/하향 계수 방향 제어 입력(27)에 응답하여 수치출력을 샘플링 속도로 증가 및 감소하기 위한 디지탈 넌램핑 상향/하향계수기(14)를 구비하는 검출기.
  10. 제1항에 있어서, 합성 비데오 신호에서 합성 동기 신호를 분리함으로써 입력을 발생하는 수단(12)을 또한 구비하는 검출기.
  11. 제10항에 있어서, 분리 수단(12)은 약 1MHz의 차단 주파수를 갖는 저역통과 필터를 구비하는 검출기.
  12. 제1항에 있어서, 계수 수단(14)용 샘플링 속도 신호를 발생하는 수단(16)을 또한 구비하는 검출기.
  13. 제7항에 있어서, 펄스 형성수단(22)용 샘플링 속도 신호를 발생하는 수단(16)을 또한 구비하는 검출기.
  14. 텔레비젼 주사 동기 펄스를 검출하는 디지탈 필터로서, 최소한 하나 이상의 샘플링 속도 클럭 신호를 공급하는 수단(16)과, 상기 클럭 신호의 속도로 필터되어질 신호의 레벨을 샘플하기 위해 샘플 기간동안 상기 레벨의 검출기에 응답하여 제1방향으로 변화하며 샘플기간 동안 상기 레벨의 비검출에 응답하여 반대 방향으로 변화되는 수치 출력을 갖는 상향/하향 계수기(14)와, 계수기(14)의 수치 출력이 기준 수치를 초과할때는 출력으로서 동기 펄스 검출 신호를 발생하는 비교기(18)을 구비하는 디지탈 필터.
  15. 제14항에 있어서, 상기 비교기(18)는 계수기(14)의 수치 출력이 기준 수치보다 크거나 동일할때는 동기 펄스 검출 신호를 발생하는 검출기.
  16. 제14항에 있어서, 기준 수치는 제1및 제2기준 수치 계수중 하나이며, 제1ㅇ기준 계수는 제2기준 계수보다 크며, 비교기(18)는 계수기(14)의 수치 출력이 제1기준 계수 이상으로 상향될때는 동기 펄스 검출 신호를 발생하고 계수기의 수치 출력이 제2기준 계수로 하향될때는 동기 펄스 검출신호를 종료하는 검출기.
  17. 제16항에 있어서, 비교기(18)는 계수기(14)의 수치 출력이 제1기준 계수와 동일하게 상향될때는 동기 펄스 검출 신호를 발생하는 검출기.
  18. 제16항에 있어서, 비교기(18)는 계수기(14)의 수치 출력이 제2기준 계수 이하로 하향될때는 동기 펄스 검출 신호를 종료하는 검출기.
  19. 제14 또는 16항에 있어서, 동기 펄스 검출 신호를 샘플링하여 검출된 각각의 동기 펄스용 출력 펄스를 발생하는 래치(22)를 또한 구비하는 검출기.
  20. 제19항에 있어서, 래치(22)는 D형 플립플롭인 검출기.
  21. 제14항에 있어서, 계수기(14)는 넌랩핑 계수기인 검출기.
  22. 제16항에 있어서, 비교기(18)의 출력 신호에 응답하여 제1및 제2기준 계수를 비교기(18)에 공급하는 수치엔코딩 회로(20)를 또한 구비하는 검출기.
    ※ 참고사항 : 최초출원 내용에 의하여 공개하는 것임.
KR1019900005320A 1989-04-20 1990-04-17 비디오 신호 동기펄스 검출기 KR100236887B1 (ko)

Applications Claiming Priority (2)

Application Number Priority Date Filing Date Title
US07/340,651 US5031041A (en) 1989-04-20 1989-04-20 Digital detector/filter for synchronizing signals
US340,651 1989-04-20

Publications (2)

Publication Number Publication Date
KR900017410A true KR900017410A (ko) 1990-11-16
KR100236887B1 KR100236887B1 (ko) 2000-01-15

Family

ID=23334363

Family Applications (1)

Application Number Title Priority Date Filing Date
KR1019900005320A KR100236887B1 (ko) 1989-04-20 1990-04-17 비디오 신호 동기펄스 검출기

Country Status (12)

Country Link
US (1) US5031041A (ko)
EP (1) EP0393558B2 (ko)
JP (1) JPH02301375A (ko)
KR (1) KR100236887B1 (ko)
CN (1) CN1038091C (ko)
AT (1) ATE142070T1 (ko)
CA (1) CA2013348C (ko)
DE (1) DE69028235T3 (ko)
ES (1) ES2090057T5 (ko)
FI (1) FI98110C (ko)
SG (1) SG64304A1 (ko)
TR (1) TR26225A (ko)

Families Citing this family (15)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US5229854A (en) * 1991-05-17 1993-07-20 Thomson Consumer Electronics, Inc. Vertical sync separator
US5404172A (en) * 1992-03-02 1995-04-04 Eeg Enterprises, Inc. Video signal data and composite synchronization extraction circuit for on-screen display
US5367337A (en) * 1992-04-30 1994-11-22 Image Data Corporation Method and apparatus for capturing video images
FR2716765B1 (fr) * 1994-02-28 1996-05-31 Sgs Thomson Microelectronics Procédé de reconnaisance de standard vidéo, et circuit mettant en Óoeuvre ce procédé.
JP3730316B2 (ja) * 1995-06-13 2006-01-05 テキサス インスツルメンツ インコーポレイテツド トラッキングフィルターおよびフィルターを使用した信号処理の方法
JPH0969965A (ja) * 1995-08-30 1997-03-11 Sony Corp 垂直同期信号安定化回路、集積回路及びテレビジヨン信号処理装置
KR0149304B1 (ko) * 1995-10-10 1998-10-15 김광호 비디오 신호의 수직동기신호 생성장치
US6606410B2 (en) 1997-01-17 2003-08-12 Samsung Electronics Co., Ltd. Method and apparatus for detecting a synchronous signal
KR100234312B1 (ko) * 1997-01-17 1999-12-15 윤종용 고정도 동기 신호 검출방법 및 장치
JP3515775B1 (ja) * 2002-08-20 2004-04-05 沖電気工業株式会社 垂直同期検出回路
KR100510148B1 (ko) * 2003-09-20 2005-08-25 삼성전자주식회사 아날로그 영상신호 수신 시스템에서 디스플레이 동기 신호생성 장치 및 방법
KR100490635B1 (ko) * 2003-10-01 2005-05-18 삼성에스디아이 주식회사 플라즈마 디스플레이 패널 및 그 구동 방법
JP2007165955A (ja) * 2005-12-09 2007-06-28 Oki Electric Ind Co Ltd 垂直同期信号生成装置
US8203651B2 (en) * 2008-11-07 2012-06-19 Stmicroelectronics Maroc Video signal synchronization
EP2765392B1 (de) * 2013-02-06 2015-09-02 Siemens Aktiengesellschaft Verfahren und Auswerteeinrichtung für eine Plausibilitätsprüfung eines Inkrementalzählers

Family Cites Families (13)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US4025952A (en) * 1976-06-09 1977-05-24 Gte Sylvania Incorporated Vertical synchronizing circuit
JPS5350613A (en) * 1976-10-19 1978-05-09 Matsushita Electric Ind Co Ltd Synchronous signal processing circuit
JPS5399718A (en) * 1977-02-10 1978-08-31 Nec Corp Signal state detector circuit
JPS5556766A (en) * 1978-10-23 1980-04-25 Toshiba Corp Vertical synchronism detector circuit
JPS5556767A (en) * 1978-10-23 1980-04-25 Toshiba Corp Vertical synchronism detector circuit
JPS56165469A (en) * 1980-05-23 1981-12-19 Sony Corp Detecting method of vertical synchronous signal
JPS58191584A (ja) * 1982-05-01 1983-11-08 Pioneer Video Kk 映像情報の記録方式及び記録装置
JPS6074781A (ja) * 1983-09-30 1985-04-27 Hitachi Ltd 垂直同期信号分離装置
DE3343455A1 (de) * 1983-12-01 1985-06-13 Philips Patentverwaltung Gmbh, 2000 Hamburg Schaltungsanordnung zum erkennen der vertikalaustastluecke in einem bildsignal
GB8414314D0 (en) * 1984-06-05 1984-07-11 Motorola Inc Vertical synchronisation pulse separator
US4600944A (en) * 1984-08-06 1986-07-15 Zenith Electronics Corporation Low cost synchronizing signal separator
US4697211A (en) * 1986-04-30 1987-09-29 Rca Corporation Sync separator with periodic updating
JPS63153963A (ja) * 1986-12-18 1988-06-27 Matsushita Electric Ind Co Ltd 同期分離装置

Also Published As

Publication number Publication date
DE69028235T2 (de) 1997-01-23
US5031041A (en) 1991-07-09
ATE142070T1 (de) 1996-09-15
ES2090057T5 (es) 2000-03-01
CA2013348A1 (en) 1990-10-20
FI901859A0 (fi) 1990-04-12
TR26225A (tr) 1995-02-15
EP0393558A2 (en) 1990-10-24
KR100236887B1 (ko) 2000-01-15
JPH02301375A (ja) 1990-12-13
EP0393558B1 (en) 1996-08-28
DE69028235T3 (de) 2000-04-06
FI98110B (fi) 1996-12-31
CN1038091C (zh) 1998-04-15
EP0393558A3 (en) 1992-10-14
EP0393558B2 (en) 1999-11-17
ES2090057T3 (es) 1996-10-16
CN1046648A (zh) 1990-10-31
SG64304A1 (en) 1999-04-27
CA2013348C (en) 1999-06-01
FI98110C (fi) 1997-04-10
DE69028235D1 (de) 1996-10-02

Similar Documents

Publication Publication Date Title
KR900017410A (ko) 비데오 신호 동기펄스용 검출기
JPS54151321A (en) Write-in inhibit control circuit in frame synchronizer
US4707740A (en) Sync detector having noise adjusted slice level
KR920007430A (ko) 동기회로
JPS5696579A (en) Vertical synchronizing separation circuit
KR950002212Y1 (ko) 수직동기 분리회로
DE69708531T2 (de) Detektor für ein vertikales Synchronisationssignal
KR0160119B1 (ko) 블랭킹신호 및 필드구별신호 검출회로
JPS62171281A (ja) 垂直同期信号分離回路
KR900019515A (ko) Vdp 정지신호 검출회로
JPH0218636B2 (ko)
JPS61113365A (ja) 垂直同期信号分離回路
JPS55159675A (en) Vertical synchronizing circuit
JP2714221B2 (ja) テレビジョン方式判別装置
JPS5575386A (en) Detector circuit for vertical synchronous pulse
JPS5597737A (en) Phase-synchronous oscillator
JPS5980064A (ja) 垂直同期信号検出装置
JPS5758466A (en) Video synchronism detecting system
JPS6467081A (en) Discriminating circuit for video signal form
JPS5746587A (en) Method for detection of horizontal synchronizing signal position
JPS55150670A (en) Vertical synchronizing signal separating circuit
JPS59132293A (ja) Pal映像システムにおけるカラ−フイ−ルド判別回路
TH9890A (th) "อุปกรณ์ตรวจวัดสัญญาณซิงโครไนสตามแนวดิ่ง"
JPS57141192A (en) Pal identity detector
JPS57155882A (en) Vertical synchronizing circuit

Legal Events

Date Code Title Description
A201 Request for examination
AMND Amendment
E902 Notification of reason for refusal
AMND Amendment
E601 Decision to refuse application
J201 Request for trial against refusal decision
AMND Amendment
B701 Decision to grant
GRNT Written decision to grant
FPAY Annual fee payment

Payment date: 20080925

Year of fee payment: 10

LAPS Lapse due to unpaid annual fee